集成电路制造工艺与工程应用-工艺制程整合课件

上传人:文**** 文档编号:241689790 上传时间:2024-07-16 格式:PPTX 页数:91 大小:28.64MB
返回 下载 相关 举报
集成电路制造工艺与工程应用-工艺制程整合课件_第1页
第1页 / 共91页
集成电路制造工艺与工程应用-工艺制程整合课件_第2页
第2页 / 共91页
集成电路制造工艺与工程应用-工艺制程整合课件_第3页
第3页 / 共91页
点击查看更多>>
资源描述
1集成电路制造工艺与工程应用讲义 2018/09/283 3工工艺制程整合制程整合亚微米工艺制程整合(双阱+LOCOS+Polycide+Al)深亚微米工艺制程整合(双阱+STI+Salicide+Al)纳米工艺制程整合(双阱+STI+Salicide+Cu)工艺制程整合亚微米工艺制程整合(双阱+LOCOS+P2集成电路制造工艺与工程应用讲义 2018/09/28亚微米工艺制程整合前段工艺亚微米工艺制程整合前段工艺a)衬底制备b)双阱工艺c)有源区工艺d)LOCOS隔离工艺e)阈值电压离子注入工艺f)栅氧化层工艺g)多晶硅栅工艺h)轻掺杂漏(LDD)离子注入工艺i)侧墙工艺j)源漏离子注入工艺亚微米工艺制程整合前段工艺衬底制备3集成电路制造工艺与工程应用讲义 2018/09/281.衬底选材。选用P型晶圆材料裸片做为衬底,电阻率为812ohm/cm,晶向为。2.清洗。利用化学和物理的方法清除衬底自然氧化硅的同时将晶圆表面的杂质尘粒、有机物和金属离子。3.生长初始氧化硅。利用炉管热氧化生长一层二氧化硅薄膜,它是干氧氧化法。4.晶圆刻号。用激光在晶圆底部凹口附近刻出晶圆的编码。5.清洗。清除激光刻号时留在晶圆表面的尘埃和颗粒。6.第零层光刻处理。通过微影将第零层掩膜版上的图形转移到晶圆上,形成第零层的光刻胶图案。7.第零层刻蚀处理。8.去光刻胶。9.去除初始氧化层。衬底制备衬底制备衬底选材。选用P型晶圆材料裸片做为衬底,电阻率为812oh4集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长隔离氧化硅。利用炉管热氧化生长一层二氧化硅薄膜,它是干氧氧化法。3.PW光刻处理。通过微影技术将PW掩膜版上的图形转移到晶圆上,形成PW的光刻胶图案,非PW区域保留光刻胶。4.量测PW套刻。收集曝光之后的PW与第零层的套刻数据,检查PW与第零层是否对准,是否符合产品规。5.检查显影后曝光的图形。6.PW离子注入。7.去光刻胶。利用干法刻蚀和湿法刻蚀去除光刻胶。双阱工艺双阱工艺清洗。双阱工艺5集成电路制造工艺与工程应用讲义 2018/09/281.NW光刻处理。2.量测NW套刻,收集曝光之后的NW与第零层的套刻数据。3.检查显影后曝光的图形。4.NW离子注入。5.去光刻胶。通过干法刻蚀和湿法刻蚀去除光刻胶。6.清洗。7.NW和PW阱推进和退火。双阱工艺双阱工艺NW光刻处理。双阱工艺6集成电路制造工艺与工程应用讲义 2018/09/281.去除隔离氧化层。2.清洗。3.生长前置氧化层。4.淀积Si3N4层。5.淀积SiON层。6.AA光刻处理。7.量测AA光刻的关键尺寸(CD)。收集刻蚀后的AA关键尺寸数据,检查AA关键尺寸是否符合产品规。8.量测AA套刻,收集曝光之后的AA与第零层的套刻数据。9.检查显影后曝光的图形。有源区工艺有源区工艺去除隔离氧化层。有源区工艺7集成电路制造工艺与工程应用讲义 2018/09/281.AA干法刻蚀。2.去光刻胶。通过干法刻蚀和湿法刻蚀去除光刻胶。3.量测AA刻蚀关键尺寸。收集刻蚀后的AA关键尺寸数据,检查AA关键尺寸是否符合产品规。4.检查刻蚀后的图形。如果有重大缺陷,将不可能返工,要进行报废处理。5.去除氧化层。有源区工艺有源区工艺AA干法刻蚀。有源区工艺8集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长LOCOS场氧。3.湿法刻蚀去除Si3N4。4.湿法刻蚀去除前置氧化层。LOCOS隔离工艺隔离工艺清洗。LOCOS隔离工艺9集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长牺牲层氧化硅。3.PMOS阈值电压调节(VTP)离子注入光刻处理。4.量测VTP套刻,收集曝光之后的VTP与AA的套刻数据。5.检查显影后曝光的图形。6.VTP离子注入。7.去光刻胶。阈值电压离子注入工艺阈值电压离子注入工艺清洗。阈值电压离子注入工艺10集成电路制造工艺与工程应用讲义 2018/09/281.NMOS阈值电压调节(VTN)离子注入光刻处理。2.量测VTN套刻,收集曝光之后的VTN与AA的套刻数据。3.检查显影后曝光的图形。4.VTN离子注入。5.去光刻胶。通过干法刻蚀和湿法刻蚀去除光刻胶。6.清洗。7.VTN和VTP退火激活。8.湿法刻蚀去除牺牲层氧化硅。阈值电压离子注入工艺阈值电压离子注入工艺NMOS阈值电压调节(VTN)离子注入光刻处理。阈值电压离子11集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长厚栅氧化层。3.厚栅氧光刻处理。4.量测厚栅氧光刻套刻,收集曝光之后的厚栅氧光刻与AA的套刻数据。5.检查显影后曝光的图形。6.湿法刻蚀去除低压器件区域氧化层。栅氧化层工艺栅氧化层工艺清洗。栅氧化层工艺12集成电路制造工艺与工程应用讲义 2018/09/281.去光刻胶。2.清洗。3.生长薄栅氧化层。栅氧化层工艺栅氧化层工艺去光刻胶。栅氧化层工艺13集成电路制造工艺与工程应用讲义 2018/09/281.淀积多晶硅栅。2.淀积WSi2(硅化钨)。3.清洗。4.栅极光刻处理。5.量测栅极光刻关键尺寸。6.量测栅极光刻套刻,收集曝光之后的栅极光刻与AA的套刻数据。7.检查显影后曝光的图形。多晶硅栅工艺多晶硅栅工艺淀积多晶硅栅。多晶硅栅工艺14集成电路制造工艺与工程应用讲义 2018/09/281.栅极刻蚀。2.去除光刻胶。多晶硅栅工艺多晶硅栅工艺栅极刻蚀。多晶硅栅工艺15集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.衬底和多晶硅氧化。3.PLDD光刻处理。4.量测PLDD光刻套刻,收集曝光之后的PLDD光刻与AA的套刻数据。5.检查显影后曝光的图形。6.PLDD离子注入。轻掺杂漏(轻掺杂漏(LDD)离子注入工艺)离子注入工艺清洗。轻掺杂漏(LDD)离子注入工艺16集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.NLDD光刻处理。3.量测NLDD光刻套刻,收集曝光之后的NLDD光刻与AA的套刻数据。4.检查显影后曝光的图形。5.NLDD离子注入。轻掺杂漏(轻掺杂漏(LDD)离子注入工艺)离子注入工艺去除光刻胶。轻掺杂漏(LDD)离子注入工艺17集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.清洗。3.LDD退火激活。轻掺杂漏(轻掺杂漏(LDD)离子注入工艺)离子注入工艺去除光刻胶。轻掺杂漏(LDD)离子注入工艺18集成电路制造工艺与工程应用讲义 2018/09/281.淀积氧化硅侧墙结构。2.侧墙刻蚀。侧墙工艺侧墙工艺淀积氧化硅侧墙结构。侧墙工艺19集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.衬底氧化。3.N+光刻处理。4.量测N+光刻套刻,收集曝光之后的N+光刻与AA的套刻数据。5.检查显影后曝光的图形。6.N+离子注入。7.去除光刻胶。8.P+光刻处理。源漏离子注入工艺源漏离子注入工艺清洗。源漏离子注入工艺20集成电路制造工艺与工程应用讲义 2018/09/281.量测P+光刻套刻,收集曝光之后的P+光刻与AA的套刻数据。2.检查显影后曝光的图形。3.P+离子注入。4.去除光刻胶。5.清洗。6.N+和P+退火激活。7.去除隔离氧化层。源漏离子注入工艺源漏离子注入工艺量测P+光刻套刻,收集曝光之后的P+光刻与AA的套刻数据。源21集成电路制造工艺与工程应用讲义 2018/09/28亚微米工艺制程整合后段工艺亚微米工艺制程整合后段工艺a)ILD工艺b)接触孔工艺c)金属层1工艺d)IMD1和通孔1工艺e)金属电容(MIM)工艺f)金属层2工艺g)IMD2和通孔2工艺h)顶层金属层工艺i)钝化层工艺亚微米工艺制程整合后段工艺ILD工艺22集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiON。2.淀积USG。3.淀积BPSG。4.BPSG回流。5.酸槽清洗去除硼和磷离子。6.淀积USG。7.ILD CMP。8.量测ILD厚度。9.淀积USG。10.淀积SiON。ILD工艺工艺淀积SiON。ILD工艺23集成电路制造工艺与工程应用讲义 2018/09/281.CT光刻处理。2.量测CT 光刻的关键尺寸。3.量测CT光刻套刻,收集曝光之后的CT光刻与AA的套刻数据。4.检查显影后曝光的图形。5.CT干法刻蚀。接触孔工艺接触孔工艺CT光刻处理。接触孔工艺24集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.清洗。3.量测CT刻蚀关键尺寸。4.Ar刻蚀。5.淀积Ti/TiN层。6.退火。7.淀积钨层。8.钨CMP。9.清洗。接触孔工艺接触孔工艺去除光刻胶。接触孔工艺25集成电路制造工艺与工程应用讲义 2018/09/281.Ar刻蚀。2.淀积Ti/TiN层。3.淀积AlCu金属层。4.淀积TiN层。5.M1光刻处理。6.量测M1光刻的关键尺寸。7.量测M1的套刻,收集曝光之后的M1光刻与CT的套刻数据。8.检查显影后曝光的图形。金属层金属层1工艺工艺Ar刻蚀。金属层1工艺26集成电路制造工艺与工程应用讲义 2018/09/281.M1干法刻蚀。2.去除光刻胶。3.量测M1刻蚀的关键尺寸。金属层金属层1工艺工艺M1干法刻蚀。金属层1工艺27集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiO2。2.淀积USG。3.IMD1 平坦化。4.清洗。5.量测IMD1厚度。6.淀积USG。7.淀积SiON。IMD1工艺工艺淀积SiO2。IMD1工艺28集成电路制造工艺与工程应用讲义 2018/09/281.VIA1光刻处理。2.量测VIA1光刻的关键尺寸。3.量测VIA1光刻套刻,收集曝光之后的VIA1光刻与M1的套刻数据。4.检查显影后曝光的图形。5.VIA1刻蚀。通孔通孔1工艺工艺VIA1光刻处理。通孔1工艺29集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.量测VIA1刻蚀关键尺寸。3.Ar刻蚀。4.淀积Ti/TiN层。5.退火。6.淀积钨层。7.钨CMP。8.清洗。通孔通孔1工艺工艺去除光刻胶。通孔1工艺30集成电路制造工艺与工程应用讲义 2018/09/281.Ar刻蚀。2.淀积Ti/TiN层。3.淀积AlCu金属层。4.淀积TiN层。5.淀积MIM介电层SiO2。6.淀积AlCu金属层。7.淀积TiN层。金属电容(金属电容(MIM)工艺)工艺Ar刻蚀。金属电容(MIM)工艺31集成电路制造工艺与工程应用讲义 2018/09/281.MIM光刻处理。2.量测MIM关键尺寸.3.量测MIM的套刻,收集曝光之后的MIM光刻与第零层的套刻数据。4.检查显影后曝光的图形。5.MIM干法刻蚀。金属电容(金属电容(MIM)工艺)工艺MIM光刻处理。金属电容(MIM)工艺32集成电路制造工艺与工程应用讲义 2018/09/281.MIM干法刻蚀。2.去除光刻胶。3.量测MIM刻蚀的关键尺寸。金属电容(金属电容(MIM)工艺)工艺MIM干法刻蚀。金属电容(MIM)工艺33集成电路制造工艺与工程应用讲义 2018/09/281.M2光刻处理。2.量测M2光刻的关键尺寸。3.量测M2的套刻,收集曝光之后的M2光刻与VIA1的套刻数据。4.检查显影后曝光的图形。5.M2干法刻蚀。金属金属2工艺工艺M2光刻处理。金属2工艺34集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.量测M2刻蚀关键尺寸。3.淀积SiO2。金属金属2工艺工艺去除光刻胶。金属2工艺35集成电路制造工艺与工程应用讲义 2018/09/281.淀积USG。2.IMD2 平坦化。3.量测IMD2厚度。4.清洗。5.淀积USG。6.淀积SiON。IMD2工艺工艺淀积USG。IMD2工艺36集成电路制造工艺与工程应用讲义 2018/09/281.VIA2光刻处理。2.量测VIA2光刻的关键尺寸。3.量测VIA2光刻套刻,收集曝光之后的VIA2光刻与M2的套刻数据。4.检查显影后曝光的图形。通孔通孔2工艺工艺VIA2光刻处理。通孔2工艺37集成电路制造工艺与工程应用讲义 2018/09/281.VIA2刻蚀。2.去除光刻胶。3.量测VIA2刻蚀关键尺寸。4.Ar清洁。5.淀积Ti/TiN层。6.淀积钨层。通孔通孔2工艺工艺VIA2刻蚀。通孔2工艺38集成电路制造工艺与工程应用讲义 2018/09/281.钨CMP。2.清洗。通孔通孔2工艺工艺钨CMP。通孔2工艺39集成电路制造工艺与工程应用讲义 2018/09/281.Ar清洁。2.淀积Ti/TiN层。3.淀积AlCu金属层。4.淀积TiN层。5.TM光刻处理。顶层金属工艺顶层金属工艺Ar清洁。顶层金属工艺40集成电路制造工艺与工程应用讲义 2018/09/281.显影。2.量测TM光刻的关键尺寸。3.量测TM的套刻,收集曝光之后的TM光刻与VIA2的套刻数据。4.检查显影后曝光的图形。5.TM干法刻蚀。6.去除光刻胶。顶层金属工艺顶层金属工艺显影。顶层金属工艺41集成电路制造工艺与工程应用讲义 2018/09/281.量测TM刻蚀关键尺寸。2.淀积SiO2。顶层金属工艺顶层金属工艺量测TM刻蚀关键尺寸。顶层金属工艺42集成电路制造工艺与工程应用讲义 2018/09/281.淀积PSG。2.淀积Si3N4。3.PAD窗口光刻处理。钝化层工艺钝化层工艺淀积PSG。钝化层工艺43集成电路制造工艺与工程应用讲义 2018/09/281.量测钝化层窗口的套刻,收集曝光之后的钝化层窗口光刻与TM的套刻数据。2.检查显影后曝光的图形。3.钝化层窗口刻蚀。4.去除光刻胶。5.退火和合金化。6.WAT测试。7.出厂检查。钝化层工艺钝化层工艺量测钝化层窗口的套刻,收集曝光之后的钝化层窗口光刻与TM的套44集成电路制造工艺与工程应用讲义 2018/09/28a)衬底制备b)有源区工艺c)STI隔离工艺d)双阱工艺e)栅氧化层工艺f)多晶硅栅工艺g)LDD离子注入工艺h)侧墙工艺i)源漏离子注入工艺j)HRP工艺k)Salicide工艺深亚微米工艺制程整合深亚微米工艺制程整合前段工艺前段工艺衬底制备深亚微米工艺制程整合前段工艺45集成电路制造工艺与工程应用讲义 2018/09/281.衬底制备。选用P型晶圆材料裸片做为衬底,电阻率为812ohm/cm,晶向为。2.清洗。3.生长前置氧化层。4.淀积Si3N4层。5.淀积SiON层。6.AA光刻处理。7.测量AA光刻的关键尺寸。8.测量AA套刻,收集曝光之后的AA与第零层的套刻数据。9.检查显影后曝光的图形。衬底制备和衬底制备和有源区工艺有源区工艺衬底制备。选用P型晶圆材料裸片做为衬底,电阻率为812oh46集成电路制造工艺与工程应用讲义 2018/09/281.AA硬掩膜版刻蚀。2.去光刻胶。3.AA干法刻蚀。4.测量AA刻蚀关键尺寸。5.检查刻蚀后的图形。有源区工艺有源区工艺AA硬掩膜版刻蚀。有源区工艺47集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.STI热氧化。3.淀积厚的SiO2层。4.RTA快速热退火。5.AR光刻处理。6.测量AR套刻,收集曝光之后的AR与第零层的套刻数据。7.检查显影后曝光的图形。8.AR刻蚀。STI隔离工艺隔离工艺清洗。STI隔离工艺48集成电路制造工艺与工程应用讲义 2018/09/281.去光刻胶。2.STI CMP。3.清洗。4.湿法刻蚀去除Si3N4。5.湿法刻蚀去除前置氧化层。STI隔离工艺隔离工艺去光刻胶。STI隔离工艺49集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长隔离氧化硅。利用炉管热氧化生长一层二氧化硅薄膜,它是干氧氧化法。3.NW光刻处理。4.测量NW套刻,收集曝光之后的NW与第零层的套刻数据。5.检查显影后曝光的图形。6.NW离子注入。7.去光刻胶。利用干法刻蚀和湿法刻蚀去除光刻胶。双阱工艺双阱工艺清洗。双阱工艺50集成电路制造工艺与工程应用讲义 2018/09/281.PW光刻处理。2.量测PW套刻,收集曝光之后的PW与第零层的套刻数据。3.检查显影后曝光的图形。4.PW离子注入。5.去光刻胶。通过干法刻蚀和湿法刻蚀去除光刻胶。6.清洗。7.NW和PW阱离子注入退火。8.湿法刻蚀去除牺牲层氧化硅。双阱工艺双阱工艺PW光刻处理。双阱工艺51集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.生长厚栅氧化层。3.厚栅氧光刻处理。4.量测厚栅氧光刻套刻,收集曝光之后的厚栅氧光刻与AA的套刻数据。5.检查显影后曝光的图形。6.湿法刻蚀去除低压器件区域氧化层。7.去光刻胶。8.清洗。9.生长薄栅氧化层。栅氧化层工艺栅氧化层工艺清洗。栅氧化层工艺52集成电路制造工艺与工程应用讲义 2018/09/281.淀积多晶硅栅。2.淀积SiON。3.栅极光刻处理。4.量测栅极光刻关键尺寸。5.量测栅极光刻套刻,收集曝光之后的栅极光刻与AA的套刻数据。6.检查显影后曝光的图形。7.栅刻蚀。多晶硅栅工艺多晶硅栅工艺淀积多晶硅栅。多晶硅栅工艺53集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.去除SiON。多晶硅栅工艺多晶硅栅工艺去除光刻胶。多晶硅栅工艺54集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.衬底和多晶硅氧化。3.NLDD光刻处理。4.测量NLDD光刻套刻,收集曝光之后的NLDD光刻与AA的套刻数据。5.检查显影后曝光的图形。6.NLDD离子注入。7.去除光刻胶。LDD离子注入工艺离子注入工艺清洗。LDD离子注入工艺55集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.PLDD光刻处理。3.量测PLDD光刻套刻,收集曝光之后的PLDD光刻与AA的套刻数据。4.检查显影后曝光的图形。5.PLDD离子注入。6.去除光刻胶。LDD离子注入工艺离子注入工艺去除光刻胶。LDD离子注入工艺56集成电路制造工艺与工程应用讲义 2018/09/281.NLDD1光刻处理。2.测量NLDD1光刻套刻,收集曝光之后的NLDD1光刻与AA的套刻数据。3.检查显影后曝光的图形。4.NLDD1离子注入。5.去除光刻胶。LDD离子注入工艺离子注入工艺NLDD1光刻处理。LDD离子注入工艺57集成电路制造工艺与工程应用讲义 2018/09/281.PLDD1光刻处理。2.量测PLDD1光刻套刻,收集曝光之后的PLDD1光刻与AA的套刻数据。3.检查显影后曝光的图形。4.PLDD1离子注入。5.去除光刻胶。6.清洗。7.LDD退火激活。LDD离子注入工艺离子注入工艺PLDD1光刻处理。LDD离子注入工艺58集成电路制造工艺与工程应用讲义 2018/09/281.淀积ONO介质层。2.侧墙刻蚀。侧墙工艺侧墙工艺淀积ONO介质层。侧墙工艺59集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.衬底氧化。3.N+光刻处理。4.量测N+光刻套刻,收集曝光之后的N+光刻与AA的套刻数据。5.检查显影后曝光的图形。6.N+离子注入。7.去除光刻胶。8.N+退火激活。9.P+光刻处理。源漏离子注入工艺源漏离子注入工艺清洗。源漏离子注入工艺60集成电路制造工艺与工程应用讲义 2018/09/281.量测P+光刻套刻,收集曝光之后的P+光刻与AA的套刻数据。2.检查显影后曝光的图形。3.P+离子注入。4.去除光刻胶。5.清洗。6.P+退火激活。源漏离子注入工艺源漏离子注入工艺量测P+光刻套刻,收集曝光之后的P+光刻与AA的套刻数据。源61集成电路制造工艺与工程应用讲义 2018/09/281.HRP光刻处理。2.测量HRP光刻套刻。收集曝光之后的HRP光刻与AA的套刻数据。3.检查显影后曝光的图形。4.HRP离子注入。5.去除光刻胶。6.湿法刻蚀去除表面氧化硅。7.湿法刻蚀去除表面氧化硅。HRP工艺工艺HRP光刻处理。HRP工艺62集成电路制造工艺与工程应用讲义 2018/09/281.淀积SAB。2.SAB光刻处理。3.测量SAB光刻套刻,收集曝光之后的SAB光刻与AA的套刻数据。4.检查显影后曝光的图形。5.SAB刻蚀处理。Salicide工艺工艺淀积SAB。Salicide工艺63集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.清洗自然氧化层。3.淀积Co和TiN。4.第一步Salicide RTA1。5.Co和TiN 选择性刻蚀。6.第二步Salicide RTA2。7.淀积SiON。Salicide工艺工艺去除光刻胶。Salicide工艺64集成电路制造工艺与工程应用讲义 2018/09/281.深亚微米后端工艺与亚微米后端工艺非常类似,都是采用W作为通孔接触材料,Al作为金属互连线材料。深亚微米工艺制程整合后段工艺深亚微米工艺制程整合后段工艺深亚微米后端工艺与亚微米后端工艺非常类似,都是采用W作为通孔65集成电路制造工艺与工程应用讲义 2018/09/28纳米工艺制程整合后段工艺纳米工艺制程整合后段工艺a)ILD工艺b)接触孔工艺c)IMD1工艺d)金属层1工艺e)IMD2工艺f)通孔1和金属层2工艺g)IMD3工艺h)通孔2和金属层3工艺i)IMD4工艺j)顶层金属AL工艺k)钝化层工艺纳米工艺制程整合后段工艺ILD工艺66集成电路制造工艺与工程应用讲义 2018/09/281.纳米米前端工艺与深亚微米前端工艺非常类似。2.淀积SiON。3.淀积USG。4.淀积BPSG。5.BPSG回流。6.酸槽清洗去除硼和磷离子。7.淀积USG。8.ILD CMP。9.测量ILD厚度。10.淀积USG。11.淀积SiON。ILD工艺工艺纳米米前端工艺与深亚微米前端工艺非常类似。ILD工艺67集成电路制造工艺与工程应用讲义 2018/09/281.CT光刻处理。2.量测CT 光刻的关键尺寸。3.量测CT光刻套刻,收集曝光之后的CT光刻与AA的套刻数据。4.检查显影后曝光的图形。5.CT干法刻蚀。6.去除光刻胶。接触孔工艺接触孔工艺CT光刻处理。接触孔工艺68集成电路制造工艺与工程应用讲义 2018/09/281.清洗。2.量测CT刻蚀关键尺寸。3.Ar刻蚀。4.淀积Ti/TiN层。5.退火。6.淀积钨层。7.钨CMP。8.清洗。接触孔工艺接触孔工艺清洗。接触孔工艺69集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiCN刻蚀停止层。2.淀积SiCOH层。3.淀积USG。4.淀积TiN硬掩膜版层。IMD1工艺工艺淀积SiCN刻蚀停止层。IMD1工艺70集成电路制造工艺与工程应用讲义 2018/09/281.M1光刻处理。2.量测M1光刻的关键尺寸。3.量测M1的套刻,收集曝光之后的M1光刻与CT的套刻数据。4.检查显影后曝光的图形。5.M1硬掩膜干法刻蚀。金属层金属层1工艺工艺M1光刻处理。金属层1工艺71集成电路制造工艺与工程应用讲义 2018/09/281.去除光刻胶。2.测量M1的关键尺寸。3.M1干法刻蚀。4.去除ESL SiCN层。5.淀积Ta/TaN。6.淀积Cu薄籽晶层。7.电镀淀积铜。8.Cu CMP。9.清洗。金属层金属层1工艺工艺去除光刻胶。金属层1工艺72集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiCN刻蚀停止层。2.淀积IMD2a SiCOH层。3.淀积SiCN刻蚀停止层。4.淀积IMD2b SiCOH层。5.淀积USG。6.淀积TiN硬掩膜版层。IMD2工艺工艺淀积SiCN刻蚀停止层。IMD2工艺73集成电路制造工艺与工程应用讲义 2018/09/281.M2光刻处理。2.测量M2光刻的关键尺寸3.测量M2套刻数据。收集曝光之后的M2光刻图形与M1对准图形的套刻数据。4.检查显影后曝光的图形。5.M2硬掩膜干法刻蚀。6.去除光刻胶。通孔通孔1和金属层和金属层2工艺工艺M2光刻处理。通孔1和金属层2工艺74集成电路制造工艺与工程应用讲义 2018/09/281.VIA1光刻处理。2.测量VIA1光刻的关键尺寸3.测量VIA1套刻数据。收集曝光之后的VIA1光刻图形与M1对准图形的套刻数据。4.检查显影后曝光的图形。通孔通孔1和金属层和金属层2工艺工艺VIA1光刻处理。通孔1和金属层2工艺75集成电路制造工艺与工程应用讲义 2018/09/281.VIA1干法刻蚀。2.去除ESL SiCN层。3.去除光刻胶。4.M2干法刻蚀。5.去除ESL SiCN层。6.淀积Ta/TaN。7.淀积Cu薄籽晶层。通孔通孔1和金属层和金属层2工艺工艺VIA1干法刻蚀。通孔1和金属层2工艺76集成电路制造工艺与工程应用讲义 2018/09/281.电镀淀积铜。2.Cu CMP。3.清洗。通孔通孔1和金属层和金属层2工艺工艺电镀淀积铜。通孔1和金属层2工艺77集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiCN刻蚀停止层。2.淀积IMD3a SiCOH层。3.淀积SiCN刻蚀停止层。4.淀积IMD3b SiCOH层。5.淀积USG。6.淀积TiN硬掩膜版层。IMD3工艺工艺淀积SiCN刻蚀停止层。IMD3工艺78集成电路制造工艺与工程应用讲义 2018/09/281.M3光刻处理。2.测量M3光刻的关键尺寸3.测量M3套刻数据。收集曝光之后的M3光刻图形与M2对准图形的套刻数据。4.检查显影后曝光的图形。通孔通孔2和金属层和金属层3工艺工艺M3光刻处理。通孔2和金属层3工艺79集成电路制造工艺与工程应用讲义 2018/09/281.M3硬掩膜干法刻蚀。2.去除光刻胶。3.VIA2光刻处理。4.测量VIA2光刻的关键尺寸5.测量VIA2套刻数据。收集曝光之后的VIA2光刻图形与M2对准图形的套刻数据。6.检查显影后曝光的图形。通孔通孔2和金属层和金属层3工艺工艺M3硬掩膜干法刻蚀。通孔2和金属层3工艺80集成电路制造工艺与工程应用讲义 2018/09/281.测量VIA2光刻的关键尺寸2.测量VIA2套刻数据。收集曝光之后的VIA2光刻图形与M2对准图形的套刻数据。3.检查显影后曝光的图形。4.VIA1干法刻蚀。5.去除ESL SiCN层。6.去除光刻胶。通孔通孔2和金属层和金属层3工艺工艺测量VIA2光刻的关键尺寸通孔2和金属层3工艺81集成电路制造工艺与工程应用讲义 2018/09/281.M3干法刻蚀。2.去除ESL SiCN层。3.淀积Ta/TaN。4.淀积Cu薄籽晶层。5.电镀淀积铜。通孔通孔2和金属层和金属层3工艺工艺M3干法刻蚀。通孔2和金属层3工艺82集成电路制造工艺与工程应用讲义 2018/09/281.Cu CMP。2.清洗。通孔通孔2和金属层和金属层3工艺工艺Cu CMP。通孔2和金属层3工艺83集成电路制造工艺与工程应用讲义 2018/09/281.淀积SiCN刻蚀停止层。2.淀积USG。3.淀积SiON。IMD4工艺工艺淀积SiCN刻蚀停止层。IMD4工艺84集成电路制造工艺与工程应用讲义 2018/09/281.TMV光刻处理。2.量测TMV光刻的关键尺寸。3.量测TMV的套刻,收集曝光之后的TMV光刻与M3的套刻数据。4.检查显影后曝光的图形。顶层金属顶层金属AL工艺工艺TMV光刻处理。顶层金属AL工艺85集成电路制造工艺与工程应用讲义 2018/09/281.TMV干法刻蚀。2.去除ESL SiCN层。3.去除光刻胶。4.Ar清洁。顶层金属顶层金属AL工艺工艺TMV干法刻蚀。顶层金属AL工艺86集成电路制造工艺与工程应用讲义 2018/09/281.淀积Ti/TiN层。2.淀积AlCu金属层。3.淀积TiN层。4.M顶层金属光刻处理。顶层金属顶层金属AL工艺工艺淀积Ti/TiN层。顶层金属AL工艺87集成电路制造工艺与工程应用讲义 2018/09/281.TM顶层金属光刻处理。2.量测TM光刻的关键尺寸。3.量测TM的套刻,收集曝光之后的TM光刻与TMV的套刻数据。4.检查显影后曝光的图形。5.TM干法刻蚀。6.去除光刻胶。顶层金属顶层金属AL工艺工艺TM顶层金属光刻处理。顶层金属AL工艺88集成电路制造工艺与工程应用讲义 2018/09/281.量测TM刻蚀关键尺寸。2.淀积SiO2。顶层金属顶层金属AL工艺工艺量测TM刻蚀关键尺寸。顶层金属AL工艺89集成电路制造工艺与工程应用讲义 2018/09/281.淀积PSG。2.淀积Si3N4。3.钝化层窗口光刻处理。钝化层工艺钝化层工艺淀积PSG。钝化层工艺90集成电路制造工艺与工程应用讲义 2018/09/281.量测钝化层窗口的套刻,收集曝光之后的钝化层窗口光刻与TM的套刻数据。2.检查显影后曝光的图形。3.钝化层窗口刻蚀。钝化层工艺钝化层工艺量测钝化层窗口的套刻,收集曝光之后的钝化层窗口光刻与TM的套91集成电路制造工艺与工程应用讲义 2018/09/281.去光刻胶。2.退火和合金化。3.WAT测试。4.出厂检查。钝化层工艺钝化层工艺去光刻胶。钝化层工艺
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 教学培训


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!