2018年数字电路试题答案

上传人:陪**** 文档编号:423552 上传时间:2018-09-03 格式:DOCX 页数:7 大小:370.96KB
返回 下载 相关 举报
2018年数字电路试题答案_第1页
第1页 / 共7页
2018年数字电路试题答案_第2页
第2页 / 共7页
2018年数字电路试题答案_第3页
第3页 / 共7页
点击查看更多>>
资源描述
2018 年数字电路试题答案一、填空题:(每空 1 分,共 16 分)1逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。2将 2004 个“1”异或起来得到的结果是( )。3目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。4施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。5已知 Intel2114 是 1K* 4 位的 RAM 集成电路芯片,它有地址线( )条,数据线( )条。6已知被转换的信号的上限截止频率为 10kHz,则 A/D 转换器的采样频率应高于( )kHz;完成一次转换所用的时间应小于( )。7GAL 器件的全称是( ),与 PAL 相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。二、根据要求作题:(共 16 分)1 试画出用反相器和集电极开路与非门实现逻辑函数。2、图 1、2 中电路由 TTL 门电路构成,图 3 由 CMOS 门电路构成,试分别写出 F1、F2、F3 的表达式。三、已知电路及输入波形如图 4(a)(b)所示,其中 FF1 是 D 锁存器,FF2 是维持-阻塞 D 触发器,根据 CP 和 D 的输入波形画出 Q1 和 Q2 的输出波形。设触发器的初始状态均为 0。 (8 分)四、分析图 5 所示电路,写出 Z1、Z2 的逻辑表达式,列出真值表,说明电路的逻辑功能。 (10 分)五、设计一位 8421BCD 码的判奇电路,当输入码为奇数时,输出为 1,否则为 0。要求使用两种方法实现:(1)用最简与非门实现,画出逻辑电路图;(2)用一片 8 选 1 数据选择器 74LS151 加若干门电路实现,画出电路图。(20 分)六、电路如图 7 所示,其中 RA=RB=10k,C=0.1f,试问:1在 Uk 为高电平期间,由 555 定时器构成的是什么电路,其输出 U0 的频率 f0=?2分析由 JK 触发器 FF1、FF2、FF3 构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;2 设 Q3、Q2、Q1 的初态为 000,Uk 所加正脉冲的宽度为 Tw=5/f0,脉冲过后 Q3、Q2、Q1 将保持在哪个状态?(共 15 分)七、集成 4 位二进制加法计数器 74161 的连接图如图 8 所示,LD 是预置控制端;D0、D1、D2、D3 是预置数据输入端;Q3、Q2、Q1、Q0 是触发器的输出端,Q0 是最低位,Q3 是最高位;LD 为低电平时电路开始置数,LD 为高电平时电路计数。试分析电路的功能。要求:(1)列出状态转换表;(2)检验自启动能力;(3)说明计数模值。 (15 分)数字电路试题答案一、填空(每空 1 分,共 16 分)1 真值表、逻辑图、逻辑表达式、卡诺图;20;3TTL 、 CMOS ;4两、0 ;510 、4 ;620 、50S;7通用阵列逻辑、输出逻辑宏单元、E2CMOS;二、根据要求作题:(共 16 分)12三、四、(1)表达式(2)真值表(3)逻辑功能为:全减器五、首先,根据电路逻辑描述画出卡诺图:(1)最简“与或式”为:;(2)“与非与非式”为:(与非门实现图略)六、(1) 多谐振荡器;(2) 驱动方程:状态方程:状态转换图:(3)初态为 000,五个周期后将保持在 100 状态。七、(1)状态转换图:(2)可以自启动;(3)模8;
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 财经资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!