五章CPU的结构-课件

上传人:沈*** 文档编号:243896769 上传时间:2024-10-01 格式:PPT 页数:35 大小:130.11KB
返回 下载 相关 举报
五章CPU的结构-课件_第1页
第1页 / 共35页
五章CPU的结构-课件_第2页
第2页 / 共35页
五章CPU的结构-课件_第3页
第3页 / 共35页
点击查看更多>>
资源描述
,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,第五章,CPU的,结构,5.1 CPU的,组成,5.2,多级时序与时序系统,5.3,小结,第五章 CPU的结构 5.1 CPU的组成,5.1 CPU的,组成,5.1.1 CPU的功能,5.1.2 CPU,的组成,5.1.3 CPU内部数据通路组成,5.1 CPU的组成5.1.1 CPU的功能,5.1.1 CPU的功能,CPU的功能主要体现在两个方面:,控制器的作用是决定全机在什么时间,根据什么条件,发出那些微指令,做什么事。,运算器的作用是在控制器的指挥下完成所选定的处理功能,。,控制程序中的指令按流程顺序执行是CPU功能的最终表现形式。,5.1.1 CPU的功能 CPU的功能主要体现在两,指令执行流程,取指令,有显式寻址否,需保存结果否,有中断否,取操作数,执行指令,保存结果,否,否,否,否,开始,有指令待执行否,中断服务,根据PC内容由存储器取得待执行指令,根据地址码内容,按寻址方式取得操作数,根据操作码内容,进行指定的操作,根据结果的寻址方式,将结果保存到指定位置,完成指定的中断功能,指令执行流程取指令有显式寻址否需保存结果否有中断否取操作数执,5.1.2 CPU,的组成,CPU内部一般包括以下几个部分,运算器,寄存器组,控制器,中断系统,时序部件,5.1.2 CPU的组成CPU内部一般包括以下几个部分,运算器,实现指令系统所提供的算术/逻辑运算,一般组织成以下三个层次:,ALU,移位器,移位器/寄存器,移位器/寄存器,操作数,操作数,选择命令,功能选择,选择命令,选择命令,初始进位,通过控制信号实现左移、右移或直传功能,在控制信号的控制下进行不同的功能运算,决定接受哪个寄存器的内容,运算器实现指令系统所提供的算术/逻辑运算一般组织成以下三个层,寄存器组,用于保存数据、临时计算结果、指令、控制信息和状态信息。,(1)用于处理的寄存器,通用寄存器组,暂存器,(2)用于控制的寄存器,指令寄存器(Instruction Register),程序计数器(Program Counter),程序状态字(Program Status Word),(3)用于主存接口的寄存器。,地址寄存器(MAR),数据寄存器(MDR),寄存器组 用于保存数据、临时计算结果、指令,控制器,从用户角度看,计算机的工作表现为执行指令序列。从内部物理层看,指令的读取和执行表现为信息的传送,相应地形成两大信息:控制流与数据流。因此,CPU中控制器的任务是根据控制流产生微操作命令序列,控制指令功能所要求的数据传送,在数据传送至运算部件时完成运算处理。,控制器 从用户角度看,计算机的工作表现为执行指令序列,中断系统,中断的作用是为了响应和处理外部设备请求或异常事件,在处理器内部设置中断系统用于处理与中断相关的中断判优、中断转换、中断屏蔽等相关功能,现在某些机型里,将有关的硬件部分的由处理器转移到外部芯片,有关内容见第七章。,中断系统 中断的作用是为了响应和处理外部设备请求或,时序部件,根据计算机的工作流程不同时间发出不同的微操作命令,完成不同的工作内容,如何区分不同微操作信号发出的先后,依据就是时间。可知计算机的工作是需要分步执行地,许多操作需要严格的定时控制,例如在规定的时刻将已经稳定的运算结果打入某个寄存器。,时序部件就是用于产生周期节拍、脉冲等时序信号的部件,该部件也称为时序发生器。它包含一个脉冲源和一组计数分频逻辑。脉冲源又称主振荡器,它提供CPU的时钟基准。主振的输出经过一系列计数分频,产生所需的时钟周期或持续时间更长的工作周期信号。主振产生的时钟脉冲与周期节拍信号、控制条件、机器状态相综合,可以产生所需的各种工作脉冲。,时序部件 根据计算机的工作流程不同时间发出不同的,5.1.3 CPU内部数据通路组成,在确定一台计算机的总体结构的时候,主要考虑这样几个方面问题:,设置那些部件;,各部件间如何传递信息(即数据通路);,主机与外围设备之间如何实现信息传送;,如何形成微操作命令序列;,前三个问题与机器指令系统设计有密切的关系;后一个问题涉及到设计策略,即选择硬连线控制器方式或微程序控制方式。但可以认为,数据通路结构是总体结构设计的核心。,5.1.3 CPU内部数据通路组成 在确定一台计算,5.1.3 CPU内部数据通路组成,CPU内部总线,CPU的典型数据通路结构,实例:8085的部件设置和数据通路结构,5.1.3 CPU内部数据通路组成CPU内部总线,CPU内部总线,中央处理器内部的各个功能部件之间若是孤立隔离的,则不能实现信息传送,处理器的功能均不能正常实现,各部件之间如何连接起来实现信息传送呢?相应的数据传送结构称为数据通路结构。,在CPU内部结构比较简单的情况下,只设置一组数据传送总线,用于连接CPU内的寄存器与算术/逻辑运算部件,有的称为ALU总线。在较复杂的CPU内,为了提高工作速度,可能设置几组总线,有的CPU中包含控制用存储器与内存管理所需的地址变换部件,除了数据总线之外,还设有专门传送地址信息的地址总线。,内部总线的信息传送,由控制器发出微操作命令进行控制管理。CPU内的时序系统部件,发出统一的时序信号(如周期、节拍、脉冲),对内部总线进行同步控制。在CPU设计制造出来之后,内部数据通路结构也就不再变化,所以不必考虑部件的扩展问题。,CPU内部总线 中央处理器内部的各个功能部件之间若是孤,CPU的典型数据通路结构,(1),不采用CPU总线结构,(2),单组内总线、分立寄存器结构,(3)单组内总线、集成寄存器结构,(4)多组内总线结构,CPU的典型数据通路结构(1)不采用CPU总线结构,(1),不采用CPU总线结构,在某些功能较弱、结构简单的处理器内部数据通路并未采用总线结构,在确定各功能部件的组成后,根据各指令的功能,分析出所有指令的执行过程的数据传送需求,在所有可能产生数据传送的部件之间建立通路。通路的通与断由控制器通过控制通路中三态门或集成电路开路(OC)器件来控制。此种方法的通路复杂,控制信号繁多,不便于控制器的设计,而且不便于系列机的构造,此种方法以不存在。,(1)不采用CPU总线结构 在某些功能较弱、结构简,(2),单组内总线、分立寄存器结构,寄存器分别独立设置,采用一组单向的数据总线,以ALU为内部数据传送通路的中枢,(2)单组内总线、分立寄存器结构寄存器分别独立设置,采用一组,(3)单组内总线、集成寄存器结构,集成化寄存器组,一组双向数据总线,ALU输入端设置锁存器,(3)单组内总线、集成寄存器结构集成化寄存器组,一组双向数据,(4)多组内总线结构,采用单总线结构的微处理器的优点是结构简单、控制容易,但每个操作步骤(每拍)只能完成一个基本的数据传送步骤,即由一个来源送到一至数个目的地,这就使微处理器的整体工作速度较低。,对速度较高的微处理器,就可能需要设置多组分别独立内总线,这样一拍中可并行地实现几个不同的数据传送步骤,即可同时让几个来源地的数据分别送往各自不同的目的地。,(4)多组内总线结构采用单总线结构的微处理器的优点是结构简单,实例:8085的部件设置和数据通路结构,现在的处理器的结构复杂程度都远远的大于前述的典型结构,例如,能够预取若干条指令的指令队列,、,相应的操作数队列,、,存放微程序的控制,ROM,、,多个运算部件,、,内存管理用的段地址运算部件,及,页地址运算部件,、,与外部系统总线的连接及控制,、,高速缓冲存储器,Cache,等。,为了尽快地执行指令,需要在各类部件间建立多种内部总线,其上传送的信息内容可能是,数据,,或是,指令代码,,或是,地址代码,。,实例:8085的部件设置和数据通路结构 现在的处理,五章CPU的结构-课件,5.2,多级时序与时序系统,5.2.1 时序控制方式,5.2.2 指令周期与多级时序,5.2.3 实例:8085 OUT指令的时序,5.2 多级时序与时序系统5.2.1 时序控制方式,5.2.1 时序控制方式,同步控制方式,异步控制方式,联合控制方式,5.2.1 时序控制方式同步控制方式,同步控制方式,定义:,任何一条指令或指令中的任何一个微操作的执行,都由事先确定且具有统一基准时标的时序信号所控制的方式,。,特点:,将时间划分成长度固定单位,CPU按严格的时间安排操作,在每个确定时间单位开始表示一批操作的开始,时间单位结束,这批操作也结束。各指令或操作步骤的切换以时间单位的切换为基准,。,应用场合:,在CPU内部,一般只设置一个统一的时序信号系统,此时CPU内部各部件之间的信息传送由该时序信号统一控制。在一个计算机系统中,各外部设备内部往往采用同步控制。,优点,:,同步控制方式的优点是时序关系较简单,控制逻辑在结构上易于集中,设计简单。,缺点,:,由于采用统一的基准信号作为时间分配单位,在时间分配上可能存在不经济的问题。,同步控制方式定义:任何一条指令或指令中的任何一个微操作的执行,异步控制方式,定义,:,各项操作所需时间分配,不受统一的时钟基准的限制,各操作之间的衔接与部件之间的信息交换采用应答方式。,特点,:,在异步控制涉及的范围内,没有统一的时间基准控制,但存在申请、响应、询问、问答等一类的应答关系。,应用场合,:,一般应用于系统总线操作控制,因其所连接的设备速度差异较大,在它们之间或它们与CPU之间数据传送的对时间需求差异较大(不固定)。而很少将异步控制方式应用CPU内部或设备内部的时间控制。,优点,:,时间分配效率高,能够按照不同部件、设备的实际情况分配时间,。,缺点,:,申请、应答所需的控制逻辑较复杂。,异步控制方式定义:各项操作所需时间分配,不受统一的时钟基准的,联合控制方式,在实际应用中,往往在同步控制方式引入异步控制思想,形成联合控制方式。具体有以下几种形式:,对于由CPU执行的指令来说,复杂程度不同的指令,其执行时间相差很大。在CPU内部使用同步控制方式,采用固定的时间单位进行时间分配是不现实的。常见的处理方法是让它们分别占有不同数目的时间单位。,在系统总线的操作方式中,有的总线操作包含应答控制、数据准备、传送等几个部分,因而在一次总线操作(总线周期)中包含几步操作(时钟周期)。此时若总线传输需要时间较长,在固定时间内不能完成,可插入一种延长状态,占一个或多个时钟周期。此时总线周期的长度则是视需要而定。此种方式是以固定时间分配为主,在必须情况下引入延迟,实现时间的按需分配思想。,例如在总线中有一种三脉冲总线请求应答方式:若某设备申请使用总线,则发出请求脉冲;经过一到几个时钟周期,CPU通过同一条总线发出相应脉冲;从下一时钟周期起,CPU脱离总线,允许申请者使用总线;经过若干个时钟周期,结束使用,该设备仍通过同一总线向CPU发出释放脉冲,表示释放总线;从下一时钟周期开始,CPU恢复总线控制权。由于以统一的固定时钟周期作为时序基础,应当视为同步控制方式的范畴,但这种“请求响应释放”的应答方式,以及应答过程中时间可随需要而变化,则应当属于异步应答思想。,按需分配不同数目的时钟周期。,插入延迟周期。,在同步控制中也可以引入异步应答思想,联合控制方式 在实际应用中,往往在同步控制方式引入异,5.2.2 指令周期与多级时序,指令周期,多级时序系统,多级时序的形成,5.2.2 指令周期与多级时序指令周期,指令周期,定义,:,CPU每取出一条指令并执行该指令的时间,三条顺序执行指令的指令周期示意(图中的阴影为空闲时间),由于不同指令的功能不同,操作复杂程度不同,所需执行时间也就不相同。但在CPU内部采用同步控制方式,以固定时间单位作为时间分配基准,应保证所有指令在选定的时间长度内完成,为此应选取所有指令中执行时间最长的指令周期作为基准时间单位。接下来的问题是对于简单指令执行时间小于最大时间的指令而言,其指令周期部分时间是空闲的不发出任何操作信号,只是等待时间到而切换到下条指令的指令周期。,指令周期定义:CPU每取出一条指令并执行该指令的时间 三条顺,多级时序系统,根据CP
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!