计算机系统组成工作原理-课件

上传人:无*** 文档编号:241760729 上传时间:2024-07-21 格式:PPT 页数:56 大小:6.73MB
返回 下载 相关 举报
计算机系统组成工作原理-课件_第1页
第1页 / 共56页
计算机系统组成工作原理-课件_第2页
第2页 / 共56页
计算机系统组成工作原理-课件_第3页
第3页 / 共56页
点击查看更多>>
资源描述
计算机系统组成工作原理计算机系统组成工作原理计算机的体系结构计算机的体系结构 1946年年,美国宾夕法尼亚大学莫尔学院的物理学博士,美国宾夕法尼亚大学莫尔学院的物理学博士Mauchley和电气工程师和电气工程师Eckert领导的小组研制成功世界上第一领导的小组研制成功世界上第一台数字式电子计算机台数字式电子计算机ENIAC。著名的美籍匈牙利数学家著名的美籍匈牙利数学家Von Neumann参加了为改进参加了为改进ENIAC而举行的一系列专家会议,研究了新型计算机的体系结构。而举行的一系列专家会议,研究了新型计算机的体系结构。1949年年,英国剑桥大学的威尔克斯等人在,英国剑桥大学的威尔克斯等人在EDSAC 机上实现机上实现了冯了冯诺依曼模式。诺依曼模式。直至今天冯直至今天冯诺依曼体系结构依然是绝大诺依曼体系结构依然是绝大多数数字计算机的基础。多数数字计算机的基础。2 2冯冯诺伊曼计算机系统结构框图诺伊曼计算机系统结构框图 3 3体系结构角度的多层结构硬件向上提供的接硬件向上提供的接口:口:指令系统指令系统异常事件异常事件端口定义端口定义4 4体系结构、组成与实现n体系结构体系结构Architecture 程序员关心的计算机概念结构与功能特性程序员关心的计算机概念结构与功能特性如:确定指令集中是否有乘法指令;如:确定指令集中是否有乘法指令;n计算机组成计算机组成Organization从硬件角度关注物理机器的组织从硬件角度关注物理机器的组织 如:乘法指令由专用乘法器还是用加法器实现如:乘法指令由专用乘法器还是用加法器实现n计算机实现计算机实现Realization底层的器件技术、微组装技术、冷却技术等底层的器件技术、微组装技术、冷却技术等如:加法器底层的物理器件类型及微组装技术如:加法器底层的物理器件类型及微组装技术系列机系列机5 5计算机的组成(计算机的组成(1)6 6计算机的组成(计算机的组成(2)总线结构总线结构7 7计算机的组成(3)同步数字系统同步数字系统8 8大家学习辛苦了,还是要坚持继续保持安静继续保持安静继续保持安静继续保持安静9 9组织角度的多层结构1010体系结构、组成与实现n体系结构体系结构Architecture 程序员关心的计算机概念结构与功能特性程序员关心的计算机概念结构与功能特性如:确定指令集中是否有乘法指令;如:确定指令集中是否有乘法指令;n计算机组成计算机组成Organization从硬件角度关注物理机器的组织从硬件角度关注物理机器的组织 如:乘法指令由专用乘法器还是用加法器实现如:乘法指令由专用乘法器还是用加法器实现n计算机实现计算机实现Realization底层的器件技术、微组装技术、冷却技术等底层的器件技术、微组装技术、冷却技术等如:加法器底层的物理器件类型及微组装技术如:加法器底层的物理器件类型及微组装技术系列机系列机1111计算机的实现 半导体技术半导体技术 制造技术制造技术 封装技术封装技术 装配技术装配技术 电源技术电源技术 冷却技术冷却技术 12122.2.1 冯诺依曼体系架构n硬件组成硬件组成u五大部分五大部分u以存储器为中心以存储器为中心n信息表示:二进制信息表示:二进制u计算机内部的控制信息和数据信息均采用二进制表示,计算机内部的控制信息和数据信息均采用二进制表示,并存放在同一个存储器中并存放在同一个存储器中n工作原理:存储程序工作原理:存储程序/指令指令(控制控制)驱动驱动u编制好的程序编制好的程序(包括指令和数据包括指令和数据)预先经由输入设备输预先经由输入设备输入并保存在存储器中入并保存在存储器中u计算机开始工作后,在不需要人工干预的情况下由控计算机开始工作后,在不需要人工干预的情况下由控制器自动、高速地依次从存储器中取出指令并加以执制器自动、高速地依次从存储器中取出指令并加以执行行13132.2.2 模型机系统结构基于总线的冯基于总线的冯诺依曼架构模型机诺依曼架构模型机n总线子系统总线子系统:作为作为公共通道连接各公共通道连接各子子部件,用于实现各部件,用于实现各部件之间的数据、信息等的传输和交换部件之间的数据、信息等的传输和交换(第第4章章)n存储器子系统存储器子系统:存放当前的运行程序和数据存放当前的运行程序和数据(第第5章章)n输入输出子系统输入输出子系统:完成计算机与外部的信息交换完成计算机与外部的信息交换(第第6章章)nCPU子系统子系统:集成了集成了运算器、控制器和寄存器的超大运算器、控制器和寄存器的超大规模集成电路芯片规模集成电路芯片(VLSI)(第(第3章)章)14141.模型机总线结构模型机总线结构按传输信息的不同,可将总线分为数据总线按传输信息的不同,可将总线分为数据总线DB、地、地址总线址总线AB和控制总线和控制总线CB三类三类:地址总线通常是单向的,由主设备地址总线通常是单向的,由主设备(如如CPU)发出,用于选择发出,用于选择读写对象读写对象(如某个特定的存储单元或外部设备如某个特定的存储单元或外部设备);数据总线用于数据交换,通常是双向的;数据总线用于数据交换,通常是双向的;控制总线包括真正的控制信号线控制总线包括真正的控制信号线(如读如读/写信号写信号)和一些状态和一些状态信号线信号线(如是否已将数据送上总线如是否已将数据送上总线),用于实现对设备的监视,用于实现对设备的监视和控制。和控制。MPURAMROMI/O接口接口外设外设ABDBCB15152.模型机内存储器存储器存储器组织组织由许多字节单元组成,每个单元都有一个唯一的由许多字节单元组成,每个单元都有一个唯一的编号编号(存储单元地址存储单元地址),保存的信息称为存储单元内容。,保存的信息称为存储单元内容。访问访问(读或写读或写)存储单元存储单元:存储单元地址经地址译码后产生相存储单元地址经地址译码后产生相应的选通信号,应的选通信号,同时同时在控制信号的作用下读出存储单元内容在控制信号的作用下读出存储单元内容到数据缓冲器,或将数据缓冲器中的内容写入选定的单元。到数据缓冲器,或将数据缓冲器中的内容写入选定的单元。1616small endianness1717各种宽度信息的存储各种宽度信息的存储 (a)按任意相连存储紧凑,但访问需要2总线操作(b)按整数边界存储 有浪费,但访问效率高有浪费,但访问效率高18183.输入/输出子系统n计算机与直接相联的外围设备进行数据交换的过计算机与直接相联的外围设备进行数据交换的过程通常称为输入程通常称为输入/输出输出(In/Out),而与远方设备进行,而与远方设备进行数据交换的过程习惯上称为数据通信数据交换的过程习惯上称为数据通信(data communication)1919算术逻辑单元算术逻辑单元ALU累加器累加器ACC累加锁存器累加锁存器暂存暂存器器标志寄存器标志寄存器FR通用寄存器组通用寄存器组堆栈指针堆栈指针SP程序计数器程序计数器PC微微 操操 作作 控控 制制 电电 路路指令译码器指令译码器ID指令寄存器指令寄存器IR 操作码操作码,地址码地址码脉冲分配器脉冲分配器时钟脉冲源时钟脉冲源控制总线控制总线CB地址总线地址总线AB数据总线数据总线DB内部总线内部总线地址缓冲器地址缓冲器数据缓冲器数据缓冲器运算器运算器寄存器组寄存器组控制器控制器4.模型机CPU子系统2020模型机指令系统指令是发送到指令是发送到CPU的命令,指示的命令,指示CPU执行一个特定的处理,执行一个特定的处理,如从存储器取数据、对数据进行逻辑运算等。如从存储器取数据、对数据进行逻辑运算等。CPU可以处可以处理的全部指令集合称为指令集理的全部指令集合称为指令集(Instruction Set)。指令集结指令集结构构(ISA,Instruction Set Architecture)是体系结构的主要是体系结构的主要内容之一,对内容之一,对CPU的基本组织会产生非常大的影响。的基本组织会产生非常大的影响。ISA功功能设计实际就是确定软硬件的功能分配。能设计实际就是确定软硬件的功能分配。指令通常包含操作码和操作数两部分。操作码指明要完成操指令通常包含操作码和操作数两部分。操作码指明要完成操作的性质,如加、减、乘、除、数据传送、移位等;操作作的性质,如加、减、乘、除、数据传送、移位等;操作数指明参加上述规定操作的数据或数据所存放的地址。数指明参加上述规定操作的数据或数据所存放的地址。汇编语言源程序汇编语言源程序机器语言程序机器语言程序(目标代码)(目标代码)汇编(汇编程序)汇编(汇编程序)高级语言源程序高级语言源程序编译或解释(编译程序)编译或解释(编译程序)21212.2.3 模型机常用汇编指令22222.2.4 模型机工作原理计算机的工作本质上就是计算机的工作本质上就是执行程序执行程序的过程。的过程。n顺序执行顺序执行指令执行的基本过程可以分为指令执行的基本过程可以分为取指令取指令(fetch)、分析指令、分析指令(decode)和执行指令和执行指令(execute)三个阶段。三个阶段。2非顺序执行非顺序执行1.转移(转移(jump):执行条件):执行条件/无条件转移指令,不返回无条件转移指令,不返回2.过程(过程(procedure)调用:主程序调用子程序后返回断点)调用:主程序调用子程序后返回断点3.中断(中断(interrupt):外界突发事件处理完后返回断点):外界突发事件处理完后返回断点4.异常(异常(exception):):程序本身产生的某些例外处理完后重新执行程序本身产生的某些例外处理完后重新执行5.陷阱陷阱(trap):程序本身产生某些例外条件处理完后返回断点程序本身产生某些例外条件处理完后返回断点2323程序的执行过程取指令、分析指令、执行指令取指令、分析指令、执行指令ABDBALU累加器累加器ACC暂存器暂存器标志寄存器标志寄存器FR寄存器组寄存器组 操作控制器操作控制器OC指令译码器指令译码器ID指令寄存器指令寄存器IR 操作码操作码,地址码地址码内部总线内部总线地址缓冲器地址缓冲器数据缓冲器数据缓冲器程序计数程序计数器器PC地地址址译译码码读控制读控制B0H5CH04H2EH地址地址1001H1002H1003H内容内容1000H内存储器内存储器MOV 5CH,R1ADD R1,2EH,R21CPU外外CPU内内24242.3 冯诺依曼体系结构的演进n演进演进1.CPU指令集指令集 2.存储器子系统存储器子系统 3.总线总线4.输入输入/输出子系统输出子系统 n改变改变1.改变控制方式,发展数据、需求、模式等其它驱动方式;改变控制方式,发展数据、需求、模式等其它驱动方式;2.改变串行执行模式,发展改变串行执行模式,发展并行技术并行技术;3-6章重点章重点指令功能、指令格式、寻址方式指令功能、指令格式、寻址方式 分层结构分层结构高速总线高速总线+多种接口方式多种接口方式 冯冯诺依曼型计算机的诺依曼型计算机的本质特点本质特点也造成了其瓶颈:也造成了其瓶颈:指令执行的串行性指令执行的串行性 存储器读取的串行性存储器读取的串行性25252.3.1 不同的指令集设计策略:不同的指令集设计策略:CISC与与RISCCISC(Complex Instruction Set Computer,复杂指令集计算机),复杂指令集计算机)不断增强指令的功能以及设置更复杂的新指令取代不断增强指令的功能以及设置更复杂的新指令取代原先由程序段完成的功能,从而实现软件功能的硬化。原先由程序段完成的功能,从而实现软件功能的硬化。RISC(Reduced Instruction Set Computer,精简指令集计算机),精简指令集计算机)通过减少指令种类和简化指令功能来降低硬件设计通过减少指令种类和简化指令功能来降低硬件设计复杂度,从而提高指令的执行速度。复杂度,从而提高指令的执行速度。现代计算机:现代计算机:RISC+CISC2626按处理器指令架构分类按处理器指令架构分类n复杂指令集计算机(Complex Instruction Set Computer,CISC),如X86u控制器的设计实现复杂u包含了复杂计算指令且运行时间长n精简指令集计算机(Reduced Instruction Set Computer,RISC),如IBM的PowerPC,Sun的SPARC,MIPS的MIPS Rxxx系列u高效的编译器才能使RISC优点充分体现u指令数据少且每条指令都能在单时钟周期完成n超长指令集架构是英文(Very Long Instruction Word,VLIW),IA-64,如INTEL的IA64,AMD的X8664u简化处理器结构,删除复杂的控制器电路,每时钟周期可运行20条指令,而CISC通常只能运行1-3条指令,RISC能运行4条指令2727CISCCISC的设计思想及特点的设计思想及特点 n每条指令执行单一功能,硬件复杂u为编程方便,往往增加指令数目,指令编码长度增加,硬件译码更复杂u为编程灵活,增加寻址方式,指令长度不一,译码复杂u每条指令完成一个完整功能,因此单条指令涉及多个操作,如取指、参数、运算、存结果等u为增加新功能,需增加新指令,因此指令系统越来越复杂,这也是CISC的由来n如MC68020机就有25种寻址模式 2828RISCRISC的设计思想及特点的设计思想及特点 nRISC的出现简化了指令系统,克服了CISC的缺点,使更多的芯片硅面积可以用于实现流水和高速缓存,有效地提高了计算机的性能。nRISC机的设计应当遵循以下五个原则。u指令条数少,格式简单,易于译码;u提供足够的寄存器,只允许load和store指令访问内存;u指令由硬件直接执行,在单个周期内完成;u充分利用流水线;u强调优化编译器的作用 2929CISCCISC和和RISCRISC的区别的区别n内核结构内核结构uCISC:数据线和指令线分时复用,即冯:数据线和指令线分时复用,即冯.诺依曼结构,诺依曼结构,程序存储器和数据存储器合并编址程序存储器和数据存储器合并编址uRISC:数据线和指令线分离,即哈佛结构。取指令和:数据线和指令线分离,即哈佛结构。取指令和取数据可同时进行取数据可同时进行n处理器指令集处理器指令集 uCISC:不等长指令集,需要对不等长指令进行分割,:不等长指令集,需要对不等长指令进行分割,执行时间长,采用微码执行时间长,采用微码uRISC:等长精简指令集,执行速度快且性能稳定。可:等长精简指令集,执行速度快且性能稳定。可同时执行多条指令,可将一条指令分割成若干个进程同时执行多条指令,可将一条指令分割成若干个进程或线程,交由多个处理器同时执行,并行处理方面或线程,交由多个处理器同时执行,并行处理方面RISC明显优于明显优于CISCn软件软件uCISC:DOS、WindowsuRISC:成熟的操作系统少,:成熟的操作系统少,Windows需要翻译过程,需要翻译过程,速度慢速度慢3030RISC,CISC看法的误区nRISC指令都是简单指令指令都是简单指令uLDREQ R0,R1,R2,LSR#16!指令的强大,一般的指令的强大,一般的CISC处理器处理器望尘莫及。望尘莫及。RISC的的“简单简单”是指指令集的执行时间、指令长度、指是指指令集的执行时间、指令长度、指令格式整齐划一令格式整齐划一nCISC的复杂指令速度慢、执行效率很低的复杂指令速度慢、执行效率很低u现代现代CISC处理器具有非常长的流水线(处理器具有非常长的流水线(PIII采用了采用了25级的流水线)级的流水线),执行速度快。但老的,执行速度快。但老的CPU执行速度可能较慢执行速度可能较慢u但但RISC不管是老的不管是老的CPU,还是新的,还是新的CPU,指令执行时间都是相同,指令执行时间都是相同的,不需要在对指令执行作出优化的,不需要在对指令执行作出优化nRISC处理器比处理器比CISC处理器需要更多的寄存器处理器需要更多的寄存器u这不是一个需求问题,而是一个实现问题。所以有的这不是一个需求问题,而是一个实现问题。所以有的CISC寄存器寄存器与与RISC相当。一般情况相当。一般情况RISC需要比较多的寄存器需要比较多的寄存器nRISC都有流水线都有流水线uARM2没有采用流水线没有采用流水线3131CISC与与RISC的数据流的数据流IRIDREGALUMEM开始开始退出退出IRIDALUMEMREG微操作通道微操作通道开始开始退出退出单通数据通道单通数据通道RISC:Load/Store结构结构CISC:寻址方式复杂:寻址方式复杂3232分层的存储子系统分层的存储子系统n如何以合理的价格搭建出容量和速度都满足要求的存储系统,如何以合理的价格搭建出容量和速度都满足要求的存储系统,始终是计算机体系结构设计中的关键问题之一。始终是计算机体系结构设计中的关键问题之一。n现代计算机系统通常把不同的存储设备按一定的体系结构组现代计算机系统通常把不同的存储设备按一定的体系结构组织起来,以解决织起来,以解决存储容量、存取速度和价格存储容量、存取速度和价格之间的矛盾之间的矛盾设计目标:设计目标:整个存储系统速度整个存储系统速度接近接近M1而价格和容量接近而价格和容量接近Mn3333存储子系统存储子系统n主存(内存):主存(内存):DRAM(存储数据和临时调入的程序存储数据和临时调入的程序)、FLASH(存储引导程序、固化程序存储引导程序、固化程序(固件固件),占用寻址,占用寻址空间,临时性存储,解决速度问题空间,临时性存储,解决速度问题u编址方式:字节编址编址方式:字节编址u信息存放方式:大信息存放方式:大/小端小端(big/small endianness)系统系统n辅存(外存):磁盘、光盘。文件辅存(外存):磁盘、光盘。文件/块存储,虚拟存块存储,虚拟存储介质,较长时间存储,解决容量问题储介质,较长时间存储,解决容量问题n均衡速度、容量、成本、长期存储等要求而分级均衡速度、容量、成本、长期存储等要求而分级n存储器需考虑的主要因素存储器需考虑的主要因素u速度、容量、成本速度、容量、成本3434其他增加存储器带宽的方法并行存储器并行存储器双端口存储器双端口存储器哈佛体系结构哈佛体系结构DSP程序程序数据数据I/O接口接口外设外设程序地址程序地址数据读地址数据读地址数据写地址数据写地址程序读总线程序读总线数据读总线数据读总线程序程序/数据写数据写数据数据程序程序3535现代高速总线现代高速总线高速并行总线高速并行总线高速总线串行化高速总线串行化3636多级总线结构北桥北桥南桥南桥前端总线前端总线Front Side Bus3737外部总线、外部总线、(系统系统)外总线外总线如并口、串口如并口、串口系统总线、系统总线、(系统系统)内总线内总线如如ISAISA、PCIPCI片片(间间)总线总线三总线形式三总线形式片内总线片内总线单总线形式单总线形式计算机系统的四层总线结构运算器运算器寄存器寄存器控控制制器器CPU存储存储芯片芯片I/O芯片芯片主板主板扩展扩展接口板接口板扩展扩展接口板接口板计算机系统计算机系统其其 他他 计算机计算机系系 统统其其 他他仪仪 器器系系 统统3838输入输出管理方式39392.3.2 并行处理技术并行处理技术指令级并行技术指令级并行技术ISP流水线流水线、超标量超标量、超长指令字超长指令字系统级并行技术系统级并行技术SLP多处理器多处理器(多机多机/多核多核)、多磁盘、多磁盘线程级并行技术线程级并行技术TLP同时同时多线程多线程SMT电路级并行技术电路级并行技术CLP组相联组相联cache、先行进位加法器、先行进位加法器 并行处理技术实现多个处理器或处理器模块的并并行处理技术实现多个处理器或处理器模块的并行性,其基本思想包括时间重叠行性,其基本思想包括时间重叠(time interleaving)、资源重复资源重复(resource replicaiton)和资源共享和资源共享(resource sharing)。40402.3.3 流水线技术流水线技术 可通过分可通过分割逻辑,割逻辑,插入缓冲插入缓冲寄存器寄存器(流水线(流水线Reg)来)来构建构建4141指令时空图顺序顺序执行执行4级流级流水线水线执行执行流水线满载流水线满载4242更细的流水线更细的流水线取指(取指(FI)指令译码(指令译码(DI)计算操作数地址(计算操作数地址(CO)取操作数(取操作数(FO)执行指令(执行指令(EI)写操作数(写操作数(WO)4343流水线CPU的特点优点:优点:通过指令级并行来提高性能。通过指令级并行来提高性能。缺点:缺点:1.增加了硬件成本。增加了硬件成本。2.流水寄存器会引入延迟和时钟偏移,这些额流水寄存器会引入延迟和时钟偏移,这些额外开销会使每条指令的执行时间有所增加,外开销会使每条指令的执行时间有所增加,同时限制了流水线的深度。同时限制了流水线的深度。3.流水线中各段的操作存在关联流水线中各段的操作存在关联(dependence)时可能会引起流水线中断,)时可能会引起流水线中断,从而影响流水线的性能和效率。从而影响流水线的性能和效率。4444流水线冲突流水线冲突理想流水线的性能:每个时钟周期完成一条指令理想流水线的性能:每个时钟周期完成一条指令实际流水机器中可能存在冒险实际流水机器中可能存在冒险(hazard)导致停顿:导致停顿:数据冲突(数据冲突(如后面的计算要用到前面的结果)如后面的计算要用到前面的结果)定向技术可将结果数据从其产生的地方直接传送到所有需要它定向技术可将结果数据从其产生的地方直接传送到所有需要它的功能部件的功能部件编译器可利用流水线调度(编译器可利用流水线调度(scheduling)技术来重新组织指令)技术来重新组织指令顺序顺序结构冲突(结构冲突(硬件资源不够)硬件资源不够)增加额外的同类型资源增加额外的同类型资源改变资源的设计使其能被同时使用改变资源的设计使其能被同时使用控制冲突(控制冲突(分支等跳转指令引起分支等跳转指令引起)可采用分支预测及预测执行技术最大限度地使处理器各部分保可采用分支预测及预测执行技术最大限度地使处理器各部分保持运行状态。持运行状态。多端口的寄存器堆多端口的寄存器堆哈佛结构存储器、超标量哈佛结构存储器、超标量4545流水线数据冲突及乱序执行注意这里其实需要注意这里其实需要两个独立执行部件两个独立执行部件4646流水线结构冲突及超标量流水线流水线结构冲突及超标量流水线?有有5个执行单元的超标量流水线个执行单元的超标量流水线有有2套硬件的套硬件的超标量流水超标量流水线线CPU 共用一个取指单元的共用一个取指单元的5段双流水线段双流水线47472.3.4 超标量CPU的体系结构超标量技术:可在一个时钟周期内对多条指令进行并超标量技术:可在一个时钟周期内对多条指令进行并行处理,使行处理,使CPI小于小于1;特点:处理器中有两个或两个以上的相同的功能部件;特点:处理器中有两个或两个以上的相同的功能部件;要求操作数之间必须没有相关性;要求操作数之间必须没有相关性;整数指令整数指令浮点指令浮点指令4848超标量处理机一般概念性结构instruction fetching多个流水线读取及转移预测逻辑多个流水线读取及转移预测逻辑instruction decoding并行译码器,预译码技术并行译码器,预译码技术instruction dispatching动态规划动态规划instruction execution多个流水线功能单元多个流水线功能单元instruction completion暂存结果数据暂存结果数据instruction retiring真正更新真正更新Reg和和Mem中的结果数据中的结果数据 超标量结构两条输入两条输入流水线流水线三条执行三条执行流水线流水线每个时钟周期可每个时钟周期可从存储器中获取从存储器中获取两条指令两条指令用于执行不需要访用于执行不需要访问存储器的指令问存储器的指令可处理所有需要或不需要访可处理所有需要或不需要访问存储器的指令问存储器的指令可用于进行乘、除类较复可用于进行乘、除类较复杂的算术运算杂的算术运算决定应使用哪一决定应使用哪一条执行流水线条执行流水线5050 和超标量处理机不同,和超标量处理机不同,超长指令字超长指令字VLIW(Very Long Instruction Word)依靠编译器在编译时找出指令之间潜在的依靠编译器在编译时找出指令之间潜在的并行性,并通过指令调度把可能出现的数据冲突减少到最小,并行性,并通过指令调度把可能出现的数据冲突减少到最小,最后把能并行执行的多条指令组装成一条很长的指令,然后由最后把能并行执行的多条指令组装成一条很长的指令,然后由处理机中多个相互独立的执行部件分别执行长指令中的一个操处理机中多个相互独立的执行部件分别执行长指令中的一个操作,即相当于同时执行多条指令。作,即相当于同时执行多条指令。VLIW处理机能否成功,很大程度上取决于代码压缩的效率,处理机能否成功,很大程度上取决于代码压缩的效率,其编译程序和体系结构的其编译程序和体系结构的关系非常密切,缺乏对传关系非常密切,缺乏对传统软件和硬件的兼容,因统软件和硬件的兼容,因而不大适用一般应用领域。而不大适用一般应用领域。VLIW处理机处理机51512.3.5 多机多机与多核结构与多核结构大规模并行处理机(大规模并行处理机(MPP)是是一种价格昂贵的超级计算机,它由许一种价格昂贵的超级计算机,它由许多多CPU通过高速专用互联网络连接。通过高速专用互联网络连接。机群(机群(cluster)由多台同构或异构的独立计算机通过高性能网络或局由多台同构或异构的独立计算机通过高性能网络或局域网连在一起协同完成特定的并行计算任务。域网连在一起协同完成特定的并行计算任务。刀片(刀片(blade)通常指包含一个或多个通常指包含一个或多个CPU、内存以及网络接口的服务、内存以及网络接口的服务器主板。通常一个刀片柜共享其它外部器主板。通常一个刀片柜共享其它外部I/O和电源,而辅助存储器则有距离刀和电源,而辅助存储器则有距离刀片柜较近的存储服务器提供。片柜较近的存储服务器提供。网格(网格(Network)是一组由高速网络连接的不同的计算机系统,可以是一组由高速网络连接的不同的计算机系统,可以相互合作也可独立工作。网格计算机将接受中央服务器分配的任务,然后在相互合作也可独立工作。网格计算机将接受中央服务器分配的任务,然后在不忙的时候(如晚上或周末)执行这些任务。不忙的时候(如晚上或周末)执行这些任务。5252多核处理器5353多线程技术单片多处理器单片多处理器(Chip MulitProcessor,CMP)问题问题:晶体管数量、芯片面积及芯片发热量晶体管数量、芯片面积及芯片发热量多线程处理器多线程处理器(Multithreaded Processor)细粒度多线程细粒度多线程(Fine-Grail Multithreading)在每个指令在每个指令中切换线程中切换线程,处理器必须能在每个时钟周期切换线程。处理器必须能在每个时钟周期切换线程。其其优点是可以隐藏停顿引起的吞吐量损失优点是可以隐藏停顿引起的吞吐量损失;缺点是单缺点是单个线程处理速度变慢了。个线程处理速度变慢了。粗粒度多线程粗粒度多线程(Coarse-Grail Multithreading)仅当遇仅当遇到开销大的阻塞时才切换线程到开销大的阻塞时才切换线程其其缺陷在于流水线启动缺陷在于流水线启动开销引起吞吐量损失,特别是对于短的阻塞开销引起吞吐量损失,特别是对于短的阻塞54542.4 计算机体系结构的分类 Flynn分类分类:根据:根据指令流和数据流的多少进行分类指令流和数据流的多少进行分类单指令单数据单指令单数据SISD单指令多数据单指令多数据SIMD多指令单数据多指令单数据MISD多指令多数据多指令多数据MIMDCU控制部件控制部件PU处理部件处理部件MM存储单元存储单元CS为控制流为控制流DS为数据流为数据流IS为指令流为指令流传统的顺序处理机、传统的顺序处理机、标量流水线处理机、标量流水线处理机、超标量流水线处理机超标量流水线处理机阵列处理机阵列处理机、向量处理机向量处理机无实际机型对应无实际机型对应多处理机系统多处理机系统55552.5 计算机系统的性能测定计算机系统的性能由硬件性能和程序特性决定,通常可计算机系统的性能由硬件性能和程序特性决定,通常可利用标准测试程序来测定性能。利用标准测试程序来测定性能。用用MIPS(Million Instructions Per Second,每秒百万条指令每秒百万条指令)或或MFLOPS(每秒百万次浮点操作每秒百万次浮点操作)的数值来衡量计算机系统的的数值来衡量计算机系统的硬件速度。硬件速度。用用 CPU执行时间执行时间T来量化硬软件结合系统的有效速度来量化硬软件结合系统的有效速度。MIPS=f(MHz)/CPI T(s)=(IC CPI)/f(Hz)f(时钟频率):(时钟频率):CPU的基本工作频率的基本工作频率 IC(指令数目):运行程序的指令总数(指令数目):运行程序的指令总数 CPI(Cycles Per Instruction):指令执行的平均周期数,可):指令执行的平均周期数,可从运行大量测试程序或实际程序产生的统计数据中计算出来从运行大量测试程序或实际程序产生的统计数据中计算出来 CPI数越小数越小CPU速度越快速度越快5656
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!