智力竞赛抢答器设计

上传人:痛*** 文档编号:84697779 上传时间:2022-05-04 格式:DOC 页数:18 大小:607.50KB
返回 下载 相关 举报
智力竞赛抢答器设计_第1页
第1页 / 共18页
智力竞赛抢答器设计_第2页
第2页 / 共18页
智力竞赛抢答器设计_第3页
第3页 / 共18页
点击查看更多>>
资源描述
word项目任务书题目: 智力竞赛抢答装置的设计与调试系 部 电子信息工程学院学科门类 工 学 专 业 光电信息工程 2014年12月15日15 / 18智力竞赛抢答装置的设计与调试 摘要随着科学技术的不断开展,促使人们学科学、学技术、学知识的手段多种多样。抢答器作为一种工具,已广泛应用于各种智力和知识竞赛场合。但抢答器的使用频率较低,且有的要么制作复杂,要么可靠性低,减少兴致。做为一个单位假如专购一台抢答器虽然在经济上可以承受,但每年使用的次数极少,往往因长期存放使电子器件的抢答器损坏,再购置的麻烦和与时性就会影响活动的开展,因此设计了本抢答器。数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两局部组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。关键词:抢答电路 定时电路 报警电路 时序控制 目 录一引言.1 课题来源与意义.21.2 研究现状与趋势.3二系统设计.4 概述.5阐述抢答器的系统原理,包括综述,组成框图与各局部介绍 方案比拟.6总结各个方案的优缺点,比拟几种方案2.3 方案确定.7通过上节内容中的几种方案的比拟,得出最优方案,并详细介绍三电路设计与调试.8包括单元电路设计,参数计算,元器件选型,最终得出总电路图,并阐述调试方法与过程四总结与展望.9总结你的设计方案的优缺点,并提出改良方案 总结.10 展望.11参考文献.12附录.13附系统总体电路图,用正规软件绘制一 引言 课题来源与意义通过这次课程设计,了解简单多功能数字电路抢答器的组成原理,初步掌握数字电路抢答器的调整与测试方法,提高思考能力和实践能力。同时通过本课题设计,巩固已学的理论知识,建立逻辑数字电路的理论和实践的结合,了解多功能抢答器各单元电路之间的关系与相互影响,从而能正确设计、计算定时计数的各个单元电路。初步掌握多功能抢答器的调整与测试方法。本论文通过参考大量文献对抢答器的工作原理做了系统介绍,通过详细的调查和权威技术资料与相关情报的收集,为学校等单位举行的简单的抢答活动提供了简单设计思路,对于企业了解抢答器产品生产技术与其开展状况十分有益。研究现状与趋势随着我国经济和文化事业的开展,在很多公开竞争场合要求有公正的竞争裁决,因此出现了抢答器。抢答器又称为第一信号鉴别器,其主要应用于各种知识竞赛、文艺活动等场合。抢答器一般是由很多电路组成的,线路复杂,可靠性不高,功能也比拟简单,特别是当抢答路数很多时,实现起来就更为困难,而且市面上出售的抢答器不仅价格昂贵,在中小城市也极难买到,这无疑给有意举办智力竞赛的单位带来了很大的不便。目前,传统普通抢答器主要存在以下缺陷:1、在一次抢答过程中,当出现超前违规抢答时,只能处理违规抢答信号,而对没有违规的有效抢答信号不能进展处理,因而使该次抢答过程变为无效。2、当有多个违规抢答时,普通抢答器或采用优先编码电路选择其中一个,或利用抢答电路电子元件的“竞争选择其中一个。对于后者由于抢答电路制作完毕后电子元件被固定。各路抢答信号的“竞争能力也被固定,因而本质上也有优先权。普通抢答器存在不公平性。3、当有多个违规抢答时,普通抢答器只能“抓住其中一个而出现“漏洞。随着科技的开展,现在的抢答器有着数字化,智能化的方向开展,这就必然提高了抢答器的本钱。鉴于现在小规模的知识竞赛越来越多,操作简单,经济实用的小型抢答器必将大有市场。因此,我选择简易逻辑数字抢答器这一课题。二 系统设计概述2.1.1 根本要求:1.抢答器可以实现根本抢答;可同时供8名选手或8个代表队参加比赛,他们的编号分别是0、1、2、3、4、5、6、7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是S0、S1、S2、S3、S4、S5、S6、S7。2给节目主持人设置一个控制开关,用来控制系统的清零编号显示数码管灭灯和抢答的开始。3抢答器具有数据锁存和显示的功能。抢答开始后,假如有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。2.1.2 功能简述:根据对功能要求的简要分析,将定时抢答器电路分为主题电路和扩展电路两局部。主体电路完成根本的抢答功能,即开始抢答后,当选手按动抢答器按钮时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完成定时抢答与报警功能。比赛开始时,接通电源,节目主持人将开关置于“清零位置,抢答器处于禁止工作状态,编号显示器灭灯,定时显示器上显示设定时间。当节目主持人宣布“抢答开始,同时将控制开关拨到“开始位置,抢答器处于工作状态,定时器开始倒计时。假如定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时后抢答。假如选手在定时时间内按动抢答按钮时,抢答器要完成以下四项工作:1优先编码器电路立即分辨出抢答者的编号,并由锁存器进展锁存,然后由译码显示电路显示编号; 2扬声器发出短暂声响,提醒节目主持人注意; 3控制电路要对输入编码电路进展封锁,防止其他选手再次进展抢答;4控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。当选手将问题回答完毕时,主持人操作控制开关,使系统回复到禁止工作状态,以便进展下一轮抢答。 方案比拟针对题目设计要求,经过分析与思考,拟定以下二种方案:方案一:该方案是将抢答按钮先直接与锁存器而不是优先编码器相连,将最先抢答的选手的编号锁定,再依次经过优先编码器、译码器和七段显示器,最后显示的是抢答选手的编号,经过优先编码器后的信号到单稳态触发器,单稳态触发器又与报警电路直接连接,所以显示编号的同时可以发出报警信号。另外由主持人控制开关和其他局部电路通过门电路实现对抢答电路、定时电路和报警局部电路的控制。主体框图如下:图1 八路智力抢答器方案一设计框图方案二:主持人按动开始抢答的开关后,最先抢答的选手的电平信号先经过优先编码器,再依次经过数据锁存器,此时已经限制了其他选手的抢答,信号再经过译码器和七段数码显示器,将最先抢答的该选手的编号显示出来,并同时产生报警信号,到此完成的是抢答功能;如果没有人抢答, 30秒减计数器减到00时也会发出报警信号,此是完成计时功能。主体框图如下:图2 八路智力抢答器方案二设计框图2.3 方案确定相比之下,第二种方案更好些。它的优点表现在以下几个方面:这种方案原理比拟简单。主持人对整体电路的控制只需几个门电路就可完成,不必用特别的芯片来组成控制电路;更容易实现报警提示功能,在有选手抢答后或者计时开始和完毕时。既减少了布线使整个电路更直观简单,又降低了产生错误的可能性。三 电路设计与调试1.设计所使用的元件:元器件:74LS48三片,72LS192两片,74LS279、74LS148、74LS00、74LS11、555各一片,数码管三个,发光二极管一个,开关、电阻、电容假如干,导线假如干2.各个单元电路1抢答电路设计抢答电路的功能有两个:一是能分辨出选手按按钮的先后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按钮操作无效。因此,选用优先编码器74LS148和RS锁存器74LS279以与译码显示电路完成上述功能。抢答器电路工作原理:SW1-8为八位选手的抢答开关,SW9单刀双掷开关设为主持人控制开关。当主持人控制开关置于清零状态时,RS触发器的R端为低电平,输出端全部为低电平。于是74LS48的BI为高,显示器灭灯;74LS148的选通输入端ST为高电平,74LS148处于工作状态,此时锁存电路不工作。当SW9置于开始状态,优先编码电路和锁存电路同时处于工作状态。74LS279的1R、1S均为高电平,由真值表可知,输出1Q为低电平,从而使74LS148输入使能端为低电平有效,即抢答器处于等待工作状态。假如有选手假设为3号选手按动抢答开关即闭合SW4,此时优先编码器74LS148输入端I3接低电平有效,如此输出A2A1A0为100,A2A1A0分别接至4S、3S、2S,根据RS锁存器真值表,2Q3Q4Q输出分别为110,从而74LS48的输入端DCBA为0011,经74LS48译码,显示器上显示“3。与此同时,当74LS148输入端有一个为低电平时,GS为低电平有效,即标志译码器处于工作状态,从而使1S为0,此时1Q输出为高电平,致使EI为高电平,74LS148处于禁止工作状态,其他选手抢答按钮的输入信号不会被承受。这就保证了抢答者优先性以与抢答电路的准确性。抢答完毕后,主持人开关置于清零状态,数码管变灰,一切恢复初始状态,以便进入下一轮抢答环节。2定时电路设计设计要求抢答器具有定时功能,且节目主持人根据抢答题的难易程度,可设定一次抢答的时间设为30s。设计中选用十进制同步加/减计数器74LS192进展设计,74LS192是具有置数和清零功能, 其引脚图和逻辑图如图10所示。图10 74LS192引脚图和逻辑图P0、P1、P2、P3置数并行数据输入;Q0、Q1、Q2、Q3计数数据输出;CR清零端;LD置数端;CPu 加法计数CP输入;CPd 减法计数CP输入;CO进位输出端;BO借位输出端。 表5 74LS192真值表根据设计要求,需要两片74LS192构成100进制减计数器。由功能真值表可知,只需将个位74LS192的借位输出端BO与十位74LS192的CPd即可实现100进制减计数。值得注意的是,要使其实现减计数,CPu端口必须接高电平。计数器的时钟脉冲由秒脉冲电路提供。秒脉冲电路由555构成的多谐振荡器构成,如图11所示。多谐振荡器无需外加输入信号就能在接通电源自行产生矩形波输出。图11 多谐振荡器因为周期为一秒,所以频率是1赫兹。图中电容的充放电时间分别是:t1=RBCln2C t2=(RA+RB)Cln20.7(RA+RB)C 所以555的3端输出的频率为: f=1/(t1+t2)1.43/(2RA+RB)C 我们采用的电阻和电容值分别是:RA=15K,R2=68K,C1=10uf,满足上式,即得到的是秒脉冲。由以上集成芯片设计的定时电路如图12所示。图12 定时电路工作原理:首先主持人根据题的难易程度改变74LS192的输入端D3D2D1D0的电平来确定抢答时间假定为30秒,555构成秒脉冲产生电路为计时电路提供脉冲。抢答开始前主持人闭合开关,74LS192的置数端PL为低电平有效,处于置数状态,数码管显示定时时间。抢答开始,主持人打开开关,计数器处于计数状态,555产生的秒脉冲与十位74LS192借位输出端其初始状态为高电平相与。计数器递减计数至00,十位74LS192借位输出端为低电平,计数器停止工作,产生报警。计时期间有人抢答,减计数器停止计时,显示器上显示此刻时间。3报警电路设计由555定时器和三极管构成的报警电路如图13所示。图中555定时器用来构成多谐振荡器,其震荡频率和秒脉冲产生电路中频率的计算方法一样。3端的输出信号经过三级管驱动扬声器,发出报警信号。当4端的输入信号是高电平时,振荡器工作,有报警信号,4端输入低电平时,振荡器不工作,没有报警信号。也就是说需要报警时只需控制输入端即可。电路图如下:图13报警电路4 时序控制电路时序控制电路是抢答器设计的关键,需要完成以下三项功能:“开始位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。b.当竞赛选手按动抢答键时,扬声器发声,同时抢答电路和定时电路停止工作。c.当设定的抢答时间到,无人抢答时扬声器发声,同时抢答电路和定时电路停止工作。本设计中采用门电路对控制开关、抢答电路、定时电路、报警电路进展连接,以实现上述三项功能要求如图14所示。图14 时序控制电路其中,两输入与非门采用74LS00,引脚图如图15所示。三输入与门采用74LS11,引脚图如图16所示。电路中利用与非门两输入端相连实现非门的逻辑功能。图15 74LS00引脚图图16 74LS11引脚图工作原理:门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输入使能端。主持人控制开关从“清零位置拨到“开始位置时,74LS279的输出1Q=0,经G3反相,A=1,如此从555输出端来的时钟信号CP能够加到74LS192的CPd始终输入端,定时电路进展递减计时。同时,在定时时间未到时,74LS192的借位输出端BO2为低电平,门G2的输出ST为高电平,使74LS148处于正常工作状态,从而实现功能a的要求。当选手在定时时间内按动抢答按钮时,1Q=1,经G3反相,A=0,封锁CP信号,定时器处于保持工作状态;同时,门G2的输出ST为低74LS148处于禁止工作状态,从而实现功能b的要求。当定时时间到时,来自74LS192的BO2为高,ST为高,74LS148处于禁止工作状态,禁止选手进展抢答。同时,门G1处于关门状态,封锁CP信号,使定时电路保持00状态不变,从而实现功能c的要求。5总体电路图图17 总电路图下面介绍八路智力竞赛抢答器的使用原理。首先是各个选手分别对应的按钮编号是S0、S1、S2、S3、S4、S5、S6、S7,抢答后显示器上显示的分别是0、1、2、3、4、5、6、7。 然后是主持人对整个电路系统清零,将开关置于“清零的位置,输出低电平,分为两路:一路与锁存器的1R2R3R4R端相连,使输出端1Q2Q3Q4Q为低电平,1Q所输出的低电平经与门反应给74LS148的EI端子,编码器不工作,因此抢答局部显示器灭灯无显示,实现了清零;另一路低电平输出到计数器74LS192的LD端,而CR端也是低电平,所以使得对应显示器输出预置的数据。接下来主持人根据题目的难易程度设置抢答时间,此设定可以通过调节输入两片74LS192的四个输入端D、C、B、A的上下电平来进展例如要设定时间为30秒,就将十位的74192的D、C、B、A分别置位为0、0、1、1,而将各位的74LS192的D、C、B、A都置于0。当主持人宣读完题目说“开始并将开关置于“开始位置后,输出为高电平,此高电平有两路方向:一路输出到74LS192的LD端,使其处于高电平而开始减计数;还有一路输出到锁存器的R端。当任意一个选手抢答时,例如3号抢答时,74LS148三号端子输入低电平有效,此时GS为低电平有效,表征编码器在正常工作。编码输出A2A1A0为100,与其对应的4S3S2S为100,经74LS279锁存,4Q3Q2Q输出为011,经译码显示编号为3。与此同时,1Q所输出的高电平反应回编码器的是能输入端,使其停止工作。此时,其他选手假如再按动按钮也无对应输出,这就保证了抢答者优先性以与抢答电路的准确性。另一路,74LS148的GS端输出电平由高变低,与秒脉冲发生器产生的秒脉冲相与后输出为0,使得无脉冲抵达计数器74LS192的Down端。计数器停止工作,保持原来显示不变,即实现了暂停减计数使其记录抢答时间的功能。假如没有选手按动按钮,如此74LS279输出全为高电平,74LS148也输出高电平,1Q端输出低电平至74LS48的灭灯输入RI/RBO端,使得信号经74LS48到显示器上时无显示;假如到定时局部计数器倒计时到00还无选手按动按钮的话,十位74LS192的借位输出端输出高电平反应回个位Down端,停止计数。综上所述,所设计的电路根本可以实现要求中的功能。四 总结与展望总结通过本次课程设计,不仅有效巩固了本学期所学数电的相关知识,加强了对重要知识点的记忆和理解,还学会如何运用Protues仿真进展仿真,受益匪浅,现总结如下。抢答器的设计在本学期数电实验中操练过,因此对其并不陌生。但它的功能要求相对于数电实验中的抢答器要更深一步,不仅添加了定时电路、报警电路,其时序控制电路也要比原先复杂。对于单元电路的设计,均较顺利的完成。而本设计的难点在于时序控制电路的设计,如何在第一位抢答者抢答题目后让编码器停止工作;如何使计时电路在抢答后停止倒计时;如何让定时电路和抢答电路同时清零。设计过程中,根据以往抢答器设计思路,与查阅相关资料,可运用74LS279的输出1Q完成上述控制任务。从这一点,折射出自己在平时的学习中较死板,缺乏变通思考的能力。在电路仿真的过程中,由于Protues操作相对较简单,因此在仿真过程中较为顺利。只有在总电路图的仿真时,由于粗心大意,误将两个与非门连接成的非门输入输出接反,导致未出现相应仿真结果,经认真排查电路,发现问题所在,更正,最终完成仿真任务,从而验证了电路图的正确性。 展望通过本次实践操作,也让我深刻明白:只有将课本上的理论知识,结合实践不断练习,不断总结提炼,反复思考实践中的经验教训,才能够真正消化为自己的知识。参考文献1电子线路设计实验测试 第三版,谢自美 主编,华中科技大学2新型集成电路的应用电子技术根底课程设计梁宗善 主编,华中科技大学3电子技术根底课程设计,孙梅生等编著,高等教育4康华光 编.电子技术根底 数字局部. 高等教育,第五版5李士雄,丁康源编.数字集成电子技术教程. 高等教育,20036曹汉房,陈耀奎编.数字技术教程. 电子工业,1995附 录整体电路图
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!