资源描述
A.写直达C.按写分配法依据 原理。A.存储器周期性 D.容量失效性A.在微指令计数器中C.在程序计数器中指令的特点是 OA.微指令格式垂直表示D.多层次表示B.控制信号经过编码C.采用微操作码2021级计算机原理期末考试试题(B类B卷)武汉大学计算机学院2021-2021学年第一学期2021级计算机组成原理期末考试试题B类B卷(闭卷)学号 班级 姓名 成绩单项选择题(每小题2分,共20分)1、机器运算发生溢出的根本原因是 ,A.数据的位数有限B.运算中将符号位的进位丢弃C.运算中将符号位的借位丢弃D.数据运算中的错误2、在Cache更新时,把数据同时写入Cache和主存的策略是 B.写回法D.不按写分配法3、层次化存储器结构的设计是B.存储器强制性C.访存局部性4、在虚拟存储器中为了提高主存的命中率,可以采取的措施是。A.增大主存容量B.增大辅存容量C.增大Cache容量D.将LRU算法改为FIFO算法5、以下错误的叙述是。A. RAID0采用镜像盘B. RAID1采用磁盘镜像C. RAID2采用海明码校验D. RAID3采用奇偶校验6、在采用增量方式的微指令中,下一条微指令的地址B.在微指令寄存器中D.在本条微指令的顺序控制字段中7、垂直型微8、组合逻辑控制器中,微操作信号的形成主要与 信号有关。A.指令操作码B.指令译码信号和时钟C.指令地址码D.状态信号与条件9、通道处理器不具备 功能。A.中断B. DMA C.程序控制D.数据运算10、硬盘的输入输出适合采用 方式。A.程序查询B.程序中断C. DMA D. I0P二、运算方法与运算器分析题(共20分)一种(7, 4)海明码的定义为:由4个信息位xl,x2,x3,x4按以下模2加法运算方式 构成3个校验位cl,c2,c3:-1 -Cl?xl?x2?x3c2?x2?x3?x4?x4c3?xl?x2 (mod2) (mod2) (mod2)将这些信息位和校验位构 成码字w,即w?xl, x2, x3, x4, cl, c2, c3?wl, w2, w3, w4, w5, w6, w7?1、(10分)计算相应的(7, 4)海明码的全部码字。2、(10分)用组合逻辑设计 一个海明码的编码器和译码器。三、指令系统与控制器设计题(共20分)某一单流水线处理机,包含取指、译码、执行3个功能段。取指、译码各需1T:在执 行段,MOV操作需2T, ADD操作需3T, MUL操作需4T:各操作在1T内取数,在最后1T写 结果。执行下面程序后按要求分析指令流水线的功能。k: MOV RI, RO : RI (RO) k+1: MUL RO, R2, RI ; R0 (RD*(R0) k+2: ADD R0, R2, RI : R0 (R2) + (R3)1、(5分)设计并画出流水线功能段的结构图。2、(10分)考虑指令数据相关性, 设计并画出指令执行过程流水线的时空图。3、(5分)为了加快速度,可以采取那些改 进措施。四、存储系统与存储结构分析题(共20分)某计算机的主存一Cache存储器层次采用组相联映射方式,字块大小为64字。Cache 存储器容量为32字块,按4字块分组,主存储器容量为1024字块。问:主存地址共需多少位?主存地址字段如何划分,各需多少位?假设Cache存储器 起始时为空,CPU从主存单元0, 1, 2,,3071依次读出3072个字,采用LRU(近来最 少使用)替换算法,求命中率。五、输入输出系统设计题(共20分)在一个8级中断系统中,硬件中断响应从高到底优先顺序是:12345678,设置中断屏蔽寄存器后,中断响应的优先顺序变为1 3572468。1、屏蔽码应如何设置?2、如果CPU在执行一个应用程序时有5、6、7、8级4个中断同时到达,CPU在按优 先顺序处理到第3个中断请求的过程中乂有一个3中断请求到达CPU,试画出CPU响应这 些中断的顺序示意图。感谢您的阅读,祝您生活愉快。
展开阅读全文