集成电路设计概述最新课件

上传人:磨石 文档编号:243001476 上传时间:2024-09-13 格式:PPT 页数:49 大小:2.91MB
返回 下载 相关 举报
集成电路设计概述最新课件_第1页
第1页 / 共49页
集成电路设计概述最新课件_第2页
第2页 / 共49页
集成电路设计概述最新课件_第3页
第3页 / 共49页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,集成电路设计基础,第一章 集成电路设计概述,华南理工大学 电子与信息学院,广州集成电路设计中心,殷瑞祥 教授,第一章 集成电路设计概述,1.1,集成电路(,IC,)的发展,集成电路(,IC,)的发展,ICIntegrated Circuit,;,集成电路是电路的单芯片实现;,集成电路是微电子技术的核心;,1.1,集成电路(,IC,)的发展,单片半导体材料,元件,连线,I/O,工艺加工,应用电路系统,晶体管的发明,1946,年,1,月,,Bell,实验室正式成立半导体研究小组:,W. Schokley,,,J. Bardeen,、,W. H. Brattain,Bardeen,提出了表面态理论,,Schokley,给出了实现放大器的基本设想,,Brattain,设计了实验;,1947,年,12,月,23,日,第一次观测到了具有放大作用的晶体管;,1947,年,12,月,23,日第一个点接触式,NPN Ge,晶体管发明者:,W. Schokley J. Bardeen W. Brattain,获得,1956,年,Nobel,物理奖,1.1,集成电路(,IC,)的发展,获得,1956,年,Nobel,物理奖,集成电路的发明,1952,年,5,月,英国科学家,G. W. A. Dummer,第一次提出了集成电路的设想。,1958,年以德克萨斯仪器公司(,TI,)的科学家基尔比,(Clair Kilby),为首的研究小组研制出了世界上第一块集成电路,并于,1959,年公布了该结果。锗衬底上形成台面双极晶体管和电阻,总共,12,个器件,用超声焊接引线将器件连起来。,获得,2000,年,Nobel,物理奖,1.1,集成电路(,IC,)的发展,获得,2000,年,Nobel,物理奖,集成电路的发明,平面工艺的发明,1959,年,7,月, 美国,Fairchild,公司的,Noyce,发明第一块单片集成电路:,利用二氧化硅膜制成平面晶体管,,用淀积在二氧化硅膜上和二氧化硅膜密接在一起的导电膜作为元器件间的电连接,(,布线,),。,这是单片集成电路的雏形,是与现在的硅集成电路直接有关的发明。将平面技术、照相腐蚀和布线技术组合起来,获得大量生产集成电路的可能性。,1.1,集成电路(,IC,)的发展,第一块单片集成电路,集成电路发展史上的几个里程碑,1962,年,Wanlass,、,C. T. Sah,CMOS,技术,现在集成电路产业中占,95%,以上,1967,年,Kahng,、,S. Sze ,非挥发存储器,1968,年,Dennard,单晶体管,DRAM,1971,年,Intel,公司生产出第一个,微处理器芯片,4004,计算机的心脏,目前全世界微机总量约,6,亿台,在美国每年由计算机完成的工作量超过,4000,亿人年工作量。美国欧特泰克公司认为:微处理器、宽带连接和智能软件将是,21,世纪改变人类社会和经济的三大技术创新。,1.1,集成电路(,IC,)的发展,集成电路的发展水平的标志,IC,加工工艺的特征尺寸,(MOS,晶体管的最小栅长、最小金属线宽,),集成度,(元件,/,芯片),生产,IC,所用的硅片的直径,(,6,、,8,、,12,英寸),芯片的速度,(,时钟频率,),1.1,集成电路(,IC,)的发展,集成电路的发展,小规模集成(,SSI,)中规模集成(,MSI,)大规模集成(,LSI,)超大规模集成电路,(VLSI),特大规模集成电路,(ULSI),GSI SoC,。,1.1,集成电路(,IC,)的发展,集成电路的发展,1990,年代以后,工艺从亚微米,(0.5,到,1,微米,),深亚微米,(,小于,0.5,m,),超深亚微米,(,小于,0.25,m,,目前已经到了,0.06,m,),发展。其主要特点:,特征尺寸越来越小(最小的,MOS,管栅长或者连线宽度),芯片尺寸越来越大(,die size,),单片上的晶体管数越来越多,时钟速度越来越快,电源电压越来越低,布线层数越来越多,I/O,引线越来越多,1.1,集成电路(,IC,)的发展,集成电路发展规划(,1997,),年份,1997,1999,2001,2003,2006,2009,2012,最小线宽,(,mm,),0.25,0.18,0.15,0.13,0.10,0.07,0.01,DRAM,容量,256M,1G,1G4G,4G,16G,64G,256G,晶体管数量,(M),11,21,40,76,200,520,1400,芯片尺寸,(mm,2,),300,340,385,430,520,620,750,时钟频率,(MHz),750,1200,1400,1600,2000,2500,3000,金属层数,6,6,7,7,7,7,8,8,9,9,最低供电电压,(V),1.8-2.5,1.5-1.8,1.2-1.5,1.2-1.5,0.9-1.2,0.6-0.9,0.5-0.6,最大硅片直径,(mm),200,8,吋,300,12,吋,300,12,吋,300,12,吋,300,12,吋,450,18,吋,450,18,吋,1.1,集成电路(,IC,)的发展,集成电路工艺特征尺寸,1.1,集成电路(,IC,)的发展,单个芯片上的晶体管数,1.1,集成电路(,IC,)的发展,集成电路芯片面积,1.1,集成电路(,IC,)的发展,集成电路的电源电压,1.1,集成电路(,IC,)的发展,集成电路的时钟频率,1.1,集成电路(,IC,)的发展,摩尔定律(,Moores Law,),Min. transistor feature size decreases by 0.7X every three yearsTrue for at least 30 years! (Intel,公司前董事长,Gordon Moore,首次于,1965,提出,),后人对摩尔定律加以扩展:,集成电路的发展每三年,工艺升级一代;,集成度翻二番;,特征线宽约缩小,30,左右;,逻辑电路(以,CPU,为代表)的工作频率提高约,30,。,1.1,集成电路(,IC,)的发展,Intel,公司,CPU,发展,1.1,集成电路(,IC,)的发展,Intel,公司,CPU,发展,Year of introductionTransistors,4004,19712,250,8008,19722,500,8080,19745,000,8086,197829,000,286,1982120,000,386,1985275,000,486DX,19891,180,000,Pentium,19933,100,000,Pentium II,19977,500,000,Pentium III,199924,000,000,Pentium 4,200042,000,000,单片集成电路晶体管数,1.1,集成电路(,IC,)的发展,特征尺寸,1.1,集成电路(,IC,)的发展,艾滋病毒,红血球细胞,变形虫,人类头发丝,巴克球,电源电压,1.1,集成电路(,IC,)的发展,平均每个晶体管价格,1.1,集成电路(,IC,)的发展,摩尔定律还能维持多久?,经过,30,多年,集成电路产业的发展证实了摩尔定律的正确性,但是摩尔定律还能有多长时间的生命力?,集成电路的特征尺寸:,130nm90nm60nm,45nm30nm?,量子效应,集成电路光刻费用急剧增加,1.1,集成电路(,IC,)的发展,数十万甚至上百万美元!,第一章,集成电路设计概述,1.2,当前国际集成电路技术发展趋势,1.2,当前国际集成电路技术发展趋势,#1,关心工艺线,12,英寸,(300mm) 0.09,微米是目前量产最先进的,CMOS,工艺线,1.2,当前国际集成电路技术发展趋势,1.2,当前国际集成电路技术发展趋势,#2,特征尺寸:微米,亚微米,深亚微米,目前的主流工艺是,0.35,、,0.25,和,0.18,m,,,0.15,和,0.13,m,已开始走向规模化生产;,电路规模:,SSI,SOC,;,晶圆的尺寸增加,当前的主流晶圆的尺寸为,8,英寸,正在向,12,英寸晶圆迈进;,集成电路的规模不断提高,最先进的,CPU(P-IV),已超过,4000,万晶体管, DRAM,已达,Gb,规模;,1.2,当前国际集成电路技术发展趋势,1.2,当前国际集成电路技术发展趋势,#3,集成电路的速度不断提高,人们已经用,0.13,m CMOS,工艺做出了主时钟达,2GHz,的,CPU,;,10Gbit/s,的高速电路和,6GHz,的射频电路;,集成电路复杂度不断增加,系统芯片或称芯片系统,SoC(System-on-Chip),成为开发目标;,设计能力落后于工艺制造能力;,电路设计、工艺制造、封装的分立运行为发展无生产线,(Fabless),和无芯片,(Chipless),集成电路设计提供了条件,为微电子领域发展知识经济提供了条件,.,1.2,当前国际集成电路技术发展趋势,第一章 集成电路设计概述,1.3,无生产线集成电路设计技术,Fabless IC Design Technique,IDM,与,Fabless,集成电路实现,集成电路发展的前三十年中,设计、制造和封装都是集中在半导体生产厂家内进行的,称之为一体化制造,(IDM,,,Integrated Device Manufacture),的集成电路实现模式。,近十年以来,电路设计、工艺制造和封装开始分立运行,这为发展无生产线(,Fabless,)集成电路设计提供了条件,为微电子领域发展知识经济提供了条件。,1.3,无生产线集成电路设计技术,Fabless and Foundry: Definition,What is,Fabless,?,IC Design based on foundries, i.e.,IC Design unit without any process owned by itself.,What is,Foundry,?,IC manufactory purely supporting fabless IC designers, i.e.,IC manufactory without any IC design entity of itself.,1.3,无生产线集成电路设计技术,Layout,Chip,Design,kits,Internet,Foundry,Fabless,设计单位,代工单位,Relation of F&F(,无生产线与代工的关系,),1.3,无生产线集成电路设计技术,无生产线,IC,设计,-,虚拟制造,-,代工制造,Foundry,I,Foundry,II,FICD: fabless IC designer,VICM: virtual IC manufacture(,虚拟制造,),( MOSIS, CMP, VDEC, CIC ICC),FICD 1,FICD 2,FICD 3,FICD 4,FICD n,VICM,VICM,Relation of FICD&VICM&Foundry,1.3,无生产线集成电路设计技术,Relation of FICD&VICM&Foundry,Design,kits,Fabless IC Design + Foundry IC Manufacture,Fabless,Foundry,VICM,1.3,无生产线集成电路设计技术,第一章 集成电路设计概述,1.4,代工工艺,国内主要,Foundry(,代客户加工,),厂家,1.4,代工工艺,国内新建,Foundry(,代客户加工,),厂家,上海中芯国际:,8,”,0.25,m, 2001.10,宏 力:,8,”,0.25,m, 2002.10,华虹,-II,:,8,”,0.25,m,筹建,台积电,TSMC,在松江建厂,北京首钢,NEC,筹建,8,”,0.25,m,天津,Motolora,8,”,0.25,m,联华,UMC,在苏州建厂,1.4,代工工艺,境外可用,Foundry,工艺厂家,Peregrine,(SOI/SOS),Vitesse,(GaAs/InP),IBM/Jazz,(SiGe),OMMIC(GaAs),Win(,稳懋,),(GaAs),Agilent,(CMOS),AMS,(CMOS/BiCMOS),UMC(,联华,),(CMOS/BiCMOS),Orbit,STM,(CMOS/BiCMOS),Dongbu,(,东部,),Chartered(,特许,),(CMOS/BiCMOS),TSMC(,台积电,),(CMOS/BiCMOS),美国,欧洲,韩国,新加坡,台湾,1.4,代工工艺,第一章 集成电路设计概述,1.5,芯片工程与多项目晶圆计划,1.5,芯片工程与多项目晶圆计划,Many ICs for different projects are laid on one macro-IC and fabricated on wafers,The costs of masks and fabrication is divided by all users. Thus, the cost paid by a single project is low enough especially for R&D,The risk of the ICs R&D becomes low,Single ICMacro-IC MPW,(layout) (layout/masks)(wafer,macro-chip,single chip),1.5,芯片工程与多项目晶圆计划,Chip1,Chip1,Chip6,Chip2,Chip5,Chip4,Chip3,$30 000,$30 000,50,万元,单独获得,CIDC,支持多套,Panda20005,万元,高校联合参加“中国芯片”工程多套完整的国内外,EDA,工具,10,万元,(?),最低可能的一套可设计,IC,软件,: 2000,元,(!)(DSCH+Microwind),1.5,芯片工程与多项目晶圆计划,集成电路设计技术的内容,国内外可用生产线资源(工艺、价格、服务)的研究和开发,可用生产线工艺文件(,Tech-files,)的建立,元件库(,Cell-libraries,)的开发,具有知识产权的单元电路、系统内核(,IP-cores,)功能模块的开发和利用,系统芯片(,SoC,)设计,多项目晶圆的开发与工艺实现,芯片测试系统和方法的研究,1.5,芯片工程与多项目晶圆计划,第一章 集成电路设计概述,1.6,集成电路设计需要的知识范围,1.6,集成电路设计需要的知识范围,系统知识计算机,/,通信,/,信息,/,控制学科,电路知识更多的知识、技术和经验,工具知识任务和内容相应的软件工具,工艺知识元器件的特性和模型,/,工艺原理和过程,1.6,集成电路设计需要的知识范围,本章练习题,按规模划分,集成电路的发展已经经历了哪几代?它的发展遵循了一条业界著名的定律,请说出是什么定律?,什么是无生产线集成电路设计?列出无生产线集成电路设计的特点和环境。,多项目晶圆(,MPW,)技术的特点是什么?对发展集成电路设计有什么意义?,集成电路设计需要哪,4,个方面的知识?,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 方案规范


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!