数电基础期末考试题.doc

上传人:wux****ua 文档编号:9030837 上传时间:2020-04-02 格式:DOC 页数:5 大小:493KB
返回 下载 相关 举报
数电基础期末考试题.doc_第1页
第1页 / 共5页
数电基础期末考试题.doc_第2页
第2页 / 共5页
数电基础期末考试题.doc_第3页
第3页 / 共5页
点击查看更多>>
资源描述
数字电子技术基础期末考试模拟题一、填空题1、数字逻辑电路可分为 和 两大类。2、三态逻辑门输出有三种状态:0态、1态和 。3、基本的逻辑运算有 、 和 三种。4、D触发器的功能有 和 ,特性方程为 。5、D/A转换是指将 信号转换成 信号。6、要构成六进制计数器,至少需要 个触发器,其无效状态有 个。7、如果对90个符号进行二进制编码,则至少需要 位二进制数。8、半导体存储器中ROM是 。二、选择题1、下列最大的数为。A.11001002B.6316C.9810D.100101118421BCD2、下列门电路中,不能实现逻辑非的是 。A. 与非门 B. 或非门 C.异或门 D.与门3、A、B、C是或非门的输入,则输出Y为 。A B C+ D4、一片三位二进制译码器,它的输出函数有。A4个B. 8个C. 10个D. 16个 5、四路数据分配器,其地址输入端有 个。A.1 B.2 C.3 D.86、测得某门电路输入A、B和输出Y和波形如下图所示,则Y的表达式是。ABC D7、基本RS触发器如下图所示,为使触发器处于置“0”状态,其SD、RD为 。A. SDRD = 00 B. SDRD = 01C. SDRD = 10 D. SDRD = 118、TTL数字集成电路芯片电源电压为 。A. 3V B. 3.3V C. 5V D. 2-6V 9、同步时序电路和异步时序电路比较,其差异在于后者 。A没有触发器 B. 没有统一的时钟脉冲控制C. 没有稳定状态 D. 输出只与内部状态有关10、把16384Hz的矩形脉冲通过分频得到秒脉冲,则至少需要 级触发器。A.12 B.13 C.14 D.1511、当把两个十进制计数器级联起来时,总模数为 。A.10 B.20 C.50 D.10012、在ADC工作过程的先后顺序应该是 。 A. 保持、采样、编码、量化 B. 采样、保持、量化、编码C. 编码、采样、保持、量化 D. 编码、量化、保持、采样13、EEPROM是指。A. 可抹可编程只读存储器 B. 不可擦除式存储器 C. 只读存储器 D. 电抹可编程只读存储器14、2k 8位的RAM需要的地址线数为 。A. 10条 B. 11条 C. 12条 D. 13条15、同步时序电路和异步时序电路比较,其差异在于后者 。A没有触发器 B. 没有统一的时钟脉冲控制C. 没有稳定状态 D. 输出只与内部状态有关三、下图所示的是双列直插式封装(DIP)集成电路74HC02的俯视图,1、试标出每个引脚的编号,试并在相应的引脚位置旁标明VCC和GND。2、说明该电路的名称。四、画卡诺图化简下列逻辑函数,求最简与或式。1Y(A,B,C,D)=m(0,2,4,5,8,9,10,11,12,13,15)2Y(A,B,C,D)=m(4,5,7,13)+d(6,9,14,15)五、分析下图所示逻辑图的功能。1、写出与电路图对应的输出函数Y的逻辑表达式;2、将函数Y化为最简的与或式;3、列出真值表。六、右图所示的是全加器的逻辑符号。1、说明各输入、输出端的意义;2、 列出真值表。七、试对应CP波形,画出Q、A的波形。(设触发器Q的初始状态为0)八、分析下图所示电路的逻辑功能。1.写出驱动方程和状态方程;2.列出状态表(按Q1Q2 Q3排列);3.画出状态图。九、四位二进制计数器74LS161的功能表如下, 试设计按下列状态图工作的计数器(可附加必要的门电路)。CPCTPCTT工作状态0置零10预置数1101保持110保持(但CO=0)1111计数
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!