数字电子技术复习题及参考答案

上传人:lisu****2020 文档编号:99638694 上传时间:2022-06-01 格式:DOC 页数:10 大小:536.01KB
返回 下载 相关 举报
数字电子技术复习题及参考答案_第1页
第1页 / 共10页
数字电子技术复习题及参考答案_第2页
第2页 / 共10页
数字电子技术复习题及参考答案_第3页
第3页 / 共10页
点击查看更多>>
资源描述
数字电子技术复习题一、单选题 1、以下式子中不正确的是( ) A. B. C. D. 2、在数字电路中,稳态时三极管一般工作在( )状态。在图示电路中,若,则三极管T( ),此时=( ) A放大,截止,5VB开关,截止,3.7VC开关,饱和,0.3VD开关,截止,5V3、N个变量可以构成( )个最小项。 A. B. C、 2N D、 2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案( )。 A正确,错误,错误 B正确,错误,正确C正确,正确,正确 D正确,正确,错误5、TTL门电路输入端悬空时,应视为( );(高电平,低电平,不定)。此时如用万用表测量其电压,读数约为( )(3.5V,0V,1.4V)。A不定 B高电平,3.5V C低电平,0V D高电平,1.4V6、一个64选1的数据选择器有( )个选择控制信号输入端。A6 B16 C32 D647、设计计数器时应选用( )。A锁存器 B边沿触发器 C同步触发器 D施密特触发器8、欲将频率为的正弦波转换成为同频率的矩形脉冲,应选用( )。A多谐振荡器 B施密特触发器 C单稳态触发器 D触发器9、一片64k8存储容量的只读存储器(ROM),有( )。 A.64条地址线和8条数据线 B.64条地址线和16条数据线 C.16条地址线和8条数据线 D.16条地址线和16条数据线10、ROM必须在工作( )存入数据,断电( )数据;RAM可以在工作中( )读写数据,断电( )数据。A.中,不丢失;随时,将丢失 B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失 D.前,丢失;随时,将丢失 装 订 线11、若逻辑表达式,则下列表达式中与F相同的是( )A. B. C. D.不确定12、下列电路中,不属于组合电路的是:( )A.数字比较器; B.寄存器;C.译码器; D.全加器;13、不能用来描述组合逻辑电路的是:( )A.真值表; B.卡诺图; C.逻辑图: D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有( )A.复位法 B.预置数法 C.级联复位法 D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。A.1和2 B.3和2 C. 3和1 D.2和116、如图所示CMOS电路中逻辑表达式的是( )。17、一个ROM具有10根地址线,8根位线,则其存储容量为( ) A. 108 B. 1028 C. 1082 D. 210818、.电路如图所示经CP 作用后,欲使,则A、B输入为( )AB A.A=0 B=1 B.A=1 B=1C.A=0 B=0 D.A=1 B=0 19、FPGA是指( ) A.门阵列 B.可编程逻辑阵列 C.现场可编程逻辑阵列 D.专用集成电路20、时序逻辑电路中一定包含( )A.触发器 B.组合逻辑电路 C.移位寄存器 D.译码器二、填空题: 1、将十进制数(10)10转换成二进制数是_,转换成八进制数是_。2、D触发器的状态方程是_,如果要用J-K触发器来实现D触发器的功能,则_;_。3、时序逻辑电路在结构上包含_和_两部分。4、施密特触发器的主要特性是_。5、就逐次逼近型和双积分型两种A/D转换器而言,_的抗干扰能力强,_的转换速度快。6、数制转换: (10011010)B = ( )D = ( )8421BCD= ( )H7、数字电路包括 和 两大部分。8、电路如下图所示,若输入CP脉冲频率为20KHZ,则输出F的频率为 。9、单稳态触发器可以应用在 .10、CPLD指的是 .11、只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容 。11、某ADC有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHZ,2KHZ8KHZ,则该ADC的采样频率fs的取值 。12、电路如图所示,指出能实现电路是 ,实现 的电路是 ,实现 的电路是 。 &1A B C 三、判断题 1、利用三态门可以实现数据的双向传输。 ( )2、超前进位加法器比串行进位加法器慢。 ( )3、RS触发器、JK触发器均具有状态翻转功能。 ( )4、构成一个7进制计数器需要三个触发器。 ( )5、当时序电路存在无效循环时该电路不能自启动。 ( )6、ROM在工作时常用来存放中间数据。 ( )7、MSI是大规模集成电路。 ( )8、移位寄存器是时序逻辑电路。 ( )9、多谐振荡器在工作时需要接输入信号。 ( )10、主从式的JK触发器在工作时对输入信号没有约束条件。 ( )11、若逻辑函数AB=AC,则B=C。 ( )12、TTL电路的电源电压值和输出电压的高、低电平值依次为5V、3.6V、0.3V。 ( )13、TTL与非门输入端可以接任意值电阻。 ( )14、某一时刻普通编码器只能对一个输入信号进行编码。 ( )15、现有RAM2114芯片(1024B4位)存储器,请判断:该RAM共有地址线1024根。 ( ) 四、证明题1、用公式法或真值表法证明等式 2、将函数化简为最简与或式。3、求下列函数的反函数并化成最简“与-或”表达式。 4、用卡诺图将函数化简为最简“与-或”表达式。五、分析设计题1、分析如图由3线-8线译码器74LS138构成的电路。 写出输出Si和Ci的逻辑函数表达式; 画出真值表; 说明该电路的逻辑功能。 74LS138的逻辑功能表输 入输 出STAA2 A1 A0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1100 0 00 1 1 1 1 1 1 1100 0 11 0 1 1 1 1 1 1100 1 01 1 0 1 1 1 1 1100 1 11 1 1 0 1 1 1 1101 0 01 1 1 1 0 1 1 1101 0 11 1 1 1 1 0 1 1101 1 01 1 1 1 1 1 0 1101 1 11 1 1 1 1 1 1 02、如图所示时序电路。写出电路的驱动方程、状态方程,画出电路的状态转换图,说明电路的逻辑功能,并分析该电路能否自启动。 3、已知多输出逻辑函数ROM阵列如下图所示,写出其逻辑函数表达式,列出真值表,并说明该ROM实现何种逻辑功能.4、 分析下图TTL电路实现何种逻辑功能,其中X是控制端,对X=0,X=1分别分析,假定触发器的初始状态为Q2=1,Q1=1. 并判断能否自启动。5、图示为一个加热水容器的示意图,图中A、B、C为水位传感器。当水面在A、B之间时,为正常状态,绿灯G亮;当水面在B、C之间或A以上时,为异常状态,黄灯Y亮;当水面在C点以下时,为危险状态,红灯R亮。 根据题设,设计一个组合逻辑电路,要求列出真值表,写出函数G、Y、R的标准与-或式并化简; 请用最少的反相器和与非门实现该逻辑电路,画出逻辑图。 6、集成中规模4位同步二进制加法计数器74161的逻辑符号和功能表如下所示。试用74LS161采用复位法(异步清零)或者置数法(同步置数)实现十二进制计数器。 Q3Q2Q1Q0CP74LS161PTCOABCDLDCr 74161同步加法计数器的功能表 输 入 输 出 说 明 CP P T D C B AQ0 Q1 Q2 Q3 0 1 0 D C B A1 1 0 1 1 0 1 1 1 1 1 0 0 0 0 0 0 0 0 0 D C B A 保 持 保 持 计 数0 0 0 0异步清零送 数同步置07、 试用74LS138和必要的门电路设计一个检测信号灯工作状态的逻辑电路。每一组信号灯由红、黄、绿三盏灯组成。正常时,只能一盏灯亮,否则电路出现故障,要求逻辑电路发出故障信号,以提醒维护人员前去修理。74LS138功能表及引脚图输 入输 出S1+A2A1A010000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110011111111111111111 GND 1 2 3 4 5 6 7 874LS13816 15 14 13 12 11 10 98、同步十进制可逆计数器192的符号如下图,功能表如表所示。试用Rd端构成6进制加法计数器。192功能表CPUCPDRd工作状态101加1计数101不计数101减1计数101不计数00预置1复位参考答案一、选择题:1、C 2、B 3、C 4、C 5、D 6、A 7、B 8、B 9、C 10、B11、A 12、B 13、D 14、ABC 15、D 16、C 17、D 18、BC 19、C 20、A二、填空题:1、(1010)2 ;(12)8 2、;3、组合逻辑电路;存储电路4、滞回特性5、双积分型;逐次逼近型6、( 154 )D ; ( 000101010100 )8421BCD ;( 9A )H 7、组合逻辑电路;时序逻辑电路8、5KHZ 4、定时. 延时. 整形等。 9、复杂可编程逻辑器件 10、不会丢失 11、fs 16KHZ 12、B;C;A;三、判断题1、 2、 3、 4、 5、 6、 7、 8、 9、 10、11、 12、 13、 14、 15、四、证明题1、 法一: 左边 法二:真值表法(略)=右边 2、3、解:利用反演规则得: 4、F的卡诺图及卡诺圈画法CDAB000111100011011111111101所得最简与或式为 五、分析设计题1、 解:答题要点,列输出表达式 列真值表AiBiCi-1SiCi0000000110010100110110010101011100111111 该电路功能是全加器。2、解:电路驱动方程为: 电路状态方程为: 状态图如下: 该电路是一个5进制计数器;能自启动。3、解:函数表达式: 列出真值表((略)答:它是一个全加器. 4、解:从图可知,X是控制端,CP是时钟脉冲输入端,该时序电路属于计数器.对其功能分析如下:时钟方程CP1=CP2=CP,是同步工作方式.驱动方程 代入特性方程中得状态方程Q2Q1300111001画状态转换图Q2Q1300111001X=0时, X=1时该时序逻辑电路是同步三进制可逆计数器,并且能自启动。5、解:(1)设水位在传感器之上,为1,反之为0;灯亮为1,灯灭为0。 列真值表如下:ABCGYR000001001010010011100100101110111010(2)标准与或式: 约束条件: 最简与或式:,CR= 与非-与非表达式: (3)画逻辑图(略)6、解一:异步清零法确定计数状态5780123469101112由12即1100作译码状态,可写出反馈函数,如图。Q3Q2Q1Q0CP74LS161PTDCBALDCr&11COCP 7、参考设计步骤:先逻辑假设,设变量A,B,C为输入变量,分别代表红、黄、绿三盏灯,A,B,C取值为1时代表灯亮,A,B,C取值为0时代表灯灭,变量F为输出变量,电路出现故障时F输出为1,否则为0。列真值表或卡诺图。BCA000111100111111然后写出表达式; 最后画出逻辑图。CA2A1A0S1S2S3Y0Y774138Y1Y2Y3Y4Y5Y61AB&Y50123468、解:由192功能表可知,192即有加法计数,也有减法计数功能。并且有异步清零端和异步预置数端。异步清零法(1)确定计数状态由6即0110作译码状态,可写出反馈函数Rd=Q2Q1,画出逻辑图。如图。
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!