资源描述
合肥学院EDA技术课程设计报告课程名称 在系统编程技术 设计题目 数字钟的设计 班级 11级电子(1)班 姓名 吴广岭 学号 1105011030 日期 2013.12.28 摘要:随着EDA技术的发展和应用领域的扩大,EDA技术在电子信息、通信、自动控制及计算机应用等领域的重要性日益突出。同时,随着技术市场与人才市场对EDA技术需求的不断提高,产品的市场效率和技术要求也必然会反映到教学和科研领域中来。EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QUARTUS II软件进行电路波形仿真,下载到EDA实验箱进行验证。关键词:EDA VHDL语言 数字钟一、设计目的1、熟练地运用数字系统的设计方法进行数字系统设计;2、能进行较复杂的数字系统设计;3、按要求设计一个数字钟。二、设计内容1、要求显示秒、分、时,显示格式如下:显示格式2、可清零、可调时,具有整点报时和闹钟功能。三、设计原理1、数字钟的基本工作原理:数字钟以其显示时间的直观性、走时准确性作为一种计时工具,数字钟的基本组成部分离不开计数器,在控制逻辑电路的控制下完成预定的各项功能。数字钟的基本原理方框图如下:数字时钟控制单元时调整分调整使能端信号CLK信号时显示分显示秒显示24进制60进制60进制LED显示整点报时花样显示数字钟实现原理框图1)时钟计数:完成时、分、秒的正确计时并且显示所计的数字;其中秒、分采用60进制计数,即从0到59循环计数,时钟采用24进制计数,即从0到23循环计数,数值显示在数码管上。2)时间设置:手动调节时、分,可以对所设计的时钟任意调时间,这样使数字钟真正具有使用功能。我们可以通过实验板上的键7和键4分别对时、分进行调整,因为我们用的时钟信号均是1HZ的,所以每LED灯变化一次就来一个脉冲,即计数一次。3)清零功能:reset为复位键,低电平时实现清零功能,高电平时正常计数。可以根据我们自己任意时间的复位。4)蜂鸣器在整点时有报时信号产生,蜂鸣器报警。产生“滴答.滴答”的报警声音。5)LED灯在时钟显示时有花样显示信号产生。即根据进位情况,LED不停的闪烁,从而产生“花样”信号。根据总体方框图及各部分分配的功能可知,本系统可以由秒计数器、分钟计数器、小时计数器、整点报时、分的调整以及小时的调整和一个顶层文件构成。采用自顶向下的设计方法,子模块利用VHDL语言设计,顶层文件用原理图的设计方法。小时采用24进制,而分钟均是60进制,而60进制计数器可采用6进制和10进制计数器构成。2、数字钟设计的电路原理图 24进制数字钟的电路图3、实验源程序1、秒LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY second ISPORT( clk,reset,setmin:STD_LOGIC; enmin:OUT STD_LOGIC; daout:OUT STD_LOGIC_VECTOR(6 DOWNTO 0);END ENTITY second;ARCHITECTURE fun OF second ISSIGNAL count:STD_LOGIC_VECTOR(6 DOWNTO 0);SIGNAL enmin_1,enmin_2:STD_LOGIC; -enmin_1为59秒时的进位信号 BEGIN -enmin_2由clk调制后的手动调分脉冲信号串 daout<=count; enmin_2<=(setmin and clk); -setmin为手动调分控制信号,高电平有效 enmin<=(enmin_1 or enmin_2); -enmin为向分进位信号 PROCESS(clk,reset,setmin) BEGIN IF(reset='0')THEN count<="0000000" -若reset为0,则异步清零 ELSIF(clk 'event and clk='1')then -否则,若clk上升沿到 IF(count(3 downto 0)="1001")then -若个位计时恰好到"1001"即9 IF(count<16#60#)then -又若count小于16#60#,即60H IF(count="1011001")then -又若已到59D enmin_1<='1'count<="0000000"-则置进位为1及count复0 ELSE -未到59D count<=count+7; -则加7,而+7=+1+6,即作"加6校正" END IF; ELSE -若count不小于16#60#(即count等于或大于16#60#) count<="0000000" -count复0 END IF; -END IF(count<16#60#) ELSIF(count<16#60#)then -若个位计数未到"1001"则转此句再判 count<=count+1; -若count<16#60#则count加1 enmin_1<='0'after 100 ns; -没有发生进位 ELSE -否则,若count不小于16#60# count<="0000000" -则count复0 END IF; -END IF(count(3 DOWNTO 0)="1001") END IF; -END IF(reset='0')END PROCESS;END fun;2、分LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY minute IS PORT(clk,clk1,reset,sethour:IN STD_LOGIC; enhour:OUT STD_LOGIC; daout:OUT STD_LOGIC_VECTOR(6 DOWNTO 0);END ENTITY minute ;ARCHITECTURE fun OF minute IS SIGNAL count :STD_LOGIC_VECTOR (6 DOWNTO 0); SIGNAL enhour_1, enhour_2: STD_LOGIC; -enmin_1为59分时的进位信号 BEGIN -enmin_2由clk调制后的手动调时脉冲信号串 daout<=count; enhour_2<= (sethour and clk1); -sethour为手动调时控制信号,高电平有效 enhour<= (enhour_1 or enhour_2); PROCESS(clk,reset,sethour) BEGIN IF(reset='0') THEN -若reset为0,则异步清零 count<="0000000" ELSIF(clk'event and clk='1')THEN -否则,若clk上升沿到 IF(count (3 DOWNTO 0) ="1001")THEN-若个位计时恰好到"1001"即9 IF(count <16#60#) THEN -又若count小于16#60#,即60 IF(count="1011001") THEN-又若已到59D enhour_1<='1' -则置进位为1 count<="0000000" -count复0 ELSE count<=count+7; -若count未到59D,则加7,即作"加6校正" END IF; -使前面的16#60#的个位转变为8421BCD的容量 ELSE count<="0000000"-count复0(有此句,则对无效状态电路可自启动) END IF; -END IF(count<16#60#) ELSIF (count <16#60#) THEN count<=count+1; -若count<16#60#则count加1 enhour_1<='0' after 100 ns; -没有发生进位 ELSE count<="0000000" -否则,若count不小于16#60# count复0 END IF; -END IF(count(3 DOWNTO 0)="1001") END IF; -END IF(reset='0') END process;END fun;3、时LIBRARY IEEE;use IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY hour IS PORT(clk,reset:IN STD_LOGIC; daout:out STD_LOGIC_VECTOR(5 DOWNTO 0);END ENTITY hour;ARCHITECTURE fun OF hour ISSIGNAL count:STD_LOGIC_VECTOR(5 DOWNTO 0); BEGIN daout<=count; PROCESS(clk,reset) BEGIN IF(reset='0')THEN count<="000000" -若reset=0,则异步清零 ELSIF(clk'event and clk='1')THEN -否则,若clk上升沿到 IF(count(3 DOWNTO 0)="1001")THEN -若个位计时恰好到"1001"即9 IF(count<16#23#)THEN -23进制 count<=count+7; -若到23D则 else count<="000000" -复0 END IF; ELSIF (count<16#23#)THEN -若未到23D,则count进1 count<=count+1; ELSE -否则清零 count<="000000" END IF; -END IF(count(3 DOWNTO 0)="1001") END IF; -END IF(reset='0') END PROCESS;END fun; 4、主程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY alert IS PORT(clk:IN STD_LOGIC; dain:IN STD_LOGIC_VECTOR(6 DOWNTO 0); speak:OUT STD_LOGIC; lamp:OUT STD_LOGIC_VECTOR(2 DOWNTO 0);END alert;ARCHITECTURE fun OF alert IS SIGNAL count:STD_LOGIC_VECTOR(1 DOWNTO 0); SIGNAL count1:STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN speaker:PROCESS(clk) BEGIN -speak<=count1(1); IF(clk'event and clk='1')THEN IF(dain="0000000")THEN speak<=count1(1); IF(count1>="10")THEN count1<="00"-count1为三进制加法计数器 ELSE count1<=count1+1; END IF ; END IF ; END IF ; END PROCESS speaker; lamper:PROCESS(clk) BEGIN IF(rising_edge(clk)THEN IF(count<="10")THEN IF(count="00")THEN lamp<="001"-循环点亮三只灯 ELSIF(count="01")THEN lamp<="010" ELSIF(count="10")THEN lamp<="100" END IF; count<=count+1; ELSE count<="00" END IF; END IF; END PROCESS lamper;END fun;四、设计仪器、设备PC机一台、GW48教学实验系统一台、下载电缆一根(已接好)五、设计步骤1、用VHDL程序设计步骤1:为本项设计建立文件夹任何一项设计都是一项工程,都必须首先为此工程建立一个放置与此工程相关的所有的文件夹,在此文件夹被EDA软件默认为工作库。一个设计项目可以包含多个设计文件,一般不同的设计项目最好放在不同的文件夹中。注意:文件名不能使用中文,且不能带空格。步骤2:输入设计项目和存盘1) 打开QUARTUS|,单击“file”菜单,将鼠标移到New Project Wizard 选项单击则显示如下图内容,在其中输入项目名和实体名,项目名和实体必须保持一致,最后点击finish完成(如果文件夹不存在,系统会提示用户,确认后系统会自动建立该文件夹)。 建立 New Project2) 在工具栏中,选择filenew,选择原理图编辑器,在这里我们建立VHDL文件,点击OK则显示下图情况,可以在里面键入本实验程序,如下图。步骤3:选择目标器件并编译1)在Assign选项的下拉菜单中选择器件选择项Device,如图所示。在Device Family(器件序列栏)中选定目标器件对应的序列名,EP1C6对应的是Cyclone系列。在Availbale Devices里选择EP1C6Q240C8,为了选择器件,有时应将此栏下方标有Show only Fastest Speed Grades的勾消去,以便显示出所有速度级别的器件。完成器件选择后,按OK键。(注意:所选器件必须与目标板的器件型号完全一致。)选择目标板器件型号3) 输入完程序以后,单击水平工具条上的紫色的三角符号“”,此时开始编译程序,程序编译完毕后,如果出现错误,需及时改正。步骤4:时序仿真1)建立波形文件:选择File->New,出现图示屏幕,选择Vector Waveform File,单击OK。建立波形文件2)双击Name下方的空白处,弹出Insert Nod or Bus对话框。如图:选择添加结点设置3)单击对话框右侧中间的Node Finder···。在Filter中选择Pins:All,单击List,而后,单击<<,即可把所有输入/输出都拷贝到右边的一侧,这正是我们希望的各个引脚。如图: 选择结点4)设定仿真时间宽度。选择Edit->End time···选项,在End time选择窗中选择适当的仿真时间域,如可选10微秒,以便有足够长的观察时间。5)加上输入信号后波形文件存盘。选择File->Save as选项,因为存盘窗中的波形文件名是默认的,所以直接存盘即可。6)仿真器参数设置并运行。选择菜单Assignment中的Settings项,在Settings窗口下选择Category->Simulator Settings项,单击OK。然后在Processing菜单下选择StartSimulation项,直到Simulator was successful出现,仿真结束。完成波形如图所示。步骤5:引脚锁定选择Assign®PinLocationChip,在跳出的窗口中的Node Name栏中用键盘输入半加器的端口名,步骤5:引脚锁定选择Assign®PinLocationChip,在跳出的窗口中的Node Name栏中用键盘输入半加器的端口名,如a、b等。如果输入的端口名正确,在右侧的Pin Type栏将显示该信号的属性。输入以后如下图,设定完成以后再运行一次程序。 引脚锁定步骤6:编程下载1)首先将下载线把计算机的打印机口与目标板(如开发板或实验板)连接好,打开电源。2)下载方式设定。选择MAX+plusII®Programmer选项,跳出下图左侧所示的编程器窗口,然后选择Options®Hardware Setup硬件设置选项,其窗口图中左侧所示。在其下拉菜单中选ByteBlaster(MV)编程方式。此编程方式对应计算机的并行口下载通道,“MV”是混合电压的意思,主要指对ALTERA的各类芯核电压(如5V、3.3V、2.5V与1.8V等)的FPGA/CPLD都能由此下载。此项设置只在初次装软件后第一次编程前进行,设置确定后就不必重复此设置了。 下载编译3)点击start按钮,进入下载模式,等待下载完成以后在试验箱上进行调试检测是否正确。实验箱显示1)任意设置时间,让其从这一时间开始显示设置时间(2)时间显示为24进制,当时间显示到大23:59:59后将会从00:00:00开始显示数字钟为24进制显示时间跳变到00:00:00六、总结经过几周EDA实验的学习,我受益匪浅。这不仅增强了我对EDA设计的兴趣,更掌握了基本的电路设计流程、方法以及技巧。具备了这些基本知识,为今后的自主学习奠定了良好的基础。在编写时可以相互借鉴,这样可以节省一定的时间,尤其是24进制的处理上,我们采用了简单的方法即可完成多个功能的顺利实现。此次设计不足之处是不能进行定时闹钟,这是有待改进的地方,当然我们也可以在闹钟的时候采用音乐提醒,可以和乐曲硬件演奏电路设计相结合,这样数字钟的功能才算是完美。在设计中还是需要注意一些常见的问题,比如实体名、项目名等,还有在编写VHDL文件时,一些文件名也是需要注意的。最后感谢周老师对我的指导,以及同学们对我的帮助,使得实验能够顺利完成!参考文献1、沈明山编著EDA技术及可编程器件应用实训 北京:科学出版社2、崔建明主编电工电子EDA仿真技术 北京:高等教育出版社,20043、李衍编著EDA技术入门与提高入行 西安:西安电子科技大学出版社4、侯继红、李向东主编EDA实用技术教程 北京:中国电力出版社5、侯伯亨等VHDL硬件描述语言与数字逻辑电路设计 西安:西安电子科技大学出版15
展开阅读全文