N进制计数器的设计

上传人:hy****d 文档编号:243022224 上传时间:2024-09-14 格式:PPT 页数:11 大小:177KB
返回 下载 相关 举报
N进制计数器的设计_第1页
第1页 / 共11页
N进制计数器的设计_第2页
第2页 / 共11页
N进制计数器的设计_第3页
第3页 / 共11页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,实验五,N进制计数器的设计,1,一、实验目的:,掌握中规模集成计数器的功能和使用方法。,学习用预置数法构成N进制计数器的方法。,学习BCD译码器和共阴极七段显示器的使用方法。,学习中规模集成数字电路的组装、测试方法。,二、实验元器件:,集成计数器74LS161 1片 集成译码器CC4511 1片,共阴七段显示器 1片 电 阻 510 1只,集成电路74LS00 1片,2,1、测试74LS161逻辑功能。CP选用1H,Z,正方波,三、实验内容,:,保持,0,1,1,保持,0,1,1,计数,1,1,1,置数,0,1,清零,0,操作,ET,P,ET,T,LD,CR,CP,74LS161功能表,1,CP,74161,2,6,5,4,3,D,3,D,2,D,1,D,0,7,10,1,ET,T,ET,P,CR,11,12,13,14,LD,Q,3,Q,2,Q,1,Q,0,9,CO,15,3,2、利用74161置数方式构成十进制计数器,并接入译码显示电路。时钟脉冲选择1H,Z,正方波。观察电路的计数、译码、显示过程。,74LS161,ET,P,ET,T,Q,0,CP,LD,CR,+5V “1”,1,Q,1,Q,2,Q,3,D,0,D,1,D,2,D,3,&,2,3,4,5,6,7,8,10,11,12,13,14,CP,9,74LS161构成的十进制计数器,Q,3,Q,2,Q,1,Q,0,:,0000,0001,1001,1000,0101,0100,0010,0011,0100,0101,4,510,a,c,b,d,e,f,g,a,c,b,d,e,f,g,h,D,C,B,A,4511,2,1,7,LE,BL,LT,6,13,12,11,10,9,15,14,3,4,5,+5V,Q,3,Q,2,Q,0,Q,1,8,3,译码显示电路,5,3、将1H,Z,方波改为1KH,Z,方波,测绘十进制计数器Q,3,Q,2,Q,1,Q,0,的输出波形以及CP的波形,比较它们的时序关系。,CP,Q,2,Q,3,Q,1,Q,0,1,2,3,4,5,6,7,8,9,2,3,4,5,6,7,8,9,1,10,十进制时序波形图,0,0001,0011,0010,0100,0101,0110,0111,0000,1001,1000,6,74LS161,CP,2,6,5,4,3,D,3,D,2,D,1,D,0,&,7,10,1,+5V,ET,T,ET,P,CR,11,12,13,14,LD,Q,3,Q,2,Q,1,Q,0,+5V,4511,LT,BL,LE,6,2,1,7,D,C,B,A,Q,3,Q,2,Q,1,Q,0,3,4,5,a,b,c,d,e,f,g,13,12,11,10,9,15,14,a,b,c,d,e,f,g,h,510,3,8,LT=0 输出全1,灯全亮;译码 LT=1,BL=0 输出全0,灯全灭;译码 BL=1,LE=1 锁存; 译码 LE=0,1Hz,1KHz,7, 表示状态锁定在LE=0时,D-A的状态,1,1,1,0,1,1,1,1,1,1,0,1,1,1,1,1,1,1,1,0,9,1,1,0,0,1,1,1,1,0,0,1,0,1,1,8,1,1,1,1,1,1,1,0,0,0,1,0,1,1,7,1,0,0,0,0,1,1,1,1,1,0,0,1,1,6,1,1,1,1,1,0,0,0,1,1,0,0,1,1,5,1,1,0,1,1,0,1,1,0,1,0,0,1,1,4,1,1,0,0,1,1,0,0,0,1,0,0,1,1,3,1,1,1,0,0,1,1,1,1,0,0,0,1,1,2,1,1,1,1,0,1,1,0,1,0,0,0,1,1,1,0,0,0,0,1,1,0,1,0,0,0,0,1,1,0,0,1,1,1,1,1,1,0,0,0,0,0,1,1,显示,g,f,e,d,c,b,a,A,B,C,D,LE,BL,LT,变量输入,使能输入,译码输出,输入,4511功能表,8,四、注意事项:,1、闲置的输入端不能悬空。,2、用示波器观察多个波形时,注意选用频率最低的电压作触发电压。,9,实验六,集成计数、译码及显示电路,10,N进制计数器的设计,实验目的:, 同前面,实验原理:,实验教材 Page 106 114,实验内容,:( 包含题目、电路图、实测数据、记录波形 ),(1),测试74LS161逻辑功能表,:,表164,;,(2),按图组装电路,用CP=1Hz正方波观察计数、译码显示过程,:,电路图;,(3),将CP改为1KHz正方波,测绘,CP、Q,0,、,Q,1,、Q,2,、Q,3,的波形图。,11,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!