数字电路实验基本知识课件

上传人:20****08 文档编号:241716705 上传时间:2024-07-18 格式:PPT 页数:16 大小:527.18KB
返回 下载 相关 举报
数字电路实验基本知识课件_第1页
第1页 / 共16页
数字电路实验基本知识课件_第2页
第2页 / 共16页
数字电路实验基本知识课件_第3页
第3页 / 共16页
点击查看更多>>
资源描述
一、小规模数字集成电路系列及封装小规模数字集成电路中最常用的是TTL电路和CMOS电路。常用的有74系列40/45系列TTL器件型号以74(或54)作为前缀的,称为74(工业)/54(军工)系列,譬如74LS00、74F181、54S86等。高速CMOS电路HC(74HC系列)。与TTL兼容的高速CMOS电路HCT(74HCT系列)。TTL电路与COMS电路各有优缺点,TTL速度高,CMOS电路功耗小、电源范围大、抗扰能力强。数字集成电路器件有多种封装形式。DIP/SOP/SOIC/PLCC/TQFP/PQFP/TSOPBGA中小规模集成电路常用下列两种封装形式DIP双列直插SOP/SOIC扁平封装实验中所用的74系列器件封装选用双列直插式(DIP),图1示是双列直插封装的正面示意图。一、小规模数字集成电路系列及封装小规模数字集成电路中最常用1第第1引脚引脚1、从正面看,器件一端有一个半圆缺口,这是正方向的标志。IC芯片的引脚序号是依次半圆缺口为参考点定位的,缺口左下边的第一个引脚编号为1,IC引脚编号按逆时针方向增加。图中的数字表示引脚编号。DIP封装的数字集成电路引脚数有14、16、20、24、28等多种。DIP封装特点2、DIP封装的器件有两列引脚,两列引脚之间的距离能够作微小改变,但引脚间距不能改变。将器件插入实验平台上的插座(面包板)或从其上拔出时要小心,不要将器件引脚搞弯或折断第第1引脚引脚第第7引脚引脚第8引脚第1引脚1、从正面看,器件一端有一个半圆缺口,这是正方向的标23、74系列器件一般右下角的最后一个引脚是GND,右上角的引脚是Vcc。例如,14引脚器件引脚7是GND;引脚14是Vcc;16引脚器件的8引脚是GND,16引脚是Vcc。但也有例外,如16引脚的双JK触发器74LS76,引脚13是GND,引脚5是Vcc。GNDVCC因此,使用集成电路器件时要先看清楚它的引脚分配图,找对电源和地引脚,避免因接线错误造成器件损坏。3、74系列器件一般右下角的最后一个引脚是GND,右上角的引3二、可编程逻辑器件封装大规模可编程逻辑器件常采用PLCC/QFP/BGA等封装形式数字电路实验系统上,使用的复杂可编程逻辑器件EP1C3T144C8是144引脚的TQFP(ThinQuadFlatPackage)封装,图2是封装正面。器件的正面上方的小圆点指示引脚1,引脚编号按逆时针方向增加,引脚2在引脚1的左边,引脚144在引脚1的右边。VCCINTER内核电源VCCIO端口电源GND地端EP1C3T144C8的电源引脚号有多个定位点二、可编程逻辑器件封装大规模可编程逻辑器件常采用PLCC/Q4三、数字电路逻辑状态与电平标准规定数字电路是一种开关电路,开关的两种状态“开通”与“关断”,常用二元常量0和1来表示。在VHDL中通常用BIT表述bitorbit-vector数字信号按信号方向分输入与输出(in/out/inout/buff)在数字逻辑电路中,区分逻辑电路状态“1”和“0”信号用电平来体现信号的电平一般有两种规定,即正逻辑和负逻辑。正逻辑规定,高电平表示逻辑“1”,低电平则表示逻辑“0”。负逻辑规定,低电平表示逻辑“1”,高电平则表示逻辑“0”。工程中多数采用正逻辑描述。现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等各自的供电电源、电平标准以及使用注意事项TTL:Transistor-TransistorLogic三极管结构Vcc:5V;VOH=2.4V;VOL=1.4V;VIL=2.4V;VOL=2V;VIL=2.0V;VOL=1.7V;VIL=4.45V;VOL=3.5V;VIL=3.2V;VOL=2.0V;VIL=2V;VOL=1.7V;VIL=0.7V。CMOS使用注意:CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。三、数字电路逻辑状态与电平标准规定CMOS:Complem7四、数字电路测试机故障查找、排除四、数字电路测试机故障查找、排除81.数字电路测试数字电路静态测试指的是,给定数字电路若干组静态输入值,测定数字电路的输出值是否正确。数字电路状态测试的过程是在数字电路设计好后,将其安装连接成完整的线路,把线路的输入接到电平开关上,线路的输出接到电平指示灯(LED),按功能表或状态表的要求,改变输入状态,观察输入和输出之间的关系是否符合设计要求。数字电路电平测试是测量数字电路输入与输出逻辑电平(电压)值是否正确的一种方法。数字逻辑电路中,对于74系列TTL集成电路要求,输入低电平0.8V,输入高电平1.4V。74系列TTL集成电路数出低电平0.2V,输出高电平3.5V。静态测试是检查设计与接线是否正确无误的重要一步。动态测试:在静态测试的基础上,按设计要求在输入端加动态脉冲信号,观察输出端波形是否符合设计要求,这是动态测试。1.数字电路测试数字电路静态测试指的是,给定数字电路若干组静92.故障查找与排除在数字逻辑电路实验中,出现问题是难免的。重要的是分析问题,找出出现问题的原因,从而解决问题。一般地说,由三方面的原因产生问题(故障):器件故障、接线错误、设计错误。2.故障查找与排除在数字逻辑电路实验中,出现问题是难免的。10a.器件故障器件故障是器件失效或接插问题引起的故障,表现为器件工作不正常,这需要更换一个好器件。器件接插问题,如管脚折断或器件的某个(或某些)引脚没有插到插座中等,也会使器件工作不正常。对于器件接插错误有时不易发现,需要仔细检查。判断器件使小的方法是用集成电路测试仪测试器件。需要指出的是,一般的集成电路测试仪只能检测器件的某些静态特性。对负载能力等静态特性和上升沿、下降沿、延迟时间等动态特性,一般的集成电路测试仪不能测试。测试器件的这些参数,须使用专门的集成电路测试仪。a.器件故障器件故障是器件失效或接插问题引起的故障,表现为器11b.接线错误在教学实验中,最常见接线错误有漏线错误和布线错误。漏线的现象往往是忘记连接电源和地、线路输入端的悬空。悬空的输入端可用三状态逻辑笔或电压表来检测。一个理想的电路逻辑“”电平在0.20.4之间,逻辑“”电平在.之间,而悬空点的电平大约在.6.8之间。的逻辑电平等于实际使用的电源电压和地线。接线错误会使器件(不是门)的输出端之间短路。两个具有相反电平的集成电路输出端,如果短路以后将会产生大约.6的输出电压。b.接线错误在教学实验中,最常见接线错误有漏线错误和布线错误12c.设计错误设计错误自然会造成与预想的结果不一致。原因是所用器件的原理没有掌握。在集成逻辑电路实际应用中,不用的输入端是不允许悬空的。因为由于电磁感应,悬空的输入端易受到干扰产生噪声,而这种噪声有可能被逻辑门当作输入逻辑信号,从而产生错误输出信号。因此,常把不用的输入端与有用的输入端连接到一起,或根据器件类型,把它们接到高电平或低电平。在带有触发器的电路中,未能正确处理边沿转换时间和激励信号变化时间之间的关系。当实验中发现结果与预期不一致时,应仔细观测现象,冷静分析问题所在。首先检查仪器、仪表的使用是否正确。在正确使用仪器、仪表的前提下,按逻辑图和接线图查找问题出现在何处。查找与纠错是综合分析、仔细推究的过程,有多种方法,但以“二分法”查错速度较快。所谓“二分发”是将所设计的逻辑电路从最先信号输入端到电路最终信号输出端之间的电路一分为二,在中间找到切入点,断开后半部分电路,对前半部分电路进行分析、测试,确定前半部分电路是否正确,如前半部分电路不正确,在对其半部分电路再分为二,以此类推,只要认真分析、仔细查找,总会就错成功。c.设计错误设计错误自然会造成与预想的结果不一致。原因是所用13五、数字系统设计实验步骤手工设计过程 EAD设计流程1.实验设计 1.设计输入2.选择器件 2.综合3.布局 3.适配4.布线 4.前仿5.实验测试、调试与记录 5.编程/下载6.撰写实验总结报告 6.硬体测试 五、数字系统设计实验步骤手工设计过程146.撰写实验总结报告(A)验证性实验报告书写格式(1)实验内容(2)实验目的(3)实验设备(4)实验方法与手段(5)实验原理图(6)实验现象(结果)记录,分析(7)实验结论与体会6.撰写实验总结报告(A)验证性实验报告书写格式156.撰写实验总结报告(B)设计性实验报告书写格式设计与总结报告摘要一:方案设计与论证方案1:方案2:方案论证:方案选定:二:电路设计1、单元电路设计,仿真2、单元电路设计,仿真X系统电路以及软件设计的流程图三:测试方法与测试结果1、测试仪器:2、测试方法:3、测试结果:四:问题讨论6.撰写实验总结报告(B)设计性实验报告书写格式16
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 教学培训


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!