TTL电平、CMOS电平、RS232电平

上传人:d**** 文档编号:184020654 上传时间:2023-02-01 格式:DOCX 页数:2 大小:10.96KB
返回 下载 相关 举报
TTL电平、CMOS电平、RS232电平_第1页
第1页 / 共2页
TTL电平、CMOS电平、RS232电平_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述
一、TTL电平:TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等 价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(Transistor-Transistor Logic晶 体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之 间通信的标准技术。TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首 先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也 较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器 以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进 行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采 用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这 是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题, 这些问题对可靠性均有影响。TTL输出高电平2.4V,输出低电平=2.0V,输 入低电平=0.8V,噪声容限是0.4V。TTL电路是电流控制器件,TTL电路的速度快,传输延迟时间短(5-10ns),但是 功耗大。输出 L: 2.4V。输入 L: 2.0VTTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为 是0,高于2.0就认为是1。二、CMOS 电平:输出 L: 0.9*Vcc。输入 L: 0.7*Vcc.由于CMOS电源采用12V,则输入低于3.6V为低电平,噪声容限为1.8V,高于3.5V为高电平,噪声容限高为1.8V。比TTL有更高的噪声容限。三、RS232标准逻辑1的电平为-3-15V,逻辑0的电平为+3+15V,注意电平的定义反相了 一次。TTL与CMOS电平的区别1. 电平的上限和下限定义不一样,CMOS具有更大的抗噪区域。同是5伏供 电的话,ttl 一般是1.7V和3.5V的样子,CMOS 一般是2.2V,2.9V的样子,不准 确,仅供参考。2. 电流驱动能力不一样,ttl 一般提供25毫安的驱动能力,而CMOS 一般在 10毫安左右。3. 需要的电流输入大小也不一样,一般ttl需要2.5毫安左右,CMOS几乎不 需要电流输入。4. 很多器件都是兼容TTL和CMOS的,datasheet会有说明。如果不考虑速 度和性能,一般器件可以互换。但是需要注意有时候负载效应可能引起电路工作 不正常,因为有些ttl电路需要下一级的输入阻抗作为负载才能正常工作。1. TTL电路和CMOS电路的逻辑电平VOH:逻辑电平1的输出电压VOL:逻辑电平0的输出电压VIH :逻辑电平1的输入电压VIH :逻辑电平0的输入电压TTL电路临界值:VOHmin = 2.4V VOLmax = 0.4VVIHmin = 2.0V VILmax = 0.8VCMOS电路临界值(电源电压为+ 5V)VOHmin = 4.99V VOLmax = 0.01VVIHmin = 3.5 V VILmax = 1.5 V2. TTL和CMOS的逻辑电平转换CMOS电平能驱动TTL电平TTL电平不能驱动CMOS电平,需加上拉电阻。3. 常用逻辑芯片特点74LS系列: TTL输入:TTL输出:TTL74HC 系列:CMOS 输入:CMOS 输出:CMOS74HCT 系列:CMOS 输入:TTL 输出:CMOSCD4000 系列:CMOS 输入:CMOS 输出:CMOS
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸设计 > 毕设全套


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!