电子技术基础数字部分ppt课件

上传人:钟*** 文档编号:5868865 上传时间:2020-02-10 格式:PPT 页数:62 大小:3.03MB
返回 下载 相关 举报
电子技术基础数字部分ppt课件_第1页
第1页 / 共62页
电子技术基础数字部分ppt课件_第2页
第2页 / 共62页
电子技术基础数字部分ppt课件_第3页
第3页 / 共62页
点击查看更多>>
资源描述
5锁存器和触发器 5 1双稳态电路 5 2SR锁存器 5 4触发器的电路结构和工作原理 5 5触发器的逻辑功能 5 3D锁存器 5 6用VerilogHDL描述锁存器和触发器 1 教学基本要求 1 掌握锁存器 触发器的电路结构和工作原理 2 熟练掌握SR触发器 JK触发器 D触发器及T触发器的逻辑功能 3 正确理解锁存器 触发器的动态特性 2 1 时序逻辑电路与锁存器 触发器 时序逻辑电路 概述 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 结构特征 由组合逻辑电路和存储电路组成 电路中存在反馈 工作特征 时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关 而且与此前电路的状态有关 3 2 锁存器与触发器 共同点 具有0和1两个稳定状态 一旦状态被确定 就能自行保持 一个锁存器或触发器能存储一位二进制码 不同点 锁存器 对脉冲电平敏感的存储电路 在特定输入脉冲电平作用下改变状态 触发器 对脉冲边沿敏感的存储电路 在时钟脉冲的上升沿或下降沿的变化瞬间改变状态 4 5 1双稳态电路 5 1 1双稳态的概念 5 1 2最基本的双稳态电路 5 5 1双稳态电路 5 1 1双稳态的概念 6 反馈 5 1 2最基本的双稳态电路 Q端的状态定义为电路输出状态 电路有两个互补的输出端 1 电路结构 7 2 数字逻辑分析 电路具有记忆1位二进制数据的功能 如Q 1 如Q 0 8 3 模拟特性分析 图中两个非门的传输特性 9 5 2 1基本SR锁存器 5 2SR锁存器 5 2 2门控SR锁存器 10 5 2 1基本SR锁存器 5 2SR锁存器 1 工作原理 现态 R S信号作用前Q端的状态 现态用Qn表示 次态 R S信号作用后Q端的状态 次态用Qn 1表示 11 1 工作原理 R 0 S 0 状态不变 12 无论现态Qn为0或1 锁存器的次态为1态 信号消失后新的状态将被记忆下来 R 0 S 1 置1 13 无论现态Qn为0或1 锁存器的次态为0态 信号消失后新的状态将被记忆下来 R 1 S 0 置0 14 S 1 R 1 状态不确定 约束条件 SR 0 当S R同时回到0时 由于两个与非门的延迟时间无法确定 使得触发器最终稳定状态也不能确定 触发器的输出既不是0态 也不是1态 15 工作波形 16 2 基本SR锁存器的动态特性 tpLH和tpHL分别为输出由高到低和由低到高时 相对于输入的延迟时间 脉冲宽度tW 如果输入脉冲宽度 tW Q未越过介稳态点 S端信号撤出 会使输出状态不稳定 图中tW1和tW2均 tW 17 3 用与非门构成的基本SR锁存器 c 国标逻辑符号 a 电路图 18 例运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出 19 20 5 2 2门控SR锁存器 1 电路结构 简单SR锁存器 使能信号控制门电路 21 2 工作原理 S 0 R 0 Qn 1 Qn S 1 R 0 Qn 1 1 S 0 R 1 Qn 1 0 S 1 R 1 Qn 1 E 1 E 0 状态发生变化 状态不变 22 23 5 3 1D锁存器的电路结构 5 3D锁存器 5 3 2典型的D锁存器集成电路 5 3 3D锁存器的动态特性 24 5 3 1D锁存器的电路结构 1 传输门控D锁存器 逻辑符号 1 逻辑电路图 25 2 工作原理 b E 0时 a E 1时 TG2导通 TG1断开 TG1导通 TG2断开 Q D Q不变 26 Q D D锁存器的功能表 3 逻辑功能 Q不变 E 0 27 4 工作波形 28 2 逻辑门控D锁存器 逻辑电路图 S 0R 1 D 0 Q 0 D 1 Q 1 S 1R 0 D锁存器的功能表 29 74HC HCT373八D锁存器 5 3 2典型的D锁存器集成电路 30 74HC HCT373的功能表 L 和H 表示门控电平LE由高变低之前瞬间Dn的逻辑电平 31 5 3 3D锁存器的动态特性 定时图 表示电路动作过程中 对各输入信号的时间要求以及输出对输入信号的响应时间 有建立时间tSU 保持时间tU 脉冲宽度tW等 32 5 4触发器的电路结构和工作原理 5 4 1主从D触发器的电路结构和工作原理 5 4 2典型主从D触发器集成电路 5 4 4其他电路结构的触发器 5 4 3主从D触发器的动态特性 33 5 4触发器的电路结构和工作原理 1 锁存器与触发器 锁存器在E的高 低 电平期间对信号敏感 触发器在CP的上升沿 下降沿 对信号敏感 在VerilogHDL中对锁存器与触发器的描述语句是不同的 34 5 4触发器的电路结构和工作原理 主锁存器与从锁存器结构相同 1 电路结构 5 4 1主从D触发器的电路结构和工作原理 TG1和TG4的工作状态相同 TG2和TG3的工作状态相同 35 2 工作原理 TG1导通 TG2断开 输入信号D送入主锁存器 TG3断开 TG4导通 从锁存器维持在原来的状态不变 1 CP 0时 1 C 0 Q 跟随D端的状态变化 使Q D 36 2 工作原理 2 CP由0跳变到1 0 C 1 触发器的状态仅仅取决于CP信号上升沿到达前瞬间的D信号 TG3导通 TG4断开 从锁存器Q 的信号送Q端 37 5 4 2典型主从D触发器集成电路 74HC HCT74中D触发器的逻辑图 38 74HC HCT74的功能表 国标逻辑符号 74HC HCT74的逻辑符号和功能表 具有直接置1 直接置0 正边沿触发的D功能触发器 39 5 4 3主从D触发器的动态特性 动态特性反映其触发器对输入信号和时钟信号间的时间要求 以及输出状态对时钟信号响应的延迟时间 建立时间 保持时间 脉冲宽度 传输延时时间 传输延时时间 40 保持时间tH 保证D状态可靠地传送到Q 建立时间tSU 保证与D相关的电路建立起稳定的状态 使触发器状态得到正确的转换 最高触发频率fcmax 触发器内部都要完成一系列动作 需要一定的时间延迟 所以对于CP最高工作频率有一个限制 触发脉冲宽度tW 保证内部各门正确翻转 传输延迟时间tPLH和tPHL 时钟脉冲CP上升沿至输出端新状态稳定建立起来的时间 41 5 4 4其他电路结构的触发器 1 维持阻塞触发器 根据确定触发器的状态 42 4 CP 0 2 工作原理 Qn 1 Qn D信号进入触发器 为状态刷新作好准备 43 4 当CP由0跳变为1 在CP脉冲的上升沿 触法器按此前的D信号刷新 44 4 当CP 1 在CP脉冲的上升沿到来瞬间使触发器的状态变化 D信号不影响 的状态 Q的状态不变 45 5 5 1D触发器 5 5触发器的逻辑功能 5 5 2JK触发器 5 5 3SR触发器 5 5 4D触发器功能的转换 5 5 2T触发器 46 5 5触发器的逻辑功能 不同逻辑功能的触发器国际逻辑符号 D触发器 JK触发器 T触发器 RS触发器 47 5 5 1D触发器 1 特性表 2 特性方程 Qn 1 D 3 状态图 48 3 状态转换图 2 特性方程 5 5 2JK触发器 49 例5 4 1设下降沿触发的JK触发器时钟脉冲和J K信号的波形如图所示试画出输出端Q的波形 设触发器的初始状态为0 50 5 5 3T触发器 特性方程 状态转换图 逻辑符号 51 4 T 触发器 逻辑符号 特性方程 时钟脉冲每作用一次 触发器翻转一次 52 5 5 4SR触发器 1 特性表 2 特性方程 3 状态图 53 5 5 5D触发器功能的转换 D触发器构成JK触发器 54 2 D触发器构成T触发器 Qn 1 D 55 3 D触发器构成T 触发器 Qn 1 D 二分频 56 锁存器和触发器都是具有存储功能的逻辑电路 是构成时序电路的基本逻辑单元 每个锁存器或触发器都能存储1位二值信息 锁存器是对脉冲电平敏感的电路 它们在一定电平作用下改变状态 触发器是对时钟脉冲边沿敏感的电路 它们在时钟脉冲的上升沿或下降沿作用下改变状态 触发器按逻辑功能分类有D触发器 JK触发器 T T 触发器和SR触发器 它们的功能可用特性表 特性方程和状态图来描述 触发器的电路结构与逻辑功能没有必然联系 小结 57 5 6 1时序电路建模基础5 6 2锁存器和触发器的Verilog建模 5 6用VerilogHDL描述锁存器和触发器 58 Verilog行为级描述用关键词initial或always 但initial是面向仿真 不能用于逻辑综合 本书不介绍 always是无限循环语句 其用法为 5 6 1时序电路建模基础 always 事件控制表达式 或敏感事件表 begin块内局部变量的定义 过程赋值语句 end 59 敏感事件分为电平敏感事件和边沿触发事件 边沿敏感事件 如触发器 always posedgeCPornegedgeCR CP的上升沿或CR的下降沿来到 后面的过程语句就会执行 电平敏感事件 如锁存器 always seloraorb sel a b中任意一个电平发生变化 后面的过程赋值语句将执行一次 60 过程赋值语句有阻塞型和非阻塞型 非阻塞型用 表示 语句块内部的语句并行执行 beginB A C B 1 end 阻塞型用 表示 多条语句顺序执行 beginB A C B 1 end 61 5 6 2锁存器和触发器的Verilog建模实例 moduleD latch Q D E D锁存器的描述outputQ inputD E regQ always EorD if E Q D Sameas if E 1 endmodulemoduleDFF Q D CP D触发器的描述outputQ inputD CP regQ always posedgeCP Q D endmodule 62
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 大学资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!