数电试卷和答案.doc

上传人:s****u 文档编号:12782271 上传时间:2020-05-24 格式:DOC 页数:8 大小:311.50KB
返回 下载 相关 举报
数电试卷和答案.doc_第1页
第1页 / 共8页
数电试卷和答案.doc_第2页
第2页 / 共8页
数电试卷和答案.doc_第3页
第3页 / 共8页
点击查看更多>>
资源描述
电子线路分析与实践2期末复习辅导2010年10月练习题一、填空题1.(11011)2 =(_27_)102.8421BCD码的1000相当于十进制的数值8。3格雷码特点是任意两个相邻的代码中有_一_位二进制数位不同。4逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_0和1_互换,_与和或_互换,_原变量和反变量_互换,就得到F的反函数F。5二极管的单向导电性是外加正向电压时 导通 ,外加反向电压时 截止 。6晶体三极管作开关应用时一般工作在输出特性曲线的 截止 区和 饱和 区。7TTL三态门的输出有三种状态:高电平、低电平和 高阻 状态。8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 上拉电阻 和 电源 。9一个2线4线译码器,其输入端的数目与输出端数目相比较,后者较多。10 输出n位代码的二进制编码器,一般有 _2n_个输入信号端。11全加器是指能实现两个加数和_进位_三数相加的算术运算逻辑电路。12时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出原始状态 有关。13与非门构成的基本RS 锁存器的特征方程是S+ ,约束条件是 SR=0 。14时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 同步时序逻辑电路 和 异步时序逻辑电路 。15JK触发器当J=K=_1_时,触发器Qn+1=Qn。16用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T_0.7(R1+2R2)C_。17A/D转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。18根据D/A转换器分辨率计算方法,4位D/A转换器的分辨率为 6.7% 。 19DAC的转换精度包括 分辨率 和 转化精度 。20为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率fimax的关系是 fs=2fimax 。21在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采样 。 22在A/D转换中,用二进制码表示指定离散电平的过程称为 编码 。23CPLD的含义是 复杂可编程逻辑器件 。1. 十进制数85转换为二进制数为( D )A1001011 B1010011 C1100101 D1010101 2. 二进制数11011转换为十进制数为( B )A32 B27 C64 D128 4. 8421BCD码110011001表示十进制为( A )A33.2 B51.0125 C63.2 D51.25在下列一组数中,与相等的数是( C ) A B(65)8 C 6下列数码均代表十进制数6,其中按余3码编码的是( C )A0110; B 1100; C10017 “异或”逻辑与以下哪种逻辑是非的关系( C )A“与”逻辑 B“或”逻辑 C “同或”逻辑8 与两函数的关系为( C )A 相同 B对偶 C反函数9. n个变量,有多少个最小项( A )A2n B2n Cn 10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( C )A放大状态 B击穿状态 C饱和状态 D 导通状态 11. TTL门电路是采用以下什么设计的门电路(A )A双极型三极管 B单极型MOS管 C二极管 D三态门 14.逻辑电路的分析任务是( D )A给定功能,通过一定的步骤设计出电路 B研究电路的可靠性C研究电路如何提高速度 D给定电路,通过一定的步骤说明电路的功能 15.组合逻辑电路不含有(A )A记忆能力的器件 B门电路和触发器 C门电路 D运算器16. 常用的一种3-8线译码器是( B )A74148 B74138 C7448 D74151 17.74138是( B )A时序逻辑器件 B组合逻辑器件 C定时器件 D整形器件 18.共阳型七段数码管各段点亮需要( C ) A高电平 B接电源 C低电平 D接公共端19. 由门电路组成的全加器是 ( B )A时序逻辑器件 B组合逻辑器件 C脉冲逻辑器件 D以上答案都不正确 20. TTL门电路的工作电源一般是( B )A25 v B+5V C3V18V 22.输入100Hz脉冲信号,要获得10HZ的输出脉冲信号需要用多少进制计数器实现( B )A100进制 B10进制 C 50进制 D5进制23.时序逻辑电路设计的任务是( A )A给定功能,通过一定的步骤设计出时序电路 B研究电路的可靠性C研究电路如何提高速度 D给定电路,通过一定的步骤说明电路的功能 24.计数器是( A )A时序逻辑器件 B组合逻辑器件 C定时器件 D整形器件25.以下何种电路具有记忆能力( C )A门电路 B组合逻辑电路 C时序逻辑电路 D多谐振荡电路26.时序逻辑电路一般可以分两类,即( C )A组合逻辑电路和时序逻辑电路 B门电路和触发器C同步型和异步型 D模拟电路和数字电路28时序逻辑电路通常由门电路和( A )组成。A 存储电路 B寄存器 C译码器 29.利用定时器555可以设计实现( B ) A全加器 B多谐振荡器 C寄存器 D译码器三、判断题1.8421BCD码是二十进制码。( D )2.与逻辑是至少一个条件具备事件就发生的逻辑 。( C )3.L等于A和B的异或,其表达式是L=A+B。( C )4.“同或”逻辑功能是两个输入变量A、B相同时,输出为1;A、B不同时,输出为0。( D )6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。( C )7.OC门实现“线与”时必须要加上拉电阻。( D )8.74LS是TTL低功耗肖特基系列产品。( D )9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。( C ) 10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。(C ) 11.译码器的输入端是特定的输入信号,输出端是二进制代码。( C )13.基本RS触发器具有“不定”问题。( D )14.JK触发器有保持功能,但无翻转功能。( C )15.逻辑器件74161是集成寄存器。( C )16.计数器不能作为分频器。( C )17.对于TTL门电路来说,如果输入端悬空即代表输入低电平。(C )18.ADC是将数字信号转换成模拟信号的转换电路。(C )19.集成D/A转换器中,集成度是描述其性能参数的重要指标之一。( C)20.D/A转换器的位数越多,转换精度越高。(D )21.双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。(D )22.某CD音乐的频率范围是0.0220.0KHz,A/D转换进行采样时,则采样频率可选择50.7KHz。(D)四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。(1) F1= A+AD F2=AC+BD+BCD(2) F1=B+C F2=BD+BD(二)SSI逻辑电路的分析1.分析组合逻辑电路图,写出F的逻辑函数表达式。 1=1&ENA B C F F=(A+B)(AB)C)2分析下图,试写出F的表达式,并说明逻辑电路的功能。1&11&A BF1 F1F2 F1F3 F1F1=AB F2=AB F3 =AB 实现的是半加器的功能。(三)译码器的应用1试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S11,S2S30;输出低电平有效。 A2 A1 A074LS138A2 A1 A074LS1382下图为3线8线译码器74LS138的方框图。图中三个允许端S1=1、=0时,译码器才能正常译码;输入端的输入代码顺序为A2 A1 A0 ;输出端输出低电平有效。试用此二进制译码器和与非门实现函数,要求画出连线图。 (四)触发器的应用1触发器电路如下图所示,试根据图中CP、A的波形,对应画出输出端Q的波形,并写出Q的状态方程。设触发器的初始状态均为0。1JC11K“1”ACPQCPA 2触发器电路如下图所示,试根据图中CP、D的波形,对应画出输出端Q的波形,并写出Q的状态方程。设触发器的初始状态均为0。DCP1DC1CPD (五)计数器的应用1已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出的表达式;画出连线图。 74LS161的功能表CPCTT CT P工作状态0 清零10 预置数110 1保持(包括 C状态)11 0保持(C=0)111 1计数Q 0Q1 Q2 Q3RDLDCP74LS161 OCCTT CT P D0 D1 D2 D32已知74LS161是同步四位二进制加法计数器,其功能表如表所示。试分析图电路为几进制计数器,要求(1)写出的表达式;(2)指出进制数;(3)画出状态转换图。 74LS161的功能表CPCTT CT P工作状态0 清零10 预置数110 1保持(包括 C状态)11 0保持(C=0)111 1计数&Q 0Q1 Q2 Q3CRLDCP74LS161 OC CTT CT P D0 D1 D2 D311(六)DA转换器的应用十位的D/ A电路如下图所示,当R f 2R,VREF = 5V,若电路的输入数字量D9 D8 D7 D6D5D4D3D2D1D0时=0000110001,试求:输出电压为多少?练习题参考答案一、填空题127 28 3循环 一 4与或运算 0、1 原变量、反变量;5导通 截止; 6饱和 截止; 7高阻 8OC 上拉电阻 电源 9多102n; 11(低位)进位信号; 12. 当前输入状态 输出的原始状态13S+ RS=0 14. 同步时序电路 异步时序电路 151;1607(R1+2R2)C 17采样 保持 量化 编码 18 6.7% 19分辨率、转换误差 20fs2fimax 21采样 22量化 23复杂可编程逻辑器件 24波形编辑器 25.gdf26被高层次电路设计调用 27实体 28STD库 29entity 30Architecture31实体名32(同或)33同或二、选择题1D ; 2B ; 4A;5 C ;6C; 7C; 8C; 9A; 10C ;11A ; 12B ;13B ;14D ;15 A ;16 B;17 B;18 C;19 B;20 B;21B ;22B; 23A; 24A;25C; 26.C; 27C; 28.A; 29.B;三、判断题1. 2. 3. 4. 5. 6. 7. 8.9. 10. 11. 12. 13. 14. 15. 16.17. 18.19.20.21.22.23.24.25.四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。(1) , (2) , (二)SSI逻辑电路的分析1当C=1时 当C=0时 F=高阻状态2F1 = F2 = F3 = 真值表 输 入 输 出 A B F1 F2 F3 0 0 0 0 1 0 1 1 0 0 1 0 0 1 0 1 1 0 0 1此电路为一位数值比较器。(三)MSI组合逻辑电路的应用F&A2 A1 A074LS138A B C1YA B CA2 A1 A0174LS1381F=AB+AC+BC= ABC+ABC+ABC+ABC = m3 +m5+m6+m7 = 2 CPDQQ2(四)触发器的应用CPAQ2Q1 2&Q 0Q1 Q2 Q3CRLDCP74LS161 OC CTT CT P D0 D1 D2 D311(五)计数器的应用1,连线见图2,此电路为十进制加法计数器。状态转换图为:0000 0001 0010 00110100 0101 0110 0111 1000 1001 (六)DA转换器的应用8
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!