钟控RS触发器电路结构、逻辑状态表、逻辑符号、触发方式

上传人:lu****i 文档编号:59710181 上传时间:2022-03-04 格式:DOCX 页数:2 大小:17.65KB
返回 下载 相关 举报
钟控RS触发器电路结构、逻辑状态表、逻辑符号、触发方式_第1页
第1页 / 共2页
钟控RS触发器电路结构、逻辑状态表、逻辑符号、触发方式_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述
本文格式为Word版,下载可任意编辑钟控RS触发器电路结构、逻辑状态表、逻辑符号、触发方式 钟控R-S触发器的规律图如图所示。上面两个与非门G1、G2构成基本R-S触发器;下面的两个与非门G3、G4组成掌握电路,通常称为掌握门,以掌握触发器状态的翻转时刻。R和S为掌握端(输入端),CP为时钟脉冲输入端,RD为直接复位端或直接置0端,SD为直接置位端或置1端,它们不受时钟脉冲CP的掌握,一般用在工作之初预先使触发器处于某一给定状态,在工作过程中不用它们。 由图可见,当CP端处于低电平常,即CP=0,将G3、G4门封锁。这时不论R和S端输入何种信号,G3、G4门输出均为1,基本R-S触发器的状态不变。当CP端处于高电平常,即CP=1,G3、G4门打开,输入信号通过G3、G4门的输出去触发基本R-S触发器。下面分析CP=1期间触发器的工作状况:R=0 ,S=1,G3门输出低电平0,从而使G1门输出高电平1,即Q=1;R=1,S=0,这时将使触发器置0;当R=S=0时,G3、G4门的输出全都为1,触发器的状态不变。但当R=S=1,G3、G4门的输出均为0,违反了基本R-S触发器的输入条件,应禁止。因此,对钟控R-S触发器来说,R端和S端不允许同时为1。(2)规律状态表依据上述分析得到钟控R-S触发器CP=1时的规律状态表如下所示。Qn表示在CP作用前触发器的状态,称为现态;Qn+1表示在CP作用后触发器的状态,称为次态。(3)规律符号留意:SD 、RD是直接置端、直接置0端,与时钟脉冲无关,正常使用时,SD RD 接高电平。(4)触发方式钟控R-S触发器在CP=0时,无论R和S如何变化,触发器输出端状态都不变。而在CP=1期间,触发器才能接受输入信号以引起输出状态的变化,这种触发器称作电平触发器,数字集成电路手册及外文资料中常称为锁存器。在CP=1期间,若钟控R-S触发器的输入发生多次变化则会引起触发器状态的多次翻转。这种在同一CP脉冲下引起触发器两次或多次翻转的现象称为空翻。还有一种触发器为边沿触发器,它只在时钟脉冲的上升沿(正边沿)或下降沿(负边沿)到来时接受此刻的输入信号,进行状态转换,而其他时刻输入信号状态的变化对触发器状态没影响,可以避开空翻现象的消失。第 2 页 共 2 页
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 各类标准


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!