电子线路CAD设计第四篇使用AltiumDesigner6绘制电路原理图项目4绘制数据采集器电路

上传人:e****s 文档编号:252492140 上传时间:2024-11-16 格式:PPT 页数:19 大小:730.50KB
返回 下载 相关 举报
电子线路CAD设计第四篇使用AltiumDesigner6绘制电路原理图项目4绘制数据采集器电路_第1页
第1页 / 共19页
电子线路CAD设计第四篇使用AltiumDesigner6绘制电路原理图项目4绘制数据采集器电路_第2页
第2页 / 共19页
电子线路CAD设计第四篇使用AltiumDesigner6绘制电路原理图项目4绘制数据采集器电路_第3页
第3页 / 共19页
点击查看更多>>
资源描述
,电气工程制图与,CAD,第四篇 使用Altium Designer 6绘制电路原理图,Enjoy Study,EXIT,Cease to struggle and you cease to live.-Thomas Carlyle生命不止,奋斗不息.-卡莱尔,BACK,EXIT,第四篇 使用Altium Designer 6 绘制电路原理图,Project 4 Draw the circuit principle diagram by,Altium Designer 6,1会利用自上而下的方式绘制层次电路;,2会利用自下而上的方式绘制层次电路;,3会在层次式原理图之间进行切换。,最终目标:,会用Altium Designer 6软件进行层次电路图的绘制。,促成目标:,4.1 学习目标,在Altium Designer 6原理图窗口中构建图4-4-1所示“核心控制器电路。,要求:,1正确调用所需元器设计层次电路;,2生成层次结构以及层次报表;,3编译原理图;,4保存所构建的电路,推出操作环境。,4.2 工作任务,工程4 绘制数据采集器电路,工程4 绘制数据采集器电路,4.3.1 层次电路设计概念,图4-4-1 核心处理器电路原理图,1.层次原理图的概念,2.层次电路的构成,4.3 知识准备,工程4 绘制数据采集器电路,3.层次电路的设计方法,4.层次电路设计流程,工程4 绘制数据采集器电路,1.新建PCB工程并启动原理图设计编辑器,执行菜单命令“文件“新建“工程“PCB工程命令,命名为“核心控制器.PrjPcb,保存工程。,2.建立母图文件,执行菜单命令“文件“新建“原理图命令,新建原理图文件,用于绘制母图。重新命名为“核心控制器.SchDoc,保存图纸。,图4-4-4 带着方块电路的鼠标状态,4.3.2,自上而下设计层次电路,工程4 绘制数据采集器电路,图4-4-5 “方块符号对话框,图4-4-6 方块电路图,图4-4-7 “方块符号文件名对话框,图4-4-8 在母图中放置的方块电路,3.绘制母图,1依次放置各模块的图纸符号。在原理图编辑环境下,单击布线工具栏中的图标,或者执行“放置“图表符命令。此时光标变为十字形,并带着图纸符号方块电路出现在工作窗口中,如图4-4-4所示。,工程4 绘制数据采集器电路,图4-4-9 放置方块电路的图纸入口 图4-4-10 “方块入口对话框,2绘制方块电路图的出入口,3连接方块电路,图4-4-13 完成后的母图,工程4 绘制数据采集器电路,4.生成并编辑子图,图4-4-14 Power模块的子图,图4-4-15 由方块电路生成的,“Process.SchDoc子图的端口,图4-4-16 Process模块的子图,工程4 绘制数据采集器电路,5.生成层次结构,图4-4-19 层次结构,1.新建PCB工程并启动原理图设计编辑器,2.编辑子图文件,1绘制Process模块,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“Process.SchDoc,保存图纸,在原理图上放置元件并连线,完成后的子图如图4-4-16所示。,4.3.3,自下而上设计层次电路,工程4 绘制数据采集器电路,图4-4-17 Input模块的子图,图4-4-18,Output模块的子图,2绘制其他模块,选择“文件“新建“原理图命令,新建原理图文件。用同样的方法绘制分别绘制Power模块的子图、Input模块的子图以及Output模块的子图。完成后,如图4-4-14、图4-4-17和图4-4-18所示。,3.由子图文件生成方块电路,1执行菜单命令“设计“HDL文件或图纸生成图表符,出现如图4-4-20所示的选择,待绘文件对话框。,图4-4-20 选择待绘制文件对话框,2选择想要生成方块电路的文件Process模块,单击“确定按钮,此时系统会自动,生成如图4-4-21所示的方块电路。在图纸适当位置单击鼠标左键放置该方块电路。,图4-4-21 由Process模块生成的方块电路,工程4 绘制数据采集器电路,3选择“设计“HDL文件或图纸生成图表符命令,用同样的方法生成其余三个方块电路。,4调整端口的位置以方便连线,将相同名称的端口连接起来。假设端口为总线端口,就要用总线连接,并放置网络标识。连线后的母图如图4-4-22所示。,图4-4-22。,图4-4-22 母图电路,工程4 绘制数据采集器电路,4.生成层次结构,1执行菜单命令“工程“Compile PCB 核心控制器.PrjPcb,或者在工程面板中选择“Projects“Compile PCB 核心控制器.PrjPcb来编译工程,编译后生成层次结构。,2执行菜单命令“报告“Report Project Hierarchy,系统就会生成设计层次报表“核心控制器.REP文档,并自动添加到当前工程中,如图4-4-23所示。,工程4 绘制数据采集器电路,图4-4-23 系统生成设计层次报表文档,工程4 绘制数据采集器电路,3双击翻开该文件,如图4-4-24所示。从图4-4-24可知,生成的报表中包含了本工程的原理图之间的相互层次关系。,图4-4-24 层次报表,5.修改错误,编译工程后,系统生成编译信息message,如图4-4-25所示。,图4-4-25 编译信息,工程4 绘制数据采集器电路,1.设计管理器切换原理图层次,2.从母图切换到子图,3.从子图切换到母图,1.新建工程,执行菜单命令“文件“新建“工程“PCB工程命令,命名为“核心控制器.PrjPcb,保存工程。,2.利用自下而上的方式绘制层次电路,1绘制子图,按照表4-4-1以及图4-4-1放置元件,并相应设置各元件参数。,表4-4-1 工程元件清单,Designator,LibRef,Footprint,Comment,Quantity,C1,C3,C4,C6,Cap,RAD-0.3,0.1uF,5,C5,C7,C8,Cap,RAD-0.3,0.01uF,3,C9,C11,Cap Pol2,POLAR0.8,10uF,3,D1,D Zener,DIODE-0.7,D Zener,1,J1,J7,Header 2,HDR1X2,Header 2,7,J8,Phonejack3,JACK/6-V3,Phonejack3,1,K1,K2,Relay-SPST,MODULE4,Relay-SPST,2,Q1,Q4,NPN,TO-226,NPN,4,R1,R3,Res2,AXIAL-0.4,10K,3,R4,R8,Res2,AXIAL-0.4,1K,5,S1,S3,SW-PB,SPST-2,SW-PB,3,U1,SN54ALS04BJ,J014,SN54ALS04BJ,1,U2,Bell,PIN2,Bell,1,U3,Optoisolator1,DIP-4,Optoisolator1,1,U4,Volt Reg,D2PAK,Volt Reg,1,U5,DS87C520-WCL,CERDIP40,DS87C520-WCL,1,U6,DM74ALS373N,N20A,DM74ALS373N,1,U7,M27128A3F1,FDIP28W,M27128A3F1,1,Y1,XTAL,R38,XTAL,1,4.3.4,层次原理图的切换,4.4 任务实施,工程4 绘制数据采集器电路,1绘制Power模块,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“Power.SchDoc,保存图纸,在原理图上放置元件并连线。,2绘制Input模块,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“Input.SchDoc,保存图纸,在原理图上放置元件并连线,完成后如图4-4-17所示。,Input模块和Process模块之间的连线主要有XIN1XIN4、KEY1和KEY2信号。需要依次放置相应的I/O端口,端口属性设置可参照表格4-4-2。,4.4 任务实施,表4-4-2 Input模块端口属性,名称,类型,I/O类型,XIN1XIN4,Right,Output,KEY1、KEY2,Right,Output,3绘制Process模块,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“Process.SchDoc,保存图纸,在原理图上放置元件并连线,完成后如图4-4-16所示。,Process模块和Input模块之间的连线主要有XIN1XIN4、KEY1和KEY2信号;Process模块和Output模块之间的连线主要有CTRL1CTRL4信号。相应的端口属性设置可参照表格4-4-3。,表4-4-3 Process模块端口属性,名称,类型,I/O类型,XIN1XIN4,Right,Input,KEY1、KEY2,Right,Input,CTRL1CTRL4,Left,Output,工程4 绘制数据采集器电路,4.4 任务实施,工程4 绘制数据采集器电路,4绘制Output模块,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“Output.SchDoc,保存图纸,在原理图上放置元件并连线,完成后如图4-4-18所示。,Output模块和Process模块之间的连线主要有CTRL1CTRL4信号。相应的端口属性设置可参照表格4-4-4。,表4-4-4 Output模块端口属性,名称,类型,I/O类型,CTRL1CTRL4,Right,Input,2建立母图,执行菜单命令“文件“新建“原理图命令,新建原理图文件,重新命名为“核心控制器.SchDoc。,执行菜单命令“设计“HDL文件或图纸生成图表符,在“Choose Document to Place对话框中选择想要生成方块电路的文件模块,单击“确定按钮,在图纸适当位置单击鼠标左键放置该方块电路。,对方块电路进行连线,完成后如图4-4-22所示。,4.4 任务实施,工程4 绘制数据采集器电路,3.生成层次结构以及层次报表,1生成层次结构,执行菜单命令“工程“Compile PCB 核心控制器.PrjPcb来编译工程,编译后系统自动生成层次结构。,2生成层次报表,执行菜单命令“报告“Report Project Hierarchy,系统生成设计层次报表“核心控制器.REP文档。,4.编译工程,在工程面板中选择“Projects“Compile PCB 核心控制器.PrjPcb来编译工程。查看“Messages面板中是否有错误提示,假设有那么检查原理图,按照需要进行改正。,5.保存所构建的电路,推出操作环境。,4.4 任务实施,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业管理 > 商业计划


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!