数据选择器的电路原理与功能

上传人:c****d 文档编号:242950541 上传时间:2024-09-12 格式:PPT 页数:20 大小:1.83MB
返回 下载 相关 举报
数据选择器的电路原理与功能_第1页
第1页 / 共20页
数据选择器的电路原理与功能_第2页
第2页 / 共20页
数据选择器的电路原理与功能_第3页
第3页 / 共20页
点击查看更多>>
资源描述
, , , , , ,*,数据选择器的电路原理与功能,用数据选择器实现函数,数据选择器及数据分配器,数据分配器的电路原理与功能,1,3.1,数据选择器,实现方式,定义,必要性,多路数据传输过程中,需要将其中,一路信号挑选出来进行传输,根据地址码的求,从多路输入信号中,选择其中一路输出的电路,在数据选择器中,通常用,地址输入信号来完成挑选数据任务,2,数据选择器其的功能相当于一个受控波段开关。,多路输入信号:,N,个。,输出:,1,个。地址码:,n,位。应满足,2,n,N,。,同理,一个,8,选,1,的数据选择器有,3,个地址输入端。,一个,4,选,1,的数据选择器,应有两个地址输入端,,它共有,2,2,4,种不同的组合,每一种组合可选择对应的一路输入数据输出。,3,一、,4,选,1,数据选择器,1,、逻辑电路,:,为使能端,又称选通端,输入低电平有效。,A,1,、,A,0,为地址信号输入端,,D,3,、,D,2,、,D,1,、,D,0,为数据输入端,,Y,为数据输出端,4,3,由真值表可写出输出逻辑函数式,2,、真值表:,4,选,1,数据选择器的真值表,1,0,0,0,0,0,1,0,0,0,1,0,0,0,0,0,1,0,0,1,0,1,0,1,0,1,0,1,0,1,1,0,1,1,0,0,0,1,1,1,1,使能端,0,5,为互补输出端,,为使能端,又称选通端,输入低电平有效。,MSI,器件,TTL 8,:,选,1,数据选择器,CT74LS151,1,、逻辑功能示意图,:,二、,8,选,1,数据选择器,D,7,、,D,6,、,D,5,、,D,4,、,D,3,、,D,2,、,D,1,、,D,0,为数据输入端,A,2,、,A,1,、,A,0,为地址信号输入端,Y,和,6,2,数据选择器,CT74LS151,的真值表,1,0,0,0,0,0,0,0,0,0,0,0,1,0,0,1,0,1,0,1,1,0,1,0,1,1,1,使能端,0,0,1,0,1,0,1,D,0,D,1,D,6,D,2,D,5,D,4,D,3,D,7,7,3,输出逻辑函数:,当,输出,Y=0,,数据选择器不工作,当,数据选择器工作,这时,8,3.2,数据分配器,多路数据分配器的功能正好和数据选择器的相反,它是根据地址码的不同,将一路数据分配到相应的一个输出端上输出。,输入信号,N,位地址码,N,位输出,(,A,B,C,),9,则译码器便成为一个数据分配器。,3,线一,8,线译码器,CT74LS138,构成的,8,路数据分配器。,3,线,8,线,MSI,译码器的逻辑功能?,如将译码器的使能端作为数据输入端,,二进制代码输入端作为地址信号输入端使用时。,10,一、实现原理:,任何一个,n,位变量的逻辑函数都可变换为,3.3,用数据选择器实现组合逻辑电路,数据选择器是一个逻辑函数的最小项输出器,最小项之和的标准式,K,i,的取值为,0,或,1,11,二、用数据选择器可很方便地实现逻辑函数,方法,:, 表达式对照法, 卡诺图对照法。,一、当逻辑函数的变量个数和数据选择器,的地址输入变量个数相同时,,可直接用数据选择器来实现逻辑函数,。,例,1:,试用数据选择器实现逻辑函数,Y,AB,AC,BC,。,(,1,)选用数据选择器。,逻辑函数,Y,中有,A,、,B,、,C,三个变量,,可选用,8,选,1,数据选择器,现选用,CT74LS151,。,12,写出最小项的表达式为:,写出,4,选,1,数据选择器的输出表达式,Y,(,2,)写出逻辑函数的标准与一或表达式,逻辑函数,Y,的标准与一或表达式为,13,Y,式中包含,Y,式中的最小项时,数据取,1,,,没有包含,Y,式中的最小项时,数据取,0,,,(,4,)画连线图,(,3,)比较,Y,和,Y,两式中最小项的对应关系,由此得,14,输出逻辑函数,:本位和,S,i,,向相邻高位的进位数为,C,i,二、,当逻辑函数的变量个数多于数据选择器的地址,输入变量个数时,应分离出多余的变量,将余下,的变量分别有序地加到数据选择器的地址输入端上,例,2,用双,4,选,1,数据选择器,CC14539,和非门构成一位全加器,解:,(,1,)设定变量,列真值表。,输入变量:,被加数,A,i,,加数,B,i,,来自低位的进位数,C,i-1,15,0,0,0,0,1,0,1,0,1,1,1,0,1,0,1,0,1,0,1,1,0,1,1,1,0,0,0,1,1,0,1,0,0,0,0,1,1,1,1,0,16,(,2,)写出输出逻辑函数表达式,(,3,)写出数据选择器的输出逻辑函数,CC14539,的输出逻辑函数为,17,(,4,)将全加器的输出逻辑函数式和,数据选择器的输出逻辑函数式进行比较。,设,S,i,1Y,、,A,i,A,1,、,B,i,A,0,时,则,18,当逻辑函数的变量数多于数据选择器的输入地址码,A,1,、,A,0,时,则,D,3,D,0,可视为是第三个(输入)变量,用以表示逻辑函数中被分离出来的变量。,(,5,)画连线图,19,作业 1,2,20,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!