组合逻辑电路设计实验报告

上传人:s****a 文档编号:214597457 上传时间:2023-05-30 格式:DOCX 页数:3 大小:10.27KB
返回 下载 相关 举报
组合逻辑电路设计实验报告_第1页
第1页 / 共3页
组合逻辑电路设计实验报告_第2页
第2页 / 共3页
组合逻辑电路设计实验报告_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述
组合逻辑电路设计实验报告1. 实验题目组合电路逻辑设计一: 用卡诺图设计 8421 码转换为格雷码的转换电路。 用74LS197产生连续的8421码,并接入转换电路。 记录输入输出所有信号的波形。组合电路逻辑设计二: 用卡诺图设计BCD码转换为显示七段码的转换电路。 用74LS197产生连续的8421码,并接入转换电路。 把转换后的七段码送入共阴极数码管,记录显示的效果。2. 实验目的(1)学习熟练运用卡诺图由真值表化简得出表达式(2)熟悉了解74LS197元件的性质及其使用3. 程序设计格雷码转化:真值表如下:卡诺图:电路原理图如下:七段码显示:真值表如下:卡诺图:电路原理图如下4. 程序运行与测试格雷码转化:逻辑分析仪显示波形:七段数码管显示:5. 实验总结与心得相关知识:异步二进制加法计数器满足二进制加法原则:逢二进一(1+1=10,即Q由1-0时有进 位。)组成二进制加法计数器时,各触发器应当满足: 每输入一个计数脉冲,触发器应当翻转一次; 当低位触发器由1变为0时,应输出一个进位信号加到相邻 高位触发器的计数输入端。集成4位二进制异步加法计数器:74LS197MR是异步清零端;PL是计数和置数控制端;CLK1和CLK2是两组时 钟脉冲输入端。D0D3是并行输入数据端;Q0Q3是计数器状态输出端。本实验中,把CP加在CLK1处,将CLK2与Q0连接起来,实现了内 部两个计数器的级联构成4位二进制即十六进制异步加法计数器。74LS197具有以下功能:(1)清零功能当MR=0时,计数器异步清零。本实验中将QI、Q3的输出连接与非门后到MR,就是为了当计数器输出10时(即1010),使得MR=0,实现清零,使得计数器重新从零开始。(2)置数功能当MR=1, PL=0,计数器异步置数。(3)二进制异步加法计数功能当MR=1, PL=1,异步加法计数。共阴极数码管共阴极数码管是把所有led的阴极连接到共同接点com,而每个led 的阳极分别为a、b、c、d、e、f、g及dp (小数点),如下图所示。图 中的8个led分别与上面那个图中的adp各段相对应,通过控制各个 led的亮灭来显示数字。
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸设计 > 毕设全套


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!