DSP系统硬件结构DSP芯片是一种特殊结构的微处理器为了快速

上传人:m**** 文档编号:168599519 上传时间:2022-11-11 格式:DOCX 页数:5 大小:20.64KB
返回 下载 相关 举报
DSP系统硬件结构DSP芯片是一种特殊结构的微处理器为了快速_第1页
第1页 / 共5页
DSP系统硬件结构DSP芯片是一种特殊结构的微处理器为了快速_第2页
第2页 / 共5页
DSP系统硬件结构DSP芯片是一种特殊结构的微处理器为了快速_第3页
第3页 / 共5页
点击查看更多>>
资源描述
的的范德萨的地方爱的规格爱你啊好文章第3章C54x DSP系统硬件结构DSP 芯片是一种特殊结构的微处理器,为了快速地实现数字信号处理运算,采用了流水线 指令执行结构和相应的并行处理结构,可在一个周期内对数据进行高速的算术运算和逻辑运 算。本章主要介绍C54x DSP芯片的硬件结构,重点对芯片的引脚功能、CPU结构、内部存储 器、片内外设电路、系统控制以及内、外部总线进行讨论。3.1 C54x DSP的基本架构TMS320 C54x DSP (简称C54x)是TI公司为实现低功耗、高速实时信号处理而专门设计的16 位定点数字信号处理器。其内核包含在第1章已经讨论过的哈佛结构和高级算术特点中。另 外,C54x还具有多总线结构以及强大的片上外设,具有高度的操作灵活性和运行速度,适应 远程通信等实时嵌入式应用的需要,现已广泛地应用于无线通信系统中。3.1.1 C54x DSP的基本结构图一块DSP芯片上集成CPU、片内存储器、外围电路、总线以及外部总线接口。图3-1所示为 TMS320C54x基本结构框图,它包含了主要模块和总线结构。图3-2所示为TMS320C54x功能 结构图。与传统微处理器相比较, DSP 最显著的结构特点是具有高效存取数据、单周期乘法 器和零开销硬件循环等。3.1.2 C54x DSP的主要特征1. 具有快速处理性能的CPU部分CPU是DSP芯片中的核心部分,CPU内的硬件构成决定其指令系统的性能。采用了流水线指令 执行结构和相应的并行处理结构,可在一个周期内对数据进行高速的算术运算和逻辑运算, TMS320C54x的CPU包括以下几部分:(1) 先进的多总线结构,包括1条程序总线、 3条数据总线、 4条地址总线和外设总线;(2) 40位算术逻辑单元(ALU),包括1个40位的桶形移位寄存器和2个独立的40位累 加器;(3) 17X17的并行乘法器,并与1个40位的专用加法器配合,用于非流水线的单周期乘/ 累加操作;DSP芯片技术及工程实例第3章C54x DSP系统硬件结构图3-1 TMS320C54x基本 结构框图图 3-2 TMS320C54x 功能结构图(4) 比较、选择和存储单元,用于维特比运算中的加/比较选择;(5) 指数编码器,可以在单周期内计算40位累加器的指数值;(6) 2个地址生成器,包括8个辅助寄存器和2个辅助寄存器算术单元;(7) 双内核结构(只适用于C5420).2. 具有哈佛结构的存储器系统(1) 具有独立的程序存储器和数据存储器,可同时访问,使许多处理运算比传统的冯诺 依曼结构有效得多。(2) 具有192 K字可寻址存储空间,包括片内、外64 K字程序存储空间,片内、外 64 K字数字存储空间和片外64 K字的I/O空间。其中一些型号DSP的程序存储器空间 可扩展至 8 M 字,例如 TMS320C548、TMS320C549、TMS320C5402、TMS320C5410 和 TMS320C5420.(3) 提供一定容量的片内存储器,片内存储器配置因型而异,包括片内ROM和RAM,通过 内部多总线, CPU 可以同时、快速地访问它们,以实现并行处理。但对于外部存储器, DSP 提供了外部接口,它与内部多总线结构复接,但外部只有一组I/O接口线,所以不能在单周 期内并行实现读写操作。3. 片内外设和专用电路除了 DSP内核外,DSP芯片上还需配置一些外设专用器件。这些器件可以与DSP内核平行操 作,只占用很小的内核指令周期,依靠这些器件无缝出入DSP处理内核的能力,可大大提高DSP处理数据的能力。TMS320C54x的片内外设和专用电路采用模块化的结构设计,常见的外 设包括以下几种。(1) 可编程软件等待状态发生器。(2) 可编程分区转换逻辑电路。(3) 可采用内部振荡器或外部时钟源的片内锁相环(PLL)时钟发生器。(4) 外部总线接口可以禁止或允许外部数据总线、地址总线和控制线的输出。(5) 数据总线具有总线保持功能。(6) 可编程定时器。(7) 8位并行主机接口(HPI),有些产品还包括扩展的8位并行主机接口(HPI8)和16 位并行主机接口(HPI16).(8) 片内的串行口按不同的型号分为全双工串口(支持8位和1 6位数据传送)、时分多路 (TDM)串口和缓冲(BSP)串口。C54x系列定点DSP芯片共享同样的CPU内核和总线结构,但每一种器件片内存储器的配置和 片内外设不尽相同。表3-1列出了 TMS320C54x系列DSP基本配置汇总。表3-1 TMS320C54x 系列DSP基本配置汇总表型 号电压/Vcorel/O片内存储器RAM/KBROM/KBDAT/PRO/B 夕卜 设 McBSPTimerHPIDMAMIPS 封 装 C54011.83.384128K/2M228 位 6 通道 50144LQFP/ 144BGAC54021.6/1.83.3328/32128K/2M/128K/16M2/31/28 位 6 通道 100/160144LQFP/144BGAC54041.53.332128128K/16M328/16 位 6 通道 120144LQFP/144BGA续表型 号电压/VcoreI/O片内存储器RAM/KBROM/KBDAT/PRO/B 外 设 McBSPTimerHPIDMAMIPS 封装 C54071.63.380256128K/16M328/16 位 6 通道 120144LQFP/144BGAC54091.51.83.36432128K/16M318/16 位 6 通道 80160144LQFP/144BGAC54101.52.53.312832128K/16M318/16 位 6 通道 100160144LQFP/144BGAC54161.5/1.63.325632128K/16M318/16 位 6 通道 120/160144LQFP/144BGAC54201.83.32000128K/16M6216 位 12 通道 200144LQFP/144BGA4. 指令系统在 TMS320C54x 的指令系统中,具有单指令重复和块指令重复操作指令, 32 位长操作数指令, 同时读入 2 个或 3 个操作数的算术指令。支持存储器块传送指令,能并行存储和并行加载的 算术指令,支持条件存储指令及中断快速返回指令。5. 执行速度对TMS320C54x而言,其执行单周期定点指令时间为25/20/15/12.5/10 ns (对应每秒指令 数分别为 40/50/66/80/100 MIPS).6. 电源和功耗TMS320C54x DSP 芯片可采用 5 V、3.3 V、3 V 和 1.5 V、1.8 V 或 2.5 V 的超 低电压供电。而且其功耗可采用下降指令IDLE1、IDLE2和IDLE3来控制,以便使DSP工作在 节电模式下可控制关断CLK0UT信号。7. 芯片仿真功能具有符合IEEE1149.1标准的片内仿真JTAG接口,其主要功能是用于与主机相连接,实现芯 片的仿真与测试。3.2 总线结构 按照结构来区分,又可将总线分成内部总线和外部总线,本节只介绍内部总线,外部总线的 结构和功能将在 3.8 节介绍。为了提高CPU高度的并行性,达到最大的处理能力,例如在单周期内完成算术、逻辑和位操 作等运算,TMS320C54xDSP片内采用多总线结构,用8条总线,可同时对程序指令和数据进 行双访问,这8条16位的总线包括4条程序/数据总线和4条地址总线。另外,CPU访问片 内外设是通过在片双向总线来实现的,如图3-2所示的功能结构图。正是这种改进型哈佛总 线结构,形成了支持高速指令执行的硬件基础。(1) 程序总线(PB):传送来自程序存储器的指令代码和立即数。(2) 3组数据总线(CB、DB和EB):负责将片内的各种元器件相互连接,如CPU、数据地址 产生逻辑、程序地址产生逻辑、片内外设和数据存储器等。其中,CB和DB总线传送从存储 器读出的数据,即“读”操作使用的数据总线;EB总线传送向存储器写入的数据,即“写” 操作使用的数据总线。(3) 地址总线(PAB、CAB、DAB、EAB):负责传送执行指令所需的地址。(4) 在片双向总线: TMS320C54x 用一组双向的片内总线访问片内外设,这组总线轮流使 用 DB 和 EB 与 CPU 连接。用这组总线进行读/写操作需要两个或更多的周期,具体所需周期数 取决于片内外设的结构。TMS320C54x能利用两个辅助寄存器算术单元(ARAU0和ARAU1)在同一个周期内生成两个数据 存储器地址,可实现片内 RAM 的双访问功能。表3-2列出了各种不同类型的总线访问形式。从表中看到,C54x器件在任何给定的机器周期 内可执行4个并行存储器操作:1次取指、读取2个操作数和写1个操作数。或通过CB、DB、 PB总线同时取操作数,可在一个机器周期内完成从数据存储器读双数据同时从程序存储器读 一个常数的3个操作数读取,而片上外设的读、写则是通过DB和EB总线轮流与CPU连接完 成,所以使用这组总线进行读/写操作需要两个或更多的周期。表3-2 C54x DSP读/写操作占 用总线情况读/写方式地址总线PABCABDABEAB程序总线PB数 据 总 线CBDBEB程序读 W 程序写 W 单数据读 W 双数据读 WW32位长数据读 V (hw) V (lw) V (hw) V (lw)单数据写数据读/数据写VVVV双数据读/系数读VVVV 丁丁外设读丁丁外设写VV3.3存储器结构TMS320C54x DSP存储器采用改进型哈佛结构。与冯诺依曼结构的存储器相比较,哈佛结构 的程序/数据总线和空间是分开的,冯诺依曼结构的程序/数据总线和空间是合二为一的, 而改进型哈佛结构的部分程序/数据空间可交叉,因此提供了高度的并行性。3.3.1 DSP存储器空间的划分C54x DSP的存储空间共192 K字,由3个独立可选的存储空间组成,包括64K字的程序存 储空间、64 K字的数据存储空间和64 K字的I/O空间。其中有些型号芯片的程序空间 还可以进一步扩展。存储器分为片内存储器和片外存储器。片内存储器有3种类型:双访问RAM (DARAM)、单 访问RAM(SARAM)和ROM. RAM总是安排到数据存储空间,但也可以配置在程序存储空间。C54x 片上还有26个映射到数据存储空间的CPU寄存器和外设寄存器。ROM 一般映射到程序存储空 间,也可以部分地映射到数据存储空间。在TMS320C54x DSP中,片外存储器主要包括程序存 储器、数据存储器、I/O空间。与片外存储器相比,片内存储器不需插入等待状态,成本低, 功耗低。但是,片外存储器具有寻址较大存储空间的能力,而片内存储器寻址存储空间较小。 C54x通过设置处理器工作方式状态寄存器(PMST)中的3个状态位MP/MC、OVLY和DROM (详 见3.4.1节),可以很方便地“使能”和“禁止”程序与数据空间中的片内存储器。(1) MP/MC 位MP/MC 位决定是否使用片内 ROM.若MP/MC=O,称微计算机模式,片内ROM使能并能够访问。若MP/MC=1,称微处理器模式,表示片内ROM无法访问。(2) OVLY 位OVLY 位决定是否让数据存储器映射到程序存储器空间。若OVLY=O,片内RAM只映射到数据存储空间。若OVLY=1,片内RAM同时映射到程序和数据存储空间。(3) DROM 位DROM位决定是否让部分程序存储器映射到数据存储器空间。若DROM=0,片内ROM不映射到数据存储空间。若DROM=1,部分片内ROM映射到数据存储空间。DROM位的用法与MP/MC位的用法无关。不同的C54x的数据和程序存储区分配并不完全相同。 图3-3(a)所示为TMS320C549存储器空间分配图,图3-3(b)所示为TMS320C5416存储器空间 分配图,从图中可以看到在任何一个存储空间内,RAM、ROM都可以驻留在片内或者片外,但 需要通过对3个状态位MP/MC、OVLY和DROM的设置来配置。图 3-3 存储器空间分配图图 3-3(续)所有C54x DSP器件提供一定数量的片内ROM和RAM, DSP有两种类型的RAM,包括双寻址 RAM (DARAM)和单寻址RAM (SARAM)。表3-3列出了不同C54x系列DSP片内各种存储器的 配置。1. 片内 ROM片内ROM是程序存储器的一部分,对某些DSP器件来说,也可是数据存储空间的一部分,如 C5402。当MP/MC设置为0时,可以映射到程序存储空间的ROM为4 KB;当DROM设置为1 时,可以映射到数据存储器空间的ROM为4 KB。不同芯片的片内可用ROM容量是不一样的, 见表3-3。对于ROM少的DSP器件(2 KB) , ROM中含有自举加载器,在程序启动时,将用 户的代码从慢的外部ROM、串口,或JTAG加载到内部存储器,这样可以加快程序的运行速度。 对于具有较大ROM的器件,部分ROM可以映射到数据和程序空间,用户提供的代码或数据以 目标文件格式写入ROM, TI公司可以将程序掩膜到该ROM中。2. 片内双寻址RAM(DARAM)所谓DARAM,就是在一个指令周期内,CPU可对其进行读和写两次存取操作,DARAM由块组成, CPU能在每个周期内对同一块DARAM进行读和写。DARAM总是映射在数据存储器空间,用于存 储数据,当 OVLY 设置为 1 时,它也可同时映射在程序存储器空间,用于存储程序代码。 表 3-3 常 见 的 C54x 系 列 DSP 片 内 存 储 器 配 置 KB 存 储 器 类 型 C541C542C543C545C546C548C549C5402C5416C5420ROM282248482164160程序ROM202232322164160程序/数据R0M800161600400DARAM510106688166432SARAM0000024240641603.片内单寻址 RAM(SARAM) 在一个指令周期内只能进行一次读或写操作SARAM也由块组成,与DARAM 样,SARAM总是 映射在数据存储器空间,用于存储数据,当0VLY设置为1时,也可同时映射在程序存储器空 间,用于存储程序代码。4. 存储器映射寄存器CPU 内部专用寄存器和片上外设寄存器总是映射在数据存储器的0 页上,对它们的访问很简 单,存储器映射访问提供了一种方便途径,用于寄存器的存储和恢复,也用于累加器与其他 寄存器之间的信息传递。3.3.2 程序存储器程序存储器空间存放要执行的指令和执行中所用的系数表。C54x DSP可以寻址64 K字的程 序存储空间。但也有一些型号的DSP可以扩展到8 M字,如C548、C549、C5410、C5402和 C5420。下面分别讲述程序存储器的组织、片内ROM的安排、扩展程序存储器等内容。1. 程序存储器空间的配置 程序存储器空间由片内和片外程序存储器组成。如前所述,片内程序空间的组织主要通过设 置MP/MC、OVLY位来实现。表3-4列出了各种C54x芯片片内程序存储器配置情况。MP/MC和 OVLY位决定了哪个片内存储器在程序空间中可用。例如,当OVLY设置为1时,DARAM或SARAM 才能被配置到程序存储器空间;而只有当MP/MC设置为0时,片内ROM才可用。MP/MC是DSP 的一个外部引脚,设置MP/MC状态有两种方法,一种是直接给MP/MC引脚低电平或高电平, 当DSP器件复位时,MP/MC引脚的逻辑状态被传送到PMST寄存器的MP/MC位。另一种方法是 用户通过软件来设置或清除PMST寄存器的MP/MC位,以便禁止或使能片内ROM。如果片内存 储器配置到程序存储器中,则芯片在访问程序存储器时会自动访问这些存储单元。当 PAGEN 产生了一个不在片内存储器的地址时,会自动使用一个外部总线操作。C54x器件程序存储器 空间配置图如图3-3(a)和图3-3(b)所示。表3-4 TSM320C54x芯片片内程序存储器配置KB 型号ROMDARAM(OVLY=1)SARAM(OVLY=1)TMS320C541285-TMS320C542210-TMS320C543210-TMS320C545486-TMS320C546486-TMS320C548 2824TMS320C54916824TMS320C5402416-TMS320C541616856TMS320C5420-32168 2. 片内 ROM 的组织和内容为了增强处理器的性能,将片内ROM再细分为若干块,这样就可以在片内ROM的一个块内取 指的同时又在别的块中读数据。图3-4所示为各种C54x器件的片内ROM分块图。根据C54x 器件的不同,ROM可以组织为2 KB、4 KB或8 KB的块。图3-4 C54x器件片内ROM分块图(1) 对于2K-ROM器件,其ROM块为2 K字。(2) 对于4K-ROM和28K-ROM器件,其ROM块为4 K字。(3) 对于16K-ROM和48K-ROM器件,其ROM块为8 K字。C54x的片内ROM容量有大(28K或48K字)有小(2K或4K字),但对于程序存储器空间的最 高2K字程序空间(F800hFFFFh),容量大的片内ROM (C541/C545/C546)可以把 阿道夫 的 范德萨 啊订单式
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑环境 > 建筑资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!