单晶片微处理机简介

上传人:tia****nde 文档编号:253022875 上传时间:2024-11-27 格式:PPT 页数:46 大小:358.32KB
返回 下载 相关 举报
单晶片微处理机简介_第1页
第1页 / 共46页
单晶片微处理机简介_第2页
第2页 / 共46页
单晶片微处理机简介_第3页
第3页 / 共46页
点击查看更多>>
资源描述
按一下以編輯母片標題樣式,*,ISU EE,*,按一下以編輯母片,第二層,第三層,第四層,第五層,單晶片微處理機簡介,單晶片微處理器之應用與功能需求,單晶片微處理機之功能模組,周邊模組之控制方法,單晶片系統之設計與發展,1,ISU EE,簡介,單晶片微處理器主要義涵,整個微處理機系統搭配簡單周邊模組與輸出入介面以單晶片型態完成,,單晶片微處理器中包含系統運作所需之周邊模組與模組驅動程式、系統程式與應用程式。,國內外有許多晶片公司,分別針對不同應用,設計有許多種單晶片微處理機系列,如:8051、PIC、ARM、等等。,2,ISU EE,單晶片微處理器之應用與功能需求,目前各類之電子與家電產品,皆可看到單晶片微處理機之蹤跡。如:電子表、微電腦控制洗衣機、防盜器、溫度控制器、電子耳溫槍、.等等。,舉凡對現實環境之量測、監控與互動裝置皆可看到單晶片系統之蹤影。,3,ISU EE,環境、單晶與數位系統互動示意圖,環境參數,量測與轉換,數位訊號轉換為環境參數、訊號、驅動訊號、等,類比連續,物理量,量化離散,數位訊號,其他數位系統,資訊串列,現實環境,資訊處理,如:計 算、儲存、分析等。,時間管理,如:計時、定時、量測等。,資料通訊,4,ISU EE,單晶片微處理機之功能模組,單晶片微處理機常見之功能模組有:,CPU 核心、監督單元,RAM與EEPROM/Flash ROM,計時/計數器,基本I/O埠、串列傳輸,ADC/DAC、PWM、audio、RF.等等,5,ISU EE,單晶片微處理機之架構,CPU 核心,基本I/O 埠,計時/計數器,ADC,DAC,PWM其它,EEPROM/,Flash ROM,Timing generate,PLL/Clock,Monitor,Reset,Power up,Brown out,Sleep mode,Watchdogs,Interrupt control,Series I/O:,UART,I,2,C,Compare,Capture,6,ISU EE,中央處理單元(CPU)核心,CPU核心由暫存器、算數與邏輯運算單元與控制單元、指令解碼器與指令集所組成。根據指令集之設計技術,可分為複雜指令集(CISC)與精簡指令集(RISC)核心。,複雜指令集:指令數目多(數百個)、多位元組指令、指令週期長、指令功能強、運算元定址模模式多。,精簡指令集:指令數目少(數十,一般約50個指令左右)、以單字元組指令為主(一個指令只需一字元,適合使用管線化 pipeline 加速技術)、指令週期短,但指令功能較弱、運算元定址模模式少。,7,ISU EE,RAM與EEPROM/Flash ROM,隨機存取記憶體(RAM)供CPU核心儲存各類資料。,可讀寫式唯讀記憶體(EEPROM/Flash ROM)供存放程式或永久性資料,一般可透過線上寫入之動作做修改。,由於單晶系統之指令位元數有限,記憶體系統可能採用分頁技巧或暫存器定址模式,以便節省運算元之定址位元。,8,ISU EE,監督單元(monitor unit),對系統穩定性與多元應用之需求,單晶片微處理器皆設計監督單元,負責執行監督與管理系統,,系統重置(Reset),電源啟動(Power up),電源耗弱(Brown out),睡眠模式(Sleep mode),看門狗(Watchdogs),中斷控制器(Interrupt control),9,ISU EE,系統重置(Reset),可分成熱機重置(hot reset)與冷機重置(cold reset)。,冷機重置(cold reset)指的是電源剛啟動之重置動作,此時單晶系統內之記憶體與暫存器皆處於未使用狀態,其內容為隨機之數值(不可預測),熱機重置(hot reset)指的是正常使用中,因各種異常訊號或使用者設定,產生系統重置情況,此時單晶片系統內之記憶體與暫存器皆已設定資料。,10,ISU EE,啟動電源管理概念,電源,重置訊號,重置訊號,電源未穩定前之,重置產生誤動作,誤動作,可應用,啟動計時器避免,電源,應用Power on reset避免誤動作,Power on,重置訊號,Power on reset,電路,11,ISU EE,各種常見電源不穩定現象,瞬間脈衝,接地雜訊,電源故障,電源耗盡,12,ISU EE,電源brown out現象偵測,偵測到,VTbor,偵測不到,V,bor,T,bor,13,ISU EE,睡眠模式(Sleep mode)與看門狗計時器(Watchdogs timer),睡眠模式:,單晶系統設計睡眠模式或省電模式。如此,便可在非使用時期停止系統運作或降低運作之功率,達成節能與延長操作時間的目的。因此,設計有睡眠模式之控制,包含設定與喚醒之機制。,看門狗計時器(Watchdogs timer):,為預防長時間當機之事件發生,單晶片微處理機提供看門狗計時器(Watchdogs timer),定時檢視系統是否正常,或將系統由睡眠模式喚醒。,14,ISU EE,中斷控制器(Interrupt control),中斷控制器管理功能包括中斷向量、中斷致能與遮罩、中斷優先權、中斷旗標等。,中斷向量:發生中斷時,CPU需執行之中斷服務程式所在之位址。單晶片微處理機一般使用固定向量模式。,中斷致能與遮罩:各周邊模組之中斷功能可透過中斷控制器加以致能(使周邊產生中斷)、遮罩(使周邊無法產生中斷)。,中斷優先權:當有不同周邊產生中斷訊號時,依中斷優先權執行對應之中斷服務程式。優先權高之中斷將優先執行,優先權高之中斷訊號,可中斷優先權低之服務程式。,中斷旗標:當有周邊產生中斷訊號時,同時會設定周邊模組之中斷旗標,供CPU辨識中斷來源。,15,ISU EE,時脈產生器(Timing generate),數位系統運作需要有一基本之系統時脈。並以此為基礎訊號,乘除某些數值,以便得到各周邊模組所需之工作時脈。,單晶系統中常以簡單之振盪晶體或RC振盪電路產生基本時脈訊號。,若要產生更高之系統時脈,可應用鎖相迴路(phase lock loop,PLL)時脈合成器,若要產生較低之時脈,可經由計數器除頻產生系統時脈,。,16,ISU EE,RC振盪電路,17,ISU EE,除頻電路之基本方塊圖,M-1,比較器,計數器,clcok,重置/reset,相等,clock/M,18,ISU EE,相鎖迴路時脈合成器方塊圖,f,sys,電壓控制振盪器,相位偵測器,迴路濾波器,除頻N,F,osc,19,ISU EE,計時/計數器,計時/數模組為單晶片系統之重要模組。,輸入訊號透過預除器(Prescaler),使時脈速率降低與獲得較穩定訊號。,計數後之輸出,通過後除器(Postescaler),可將計數結果分群輸出或降低模組計數輸出速率。,妥善應用計時器模組所輸出之計數數值,可設計各種周邊應用模組。,捕抓(capture)模組,比較(compare)模組,脈波寬調變(pulse width modulation)模組。,20,ISU EE,計時(計數)器模組架構,預除器,計時器,或,計數器,後除器,F,OSC,F,_timer,/M,F,_timer,Timer,overflow,or equal,控制暫存器,狀態暫存器,其它模組,計數數值,21,ISU EE,馬錶訊號&超聲波測距訊號-捕抓(capture)模組應用,22,ISU EE,捕抓(capture)模組之基本架構圖,輸入腳位,預除器,或,邊緣偵測,資料暫存器,計時器,控制暫存器,狀態暫存器,捕捉致能,23,ISU EE,比較(compare)模組之基本架構圖,資料暫存器,比較器,計時/數器模組,暫存器,控制暫存器,狀態暫存器,輸出控制,輸出腳位,相等,控制特殊模組,24,ISU EE,PWM訊號與基本應用概念,週期,Duty cycle,PWM 訊號,低通,對應於Duty cycle,直流平均訊號,25,ISU EE,基本I/O埠,單晶系統之基本輸出入模組,可設定規劃各模組位元之輸出入方向(輸入、輸出或雙向)。,輸出埠之設計模式,有開集(汲)級輸出、三態輸出、圖騰柱輸出,以及是否資料緩衝(buffer)。,推動能力從數mA至數十mA,一般推動能力之流入電流(汲入sink)與流出電流(源出source)驅動力不同。,輸入埠之設計模式,有弱提升電阻(pullup resistance)輸入模式、史密特觸發模式、資料閂鎖(latch)模式等。,在省電模式底下,使用者需依照資料手冊與系統設計將所有輸出入埠設定至省電狀態。,26,ISU EE,同步傳輸&非同步傳輸,傳輸時脈,資料位元,資料位元,傳輸時脈,27,ISU EE,ADC與DAC,ADC:類比數位轉換過程,若希望轉換完成之數位資訊保持所有原類比訊號之特徵。需依取樣定理(sampling theorem)取樣。,DAC:將數位資訊轉換為類比訊號之轉換過程。,取樣定理:取樣時間,為類比訊號之最高頻率,28,ISU EE,類比訊號轉換數位資訊之轉變過程,3,6,7,4,.,取樣,維持,ADC,連續類比訊號,離散類比訊號,離散數位資訊,29,ISU EE,類比轉數位(ADC)基本架構圖,類比輸入,資料暫存器,控制暫存器,狀態暫存器,類比轉數位(ADC),取樣維持電路,取樣,轉換格式,開始轉換,轉換完成,30,ISU EE,數位資訊轉換為類比訊號轉變過程,3,6,7,4,.,低通濾波器,ADC,一階維持重建,離散數位資,訊,離散類比訊號,連續類比訊號,31,ISU EE,數位轉類比(DAC)基本架構圖,資料暫存器,數位轉類比(DAC),類比輸出,重建濾波器電路,32,ISU EE,周邊模組之控制方法,一般可分為兩類:1、直接控制模式,2、互動控制模式。,直接控制模式:設定後周邊模組自行運作不需額外控制,如:基本之數位輸出/輸入埠、或PMM模組。,互動控制模式:CPU與周邊模組需透過一來一往之交握(handshake)程序、或答詢過程,才能完成正確之控制。一般依互動處理方式,分諮詢控制式與中斷控制式。,33,ISU EE,周邊模組直接控制模式,處理模組資料,開始,繼續,設定模組控制資料,開始,繼續設定,設定流程,處理流程,34,ISU EE,周邊模組諮詢控制模式,設定模組控制資料,開始,繼續設定,是否資料備妥,處理模組互動資料,清除相關狀態旗標,開始,繼續諮詢,是,否,設定流程,處理流程,35,ISU EE,周邊模組中斷控制模式,模組中斷服務程式,模組產生中斷,中斷返回,設定模組控制資料,設定模組中斷向量,啟動模組與系統中斷功能,開始,繼續,設定流程,處理流程,36,ISU EE,中斷服務程式之設計規則,使用中斷控制功能必須將中斷服務程式,設定至對應之中斷向量。,中斷服務程式必需執行下列步驟:,遮罩低階或全部中斷,避免中斷期間再中斷。,檢查中斷旗標,確定中斷源是那一周邊所產生。,暫存器保存與還原。,迅速處理中斷資料。,清除中斷旗,使下次中斷訊號可繼續產生。,中斷服務程式必需以最短之時間結束,避免影響系統正常運作。,中斷服務程式之資料區,避免因中斷過程影響資料之完整性。,37,ISU EE,中斷服務程式流程圖,檢查中斷旗標,是否模組中斷,中斷訊號,中斷返回,遮罩低階或全部中斷,保存CPU之暫存器,還原CPU之暫存器,中斷致能,處理模組互動資料,清除相關中斷旗標,是,是,38,ISU EE,單晶片系統之設計與發展,系統設計開發過程包括有,規格設定分析、,系統架構設計、,軟應體功能劃分、,功能模擬與驗證、,功能與系統測試、,系統修改,39,ISU EE,單晶片之整合發展環境(integrate development environment,IDE),系統設計開發過程繁瑣,整合發展環境將所有功能整合在單一軟體界面,包括有:,專案管理、,文件編輯與編譯、,執行(模擬、執行、下載執行)、,偵錯功能、,記憶體檢視、,反組譯功能、,及其他檢查與控制功能,40,ISU EE,單晶片微處理器學習流程,瞭解基本之單晶架構與周邊模組關係及各模組之用
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!