资源描述
,-,第,*,页,数字电子技术自测练习第,2,章 门电路,数 字 电 子 技 术 自 测 练 习,第,2,章 门电路,单项选择题,填空题,1,-,数字电子技术 第,2,章 门电路 单项选择题,1,、如果将,TTL,与非门作非门使用,则多余输入端的处理方法为,(),。,全部接高电平,A,部分接高电平、部分接地,B,全部接地,C,部分接地、部分悬空,D,分 析 提 示,与非门的输入端为相与逻辑关系。,依逻辑式,A,1=,A,,多余输入端应为逻辑,1,,即接高电平。,2,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,2,、图示电路中均为,CMOS,门,多余输入端接错的是,(),。,A,AB,&,B,AB,&,悬空,C,A,1,B,D,AB,1,分 析 提 示,各门输出端所标示的关系式是所要求实现的逻辑关系。,图,A,,实际,输出逻辑表达式为,。,图,B,,,CMOS,门的输入端不允许悬空,电路不能正常工作。,图,C,,实际,输出逻辑表达式为,。,图,D,,实际,输出逻辑表达式为,。,3,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,3,、下列各种门中,输入端、输出端可以互换使用的是,(),。,三态门,A,OC,门,B,CMOS,传输门,C,TTL,门,D,分 析 提 示,CMOS,传输门,以,MOS,管源极、漏,极作输入、输出端。,因,MOS,管的源极、漏极可互换使,用,所以,CMOS,传输门的输入、输出,端可互换使用。,4,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,4,、下列各种门中,输入信号即可以是数字信号又可以是模拟信号,的是,(),。,三态门,A,OC,门,B,CMOS,传输门,C,TTL,门,D,分 析 提 示,控制端 、时,,输入信号,u,i,的范围为,0V V,DD,输出表达式为,高阻态,TG,5,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,AB,Y,&,&,V,CC,R,CD,5,、如图所示,OC,门组成的电路,可等效为,(),。,与非门,A,或非门,B,与或非门,C,异或门,D,分 析 提 示,由图示电路写出输出逻辑表达式并变形:,输出函数和输入变量为与或非逻辑关系。,6,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,A,A,&,10k,B,Y,1,B,A,1,10k,B,Y,2,C,A,Y,3,&,1,B,C,D,6,、图示均为,TTL,门,能实现表达式所要求逻辑功能的是,(),。,D,A,=1,Y,4,分 析 提 示,图,A,,接,10k,电阻的输入端为逻辑,1,,输出逻辑表达式为,,和所要求的逻辑功能相同。,图,B,,接,10k,电阻的输入端为逻辑,1,,输出逻辑表达式为,。,图,C,,接地,的输入端为逻辑,0,,输出逻辑表达式为,。,图,D,,,输出逻辑表达式为,。,7,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,+,V,DD,Y,&,1,A,100k,B,7,、图示为,CMOS,与或非门,输出逻辑表达式为,(),。,A,B,C,D,分 析 提 示,接,V,DD,的,输入端为逻辑,1,;,因,MOS,门的输入电流为,0,,接,100k,电阻的输入端为逻辑,0,。,输出逻辑表达式为,8,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,A,1,TG,Y,1,B,C,8,、图示电路中均为,CMOS,门,输出逻辑表达式为,(),。,C,D,不能正常工作,分 析 提 示,当,C=0,时,传输门,TG,为高阻态输出,后边,CMOS,或非门的一个输入端相当于悬空,是不允许的。,A,B,9,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,A,&,100k,Y,EN,=1,B,C,V,DD,9,、图示电路中均为,CMOS,门,输出逻辑表达式为,(),。,D,C,B,A,分 析 提 示,由各门的逻辑功能有,时,;时,。,即 。,10,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,10,、图示各门电路,能实现真值表所要求功能的是,(),。,A B Y,0 0 1,0 1 0,1 0 0,1 1 0,真 值 表,A,AB,Y,&,V,CC,R,B,&,Y,EN,A,B,C,A,&,B,Y,D,A,1,Y,B,分 析 提 示,由真值表写出逻辑表达式,图,A,为,OC,与非门,。,图,B,为三态与非门,。,图,C,为与非门,。,图,D,为或非门,。,高阻态,11,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,11,、,OC,门组成的电路如图所示,其输出逻辑表达式为,(),。,A,Y,&,&,V,CC,R,C,B,A,B,C,D,分 析 提 示,图中,2,个,OC,与非门输出端并联,外接电阻和电源,为正确的连接方式。上边门的输出逻辑表达式为 ,下边门的输出逻辑表达式为 ,“线与”得输出函数逻辑表达式:,12,-,数字电子技术,数字电子技术 第,2,章 门电路 单项选择题,12,、,下列逻辑门中,可以实现“线与”逻辑的门是,(),。,TTL,与非门,A,OC,门,B,三态输出门,C,CMOS,逻辑门,D,分 析 提 示,“线与”是指不用与门电路,而是通过将几个门的输出端并联实现逻辑与关系。只有,OC,门才可无条件的将几个门的输出端并联。,13,-,数字电子技术,数字电子技术 第,2,章 门电路 填空题,1,、,门是一种输出端允许相互连接的特殊,TTL,门电路,,将多个这种门的输出端连接在一起,其总的输出为各个门输出的逻辑,与,这样实现的逻辑与称为,。,参 考 答 案,OC,门 线与,分 析 提 示,OC,门,即集电极开路门,其内部电路输出级晶体管为集电极开路形式。,几个,OC,门的输出端连接在一起,在输出端即内部电路的输出级晶体管集电极外接一个电源和电阻,以保证输出级晶体管正常工作,其总的输出为各个门输出的逻辑与,这种不用与门电路所实现的逻辑与称为“线与”。,14,-,数字电子技术,数字电子技术 第,2,章 门电路 填空题,2,、三态门除了“,0”,或“,1”,两种输出状态外,还具有高阻输出的第三,态即,态,此时三态门输出端与其它电路的连接相当于,。,参 考 答 案,高阻 断开,分 析 提 示,三态门有三种输出状态,即输出高电平(逻辑,1,)、输出低电平(逻辑,0,)、输出,高阻态。,高阻态,输出时,门的输出端和内部相当于,断开。,15,-,数字电子技术,数字电子技术 第,2,章 门电路 填空题,3,、除了三态门,也有高阻输出状态 。,参 考 答 案,CMOS,传输门,分 析 提 示,控制端,、时,,NMOS,管、,PMOS,管均截止,输出端呈现高阻,状 态。,16,-,数字电子技术,数字电子技术 第,2,章 门电路 填空题,4,、在三态门、,OC,门和,CMOS,传输门中,需在输出端外接电源和电阻,的是 。,参 考 答 案,OC,门,分 析 提 示,OC,门,即集电极开路门,其内部电路输出级晶体管为集电极开路形式。,使用,OC,门时,需在输出端即内部电路的输出级晶体管集电极外接电源和电阻,以保证输出级晶体管正常工作。,17,-,数字电子技术,数字电子技术 第,2,章 门电路 填空题,5,、能保证有多余输入端的任何逻辑门电路工作逻辑正确的多余输入端处理方法是 。,参 考 答 案,和一个使用的输入端并联,分 析 提 示,处理多余输入端时,将各种门分为“输入端为相与关系”和“输入端为相或关系”两大类型。,“输入端为相与关系”门,多余输入端处理方法:,依,A,1=,A,,多余输入端接逻辑,1,;,依,A,A,=,A,,多余输入端,和一个使用的输入端并联。,“输入端为相或关系”门,多余输入端处理方法:,依,A,+0=,A,,多余输入端接逻辑,0,;,依,A,+,A,=,A,,多余输入端,和一个使用的输入端并联。,End,18,-,数字电子技术,
展开阅读全文