计算机组成原理复习资料整理

上传人:mar****e5 文档编号:193122912 上传时间:2023-03-08 格式:DOCX 页数:26 大小:43.94KB
返回 下载 相关 举报
计算机组成原理复习资料整理_第1页
第1页 / 共26页
计算机组成原理复习资料整理_第2页
第2页 / 共26页
计算机组成原理复习资料整理_第3页
第3页 / 共26页
点击查看更多>>
资源描述
本文档是四川大学历年考试题部分集合.不包括计算题.名词解释(每个3分,共15分)2、微操作:是指令序列中最基本的、不可再分割的动作。3、进位链:进位传递的逻辑结构形态很像链条,因此常将进位传递逻辑称为进位链。+4、码距:将各合法码字(非出错的码字)间的最小距离称作这种码字的码距。+5、高速缓冲:是为了提高cpu的访存速度,在cpu和主存之间设置的一级速度很快的存储器,容量 较小,用来存放cpu当前正在使用的数据和程序.7、软硬件逻辑等价:对用户而言,软硬件功能上等价。8、断定方式:一种直接给定微地址与测试判定微地址相结合的方式。12、位密度:是沿磁化轨道方向,单位长度内所记录的二进制位数,单位为bpi15、虚拟存储技术:就是把内存与外存有机的结合起来使用,从而得到一个容量很大的“内存”, 这就称之为虚拟存储。17、中断源:引起中断的原因,或者能够发出中断请求信号的来源18、上溢:上溢是当一个超长的数据进入到缓冲区时,超出部分被写入上级缓冲区,上级缓冲区存 放的可能是数据、上一条指令的指针,或者是其他程序的输出内容,这些内容都被覆盖或者破坏掉。21、溢出:运算结果超出表示范围+22、三级时序系统:组合逻辑控制器由工作周期,时钟周期,工作脉冲构成三级时许系统25、虚拟机:通过配置软件,扩充机器功能后所形成的计算机+26、同步控制方式:同步控制方式是指各项操作由统一的时序信号进行同步控制。27、道密度:是沿磁化半径方向,单位面积内所记录的二进制位数31、规格化浮点数:指浮点数的尾数部分用带符号定点小数表示,当R=2时,尾数的绝对值满足0.5=|M|1(即小数点后第一位不为零)的浮点数称为规格化浮点数。+32、接口:泛指两个部件的交接部分。33、微程序:由若干条微指令组成一段微程序,用来解释执行一条机器指令。34、虚拟存储器:依靠操作系统的支持来实现的,为用户提供一个比实际内存大的可访问存储器空 间,即在软件编程上可使用的存储器,称为虚拟存储器。35、硬件中断:指由某个硬件中断请求信号引发的中断。36、寄存器间址:由指令给出寄存器号,在该寄存器号所指定的寄存器中存放着操作数地址,按此 地址访问主存,读取或写入操作数。37、总线:一组能为多个部件分时共享的公共的信息传输线路。+38、微指令:将一步操作所需的微命令编写在一串代码中,这串代码称为微指令。它由微命令字段 和微地址字段组成。+39、动态刷新:对动态存储器中原存信息为1的电容补充电荷,称为动态刷新 。+40、软中断:指由执行软中断指令所引发的中断。41、物理机:指能够执行机器语言程序的实际的计算机。42、显地址:在指令代码中明显给出的地址。+43、工作周期:一个指令周期中,完成某一阶段操作所需的时间。44、集中刷新:在一定时间间隔(如2MS)之内集中安排若干刷新周期,其余时间可用于正常的读 写或保持。45、现场保护:执行中断服务程序时,可能需要使用某些寄存器,会破坏它原先保存的主程序的内 容,因此需要事先将它们的内容保存起来,称为现场保护。47、隐地址:指令中不明显给出地址码,地址以隐含方式约定。48、指令周期:一条指令从取出到执行完毕所需的全部时间49、分散刷新:将每个存取周期分为两部分,前半期可用于正常的读写或保持,后半期用于刷新。即将刷新周期分散地安排在各读写周期之后。50、断点保存:程序中断时,PC的值将作为恢复原程序后的指令地址,称为断点,用堆栈将这个值 保存起来,称为断点保存。选择题1、1.一个完整的计算机系统应该包括(c)两大部分。A. 主机和外设B.硬件系统和操作系统C.硬件系统和软件系统D.硬件系统和系统软件2、设】x补=1.x1x2x3x4,当满足(d )时,x 1/2成立。A. x1必须为1,x2x3x4至少有一个为1B. x1必须为1,x2x3x4任意C. x1必须为0,x2x3x4至少有一个为1D. x1必须为0,x2x3x4任意3、下列有关ALU的描述中,不正确的是(A )。A. ALU用来实现算术运算逻辑运算B. 可用四个74181芯片和一个74182芯片级连,实现一个16位ALUC. ALU中可用先行进位方式实现快速加法D. ALU是运算器中的核心部件之一4、下面有关程序计数器PC的叙述中,错误的是(C )。A. PC是用户不可见的寄存器B. PC的值由CPU在执行指令过程中进行修改C. 转移指令时,PC的值总是修改为转移目标指令的地址D. PC的位数一般和存储器地址寄存器MAR的位数一样5、下面有关CPU的寄存器的描述中,正确的是(D )。A. CPU中的所有寄存器都可以被用户程序使用B. 一个寄存器不可能既作数据寄存器,又作地址寄存器C. 指令寄存器用来存放指令的地址D. 地址寄存器的位数一般和存储器地址寄存器MAR的位数一样6、CPU响应中断时,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,这主要是 为了(C)。C.提高中断响应速度D.易于编制中断B.进行主存与CPU之间的数据传送D.改变程序执行顺序A.加快访问主存速度B.节省主存空间处理程序7、程序控制类指令的功能是(D )。A.进行算术运算和逻辑运算C.进行CPU和I / O设备之间的数据传送8、以下四种类型的半导体存储器中,读出数据传输率最高的是(B)。A. DRAMB. SRAMC. Flash MemoryD. EPROM9、增加总线带宽的手段有很多,但以下()不能提高总线带宽? AA.采用信号线复用技术B.增高总线的时钟频率C.采用猝发传送方式,允许一次总线事务传送多个数据D.增加数据线的宽度10、下述有关程序中断I/O方式的叙述中,错误的是(D)。A. 程序中断I/O方式使CPU和外设能够并行工作B. 中断I/O方式下,外设和CPU直接交换数据C. 中断I/O方式下,CPU会有额外的开销用于断点、现场的保护和恢复等D. 中断I/O方式适用像磁盘一类的高速设备1、已知:X补=11001011; Y补=01001110,则XY补二(C )A、01111101B、101111101 C、负溢D、正溢2、堆栈指针SP的内容是(CA、栈顶单元内容 B、栈底单元内容C、栈顶单元地址 D、栈底单元地址3、微程序控制中,机器指令和微程序的关系是(BA、每条机器指令由一条微指令来执行。B、每条机器指令由一段微指令编成的微程序来解释执行。C、一条机器指令组成的程序可由一条微指令来执行。D、一条微指令由若干条机器指令组成。4、DMA响应是在(C )A、一条指令执行开始B、一条指令执行中间C、一个总线周期结束时D、一条指令执行的任何时间5、若使用双符号位,则发生正溢出的特征是:双符号位为(B )。A、 00 B、 01C、 10D、 116、在下述存储器中,CPU可以直接访问的存储器是(D )。A、磁鼓 B、磁盘C、磁带D、Cache7、补码加法运算是指(A)。A、操作数用补码表示,连同符号位一起相加B、操作数用补码表示,根据符号位决定实际操作C、将操作数转化为原码后再相加D、取操作数绝对直接相知,符号位单独处理8、EPROM 是指(C )A、只读存储器。B、可编程只读存储器。C、可擦写可编程只读存储器D、电可改写只读存储器9、微指令中控制字段的每一位是一个控制信号,这种微程序是()的。A、直接表示B、间接表示C、编码表示D、混合表示10、在哪种机器数形式中,零的表示形式是唯一的()。BA、原码B、补码C、移码D、反码1、将X = 2-11 ( - 0.1001)用浮点表示法表示。共占8位,阶码占3位,尾数占5位(各含1位 符号位),阶码和尾数均用补码表示。()AA、 101; 10111 B、 111; 11001 C、 101; 11001 D、 111; 101112、在程序中存放指令地址的寄存器叫()BA、通用寄存器 B、程序计数器pcC、变址寄存器D、指令寄存器3、在微程序控制的计算机中,若要修改指令系统,只要(D )。A、改变时序控制方式B、改变微指令格式C、增加微命令个数D、改变控制存储器的内容4、保存断点(响应中断后)是指保存()CA、所有存储器内容B、程序状态字寄存器内容C、程序计数器PC内容D、所有已使用的存储器内容5、若使用双符号位,则发生负溢出的特征是:双符号位为(C )。A、00B、01C、106、静态半导体存储器SRAM指(B )。A、工作过程中,存储内容保持不变C、在断电后信息仍能维持不变7、原码加减交替除法又称为不恢复余数法,A、做恢复余数的操作D、11B、不需动态刷新D、芯片内部有自动刷新逻辑因此(C )。B、当某一步运算不够减时,做恢复余数的操作C、仅当最后一步余数为负时,做恢复余数的操作D、当某一步余数为负时,做恢复余数的操作8、在下述存储器中,不能脱机保存信息的存储器是(A )。A、主存 B、磁盘C、光盘D、磁带9、采用三级时序时,电平型微命令一般(C )。A、需维持一个指令执行周期B、维持一个工作周期C、维持一节拍的时间D、只维持一个脉冲宽度的时间10、若 X =-0.1101010,则 X (原)二( D )。A、1.0010101 B、1.0010110 C、0.1101010 D、1.11010101. 在下列机器数中,哪种表示方式表示零的形式是唯一的? ( B )。A)原码C)反码B)补码D)移码2.下列存储器中,不能脱机保存信息的存储器是(AA)主存C) 光盘B)磁盘D) 磁带3.若十六进制数为5F2H,则相应的一进制数为(C )。A)1011111010C) 010111110010B)101111110D) 0101101100104.补码加法运算是指(B ).A)取操作数绝对值直接相加,符号位单独处理B)操作数用补码表示,连同符号位一起相加C)操作数用补码表示,根据符号位决定实际操作)。D)将操作数转化为原码后再相加5.在异步控制方式中()DA)各部件的执行时间相同C)由统一的时序信号进行定时控制B)各部件占用的节拍数相同D)各部件执行时间根据需要确定6.需要定时刷新的芯片是()。BA)EPROMB) DRAMC) SRAMD) EEPROM7.在(B )条件下,规格化浮点数尾数的最高数位为0A)所有浮点数C) 浮点数为正B)浮点数为负D) 阶码以2为底的正数8.程序计数器的功能是(D )。A)存放微指令地址B)计算程序执仃长度C)存放指令D)存放下一条机器指令的地址9. 微程序控制中,机器指令与微指令的关系是(B )。A)每条机器指令由一条微指令来解释执行B)每条机器指令由一段微指令组成的微程序来解释执行C)一段机器指令组成的程序由一条微指令来解释执行D)一条微指令解释执行若干条机器指令10. 当采用双符号位进行运算时,若运算结果双符号位为11时,则表明运算(A)无溢出C)正溢出B)负溢出D)无法判断1、程序计数器PC属于 B _。I/O设备移码A.运算器B.控制器C.存储器D.2、设寄存器内容为10000000,若它等于-0,则为A _。A.原码B.补码C.反码D.3、将X = 2-11.( - 0.1001)用浮点表示法表示。共占8位,阶码占3位,尾数占5位(各含1 位符号位),阶码和尾数均用补码表示。AA. 101; 10111B. 111; 11001C. 101; 11001D. 111; 101114、在原码加减交替除法中,符号位单独处理,参加操作的数是_B。A.原码 B.绝对值 C.绝对值的补码 D.补码5、奇偶校验码的码距为(B )。A.1B.2C.3D.46、总线中地址线的作用是(CA.只用于选择存储单元B.由设备向主机提供地址C.用于选择指定的存储单元和I/O设备端口地址D.既传送地址又传送数据。7、可编程的只读存储器 B 。A.不一定是可改写的 B. 一定是可改写的 C. 一定是不可改写的 D.以上都不对。8、指令系统中采用不同寻址方式的目的主要是_B.A.可降低指令译码难度;B.缩短指令字长,扩大寻址空间,提高编程灵活性;D.寻找操作数。B.中断服务子程序的入口地址D.中断服务子程序入口地址的地址C.实现程序控制;9、中断向量地址是()DA.主程序的入口地址C.中断向量号10. 下列叙述中A 是错误的。A.采用微程序控制器的处理器称为微处理器B. 在微指令编码中,编码效率最低的是直接编码方式C. 在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短D. 以上都是错的。1、下列数值最小的是(C)A. (11011001) 2 =211 B. (75) 10 C. (37) 8 =31 D. (2A7) 16 最大2、已知:X补=11101011; Y补=01001010,则XY补二(A )A. 10100001B. 11011111C. 01001010D.溢出3、( B )寻址对实现程序浮动提供了支持。A.变址寻址B.相对寻址C.间接寻址D.寄存器间接寻址4、指令系统采用不同的寻址方式的目的主要是(BA.增加内存的容量B.为编写程序提供方便C.提高访存速度 D.简化指令译码5、在程序中存放指令地址的寄存器叫(D )A.通用寄存器 B.累加器 C.变址寄存器 D.程序计数器6、微指令中控制字段的每一位是一个控制信号,这种微程序是(A )的。A.直接表示B.间接表示 C.编码表示 D.混合表示7、以下正确的是(CA. 存储器芯片的CS控制信号是高电平有效的CS和WE都是低电平有效B. 静态存储器的存储单元只需要一个晶体管和一个电容构成C. 在RAM存储器芯片中,采用地址双译码的方式可减少数据单元选通线的数量D. 半导体存储器件都是挥发性的存储器8、计算机的存储器材用分级方式是为了( BA.主机箱的体积B.解决容量、速度、价格三者之间的矛盾C.保存大量数据方便D.操作方便9、中断向量地址是(C )A.子程序的入口地址B.中断服务子程序的入口地址C.中断服务子程序入口地址指示器D.中断向量号10. 向量中断的向量地址是(D)A、通过软件查询产生B、由处理程序直接查表获得C、由中断总服务程序统一产生D、由中断源硬件产生填空题1、已知x补=10000000则x的十进制真值为-128。2、假设地址为1200H的内存单元中的内容为12FCH,地址为12FCH的内存单元的内容为38B8H,而38B8H单元的内容为88F9H,操作数采用一次间接寻址,指令中给出的地址码为1200H。则操作数 的有效地址为 12FCH,操作数为38B8H3、Cache中常见的地址映射方式有 直接_ ,全相联,组相联。4、微指令中后继微地址的形成方式有增量方式 和_断定方式。5、控制存储器CM和控制杆分别属于冯.诺依曼结构中5大组成部分中的控制器和输入设备1、已知x补=11010011则x的十进制真值为-452、假设地址为1200H的内存单元中的内容为12FCH,地址为12FCH的内存单元的内容为38B8H,而38B8H单元的内容为88F9H,操作数采用寄存器间接寻址,指令中给出的寄存器编号为8, 8号寄 存器的内容为1200H。则操作数的有效地址为 1200H,操作数为12FCH3、虚拟存储器中常用的存储管理方式有 页式,段式,段页式1、已知X补=11001,X/2补二 111002、CPU采用同步控制方式时,在组合逻辑控制器中,常使用工作周期、时钟周期、工作脉7冲 三级时序系统来提供定时信号。3、若计算机系统设置两个寄存器实现对主存储器访问,这两个寄存器应为MAR、MDR4、动态存储器的刷新有_集中刷新、分散刷新、异步刷新_三种方式。5、在微程序控制器中,把全部微指令放一个高速存储器中,这个存储器被称为控制存储器1、已知X补=11010,2X 补=101002、组合逻辑控制器用于指令正常执行的4个工作周期是取指周期、源周期、目的周期_和执行周 期。3、并行加法器进位信号中第i位的进位产生函数的逻辑表达式为 G = A B, ,而进位传递函数的逻辑表达式为P = A * B或P = AB或P - AB。1-1 J/J-v / Ji i i _ i ii _ i ii。4、计算机硬件包括运算器、控制器、存储器 和输入/输出设备。5、在微程序控制下,控制部件发出的最基本的控制信号称为微命令1、冯诺依曼思想的核心内容是(采用二进制形式表示数据)、(采用存储程序方式)、(计算机由 五大功能部件组成)中的两点。2、在程序执行过程中,控制器控制计算机的运行总是处于 取指、分析指令和.执行指令的循环 过程中。3、已知X补=11010,X/2补二 11101。4、在微程序控制器中,一条机器指令对应一个微指令段解释执行5、若计算机系统设置两个寄存器实现对主存储器访问,这两个寄存器应为业和虺亶6、请写出两种有自同步能力的磁表面存储器的记录方式调相制如崩频虹2、设n = 8 (不包括符号位),机器完成一次加和移位各需100ns,则原码一位乘最多需_800_ ns, 补码Booth算法最多需900 ns。3、已知X补=11010,X/2补二 11101。4、在微程序控制器中,一条机器指令对应一个微指令段解释执行5、若计算机系统设置两个寄存器实现对主存储器访问,这两个寄存器应为MAR和MDR 。6、请写出两种有自同步能力的磁表面存储器的记录方式调相制和调频制 1、 隐含寻址的指令中不明确给出地址码(操作数地址),而是隐含的指定,通常以寄存器或堆 栈_作为隐含地址。2、运算器中包括核心部件ALU ,还有一些 输入选择器,移位寄存器 。3、计算机软件和硬件在逻辑功能是等价的,在执行速度是不同的。4、已知X补=11101,X/2补二 11110,2X 补=11010。5、当浮点数的尾数为补码时,其为规格化数应满足的条件为1/2 = |m| 16、在某种半导体存储器中,在若干毫秒时间内要对所有的存储单元重新写入一遍,这种操作称为刷 新7、虚拟存储器主要解决主存储器的容量问题。8、通常磁盘中采用的数据校验方式是CRC9、通常把许多寄存器与运算器以及寄存器之间传递信息的通路称为总线10、后续微地址的形成方式有 增量方式、断定方式11、在微程序控制器中,把全部微指令放一个高速存储器中,即 控制存储器 之中,这个存储器 的地址称为微地址。12、在多重中断系统中,中断处理器按,中断优先级 确定是否响应其它的中断13、DMA控制器是直接依靠硬件实现的,可以用于快速的数据直传简答题:1、对I/O设备的编址方法有哪几种?请简要解释。对I/O设别的编址方法实际就是对I/O接口中有关寄存器及相应部件的编址方法,主要有两种:(1 分)1)外围设备单独编址.(2分)2)外围设备和主存统一编址.(2分)2、比较时序同步控制和异步控制的特点和应用场合。同步特点:有统一时序时间的划分(如工作周期,时钟周期,工作脉冲)。其中时钟周期时间固定。各步操作的衔接,各部件的数据传送受严格的同步定时控制。应用场合:因为同步控制方式简单,但是时间不太合理,所以适合于速度差异不大的部件(如CPU 或设备内部)或系统总线上速度差异较小,传送时间确定,传送距离较近的设备之间。(3分)异步特点:无统一时序划分,各步操作的衔接,各部件的数据传送采用异步应答方式。应用场合:因为控制复杂,异步方式不用于CPU或部件内部,一般用于总线上速度差异较大,传送 时间不确定,传送距离较远的设备之间。(2分)3、1101的CRC码是多少?请写出编码过程。生成多项式为X3+X1+X0M (x)=X3+x2+1,即 1101 (K=4)(1 分)M (x).xr=x6+x5+x3,即 1101000 (r=3)(1 分)G (x)=x3+x1+x0,艮口 1011 (r +1=4)(1 分)M (x).x31101000001=1111 + (1 分)G (x)10111011编码后的 CRC 校验码为:M (x).X3+R (x)=1101000 + 001 = 1101001(1 分)4、为什么DMA比中断方式适合高速传送大量数据?要点:1)中断传送数据时需要做程序切换的工作,会比较花费时间,所以不能胜任高速大量数据 的传送。2)DMA传送过程中不需要CPU干预,可以实现主存与外设间的高速大量数据传送。1、冯诺依曼思想包含哪些要点?1)存储程序2)二进制3)5大组成部分.2、比较组合逻辑控制器和微程序控制器的优缺点。组合逻辑优点:产生微命令速度快。缺点:设计不规整效率低:不易修改,扩展困难。(2分)微程序优点:设计规整,效率高;易于修改和扩展;可靠性高;性价比高。缺点:速度慢;执行效率不高,没充分利用数据通路的并行性。(3分)3、1101的海明码(分组米用偶校验)是多少?请写出过程。+因为k=4,则设r=3,组成7位校验码:123 45 67P1 P2 1P31 01(1分)(P1A1A2A4)P1 11 1P=11(1分)(P2A1A3A4)P2 10 1P=02(1分)(P3A2A3A4)P 10 1P=0(1分)33校验码为:1010101(1分)4、程序中断方式和一般的程序转子有什么不同?区别:1)转子子程序的执行时程序员事先安排的,而中断服务程序的执行是由随机中断事件引起的调用。2)转子子程序的执行受到主程序或上层程序的控制,而中断服务程序一般与被中断的程序没有关 系。3)一个程序不存在同时调用多个转子子程序的情况,而可能发生多个外设中断同时请求CPU为自己 服务的情况。1、简要描述DMA方式数据传送过程。1)设备数据准备好,外设发DMA请求;DMA控制逻辑向CPU发出MDA请求。2)CPU响应DMA请求后,让出总线控制权;DMA控制器接管总线进行数据传输。3)DMA控制总线进行数据传输:送主存地址,发读写命令。4)DMA用一个存储周期传送数据,结束后将主存地址加1,指向下一个存储单元。5)判断是否传送结束,如果传送结束,发传送结束信号,让出总线控制权。2、简述微程序控制器的逻辑组成。由:控制存储器CM、微指令寄存器UIR、微地址形成电路、微地址寄存器UAR组成。4、说明并行加法器的进位链及其如何实现快速进位的。并行形成各级进位,各进位信号是独立形成的,各进位之间不存在依赖关系。1、CPU响应中断的条件是什么? +1)外设有请求,且未被屏蔽;2)CPU开中断;3)一条指令(非停机指令)结束;4)无故障、DMA等优先级更高的请求。2、简述微程序控制器的工作过程。通过读取微程序和执行它所包含的位命令,去解释执行机器指令。 取微指令操作,微命令控制CPU访存,读取机器指令,送入指令寄存器IR,修改PC的内容。 根据机器指令中的操作码,通过微地址形成电路,找到与该机器指令所对应的微程序入口地址。 逐条取出对应的微指令,每条微指令提供一个微命令序列,控制有关操作。执行完一条微命令后, 根据微地址形成方法产生后继微地址,读取下一条微指令。执行完对应于一条机器指令的一段微程序后,返回到“取微指令”,开始有一条机器指令执行。3、1100的CRC码是多少?请写出编码过程。生成多项式为X3+X1+X0+M (x)=X3+x2,即 1100 (K=4)(1 分)M(x).x=x6+x5,即 1100000 (r=3)(1 分)G (x)=x3+x1+x0,艮口 1011 (r +1=4)(1 分)M (x).x31100000010=1110 + (1 分)G(x)10111011编码后的 CRC 校验码为:M (x).X3+R (x)=1100000 + 010=1100010(1 分)1. 指令格式中的操作码字段采用扩展操作码有什么优点?如何实现操作码的扩展?提高指令的读取与执行速度。当指令中的地址部分位数较多时,让操作码的位数少些;当指令的地 址部分位数减少时,可让操作码的位数增多,以增加指令种类。2. 什么是向量中断?采用向量中断时如何获得中断子程序入口地址?直接依靠硬件来确定中断服务程序的入口地址,易实现程序切换。将各个终端服务程序的入口地址组织成中断向量表;响应中断时,由硬件直接产生对应于中断源的 向量地址;按该地址访问中断向量表,从中读取服务程序的入口地址,由此转向服务程序。1. 译码器和微操作时序控制部件的控制功能可采用哪几种方法实现?其中哪种方法速度相对 慢。组合逻辑控制和微程序控制,后者相对慢。2. 举例说明计算机里怎么实现减法的? +补码表示,利用补码的特性,通过求变补,变减法为加法,具体做法是对信号用反相器变反,末位 加1。3. 何谓DMA? DMA操作可以分几个主要步骤? +DMA是直接内存访问。直接依靠硬件在主存与I/O设备之间直接进行数据传送,传送期间不需要CPU 干预。分为初始化;传送;结束三步1. 试从时序系统,产生微命令的方式等方面比较组合逻辑控制器和微程序控制器的区别。组合逻辑控制器时序系统:同一指令的分步操作主要依据工作周期状态与时钟周期来划分时间段,因而将工作周期 与时钟周期分别作为分段、分步的标志。产生微命令:直接用门电路或PLA门阵列实现微命令的逻辑式,产生微命令。微程序控制器时序系统:分步操作依据读取与执行不同的微指令,这些微指令在时序标识上并无区别,只是微指 令的代码不同。比较简单且规范。产生微命令:通过微指令的编译码来实现。2. 存储系统中为什么要采用并行访问(多体交叉存取)存储器、Cache和虚拟器?它们各解决了什么问题?因为为了满足对主存储器的三条基本要求:采用随机访问方式;工作速率要足够快;具有一定的存 储容量。Cache:为了缓解CPU与主存在速率上的不匹配。虚拟存储器:扩展可寻址空间,使计算机的内存看起来比实际内存大。采用并行访问存储器:使存储系统的整体速率与CPU匹配。1、比较组合逻辑控制和微程序控制的优缺点和应用场合。组合逻辑:速度快,设计不规整,不易修改或扩展。应用于高速计算机和巨型机及规模较小的计算机中。微程序:速度较慢,设计规整,易于修改或扩展。应用于通用计算机中。2、请描述中断响应的过程。关中断,保存断点,获取服务程序入口,转向服务子程序4、请描述接口的功能。寻址,数据传送与缓冲,数据格式变换、电平变换等,控制逻辑指令流程图一般只考 这些:FTMfIR,PC+1PC(R)(R)+X(R)Ri 是 MOV 后第 2 个STRi-MARRi-MARPC-MARMfMDRTM-MDR-CM-MDR-CRi+-RiPC+1-PCC-MARC+Ri-MARM-MDR-CM-MDR-CDTMOVADDRj是MOV后第1个Rj-MARRj-MARRj+1-RjRj+1-RjM-MDR-DETMOVADDSUBC-MDR(C-Rj) C+D-MDRC-D-MDRMDR-MMDR-M若是R0,省略,直接C-RjPCMARPCMARPCMAR
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 图纸设计 > 毕设全套


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!