计算机组成原理试题4

上传人:hjk****65 文档编号:180475771 上传时间:2023-01-06 格式:DOC 页数:35 大小:546.50KB
返回 下载 相关 举报
计算机组成原理试题4_第1页
第1页 / 共35页
计算机组成原理试题4_第2页
第2页 / 共35页
计算机组成原理试题4_第3页
第3页 / 共35页
点击查看更多>>
资源描述
一选择题(每题1分,共6分)1在下述存储器中,允许随机访问的存储器是( 4 )。 磁带 磁盘 磁鼓 半导体存储器2在下面的结论中,( 2 )正确。 主存是主机的一部分,不能通过单总线被访问 主存可以和外围设备一样地,通过单总线被访问 主存是主机的一部分,必须通过专用总线进行访问 主存是主机的一部分,必须通过内总线进行访问3下列设备中,哪种适于通过DMA方式与主机进行信息交换(4 )。 键盘 电传输入机 针式打印机 磁盘4下列存储器中,( 4 )存取时间的长短与信息所在的位置有关。 主存 调整缓存 磁带 固存5磁表面存储器所记录的信息( 1 )。 能长期保存 不能长期保存 读出后,原存信息即被破坏读出若干次后要重写6在调频制记录方式中,记录0时,写电流(2 )变化一次。在只在本位单元中间位置处只在本位单元起始位置处本位单元起始位置处负向在本位单元起始位置和中间位置处各二填空题(每空1分,共20分)1 计算机主机是由 CPU 和 主存 两部分组成。2 有一个(7,4)码,其生成多项式G(x)=1011,则数据1010的CRC码为 1010011 。3 某机字长4位,若x补=1110,则-x补= 0010 ,-x移= 1010 。4 在存储系统的层次结构中,CPU可直接访问的存储器是 主存 。5 时序控制有 同步 、 异步 和 联合 三种方式。6 浮点数字长16位,其中阶码含阶符共4位,移码表示,尾数含一位数符共12位,补码表示,规格化。则真值(-250.375)10浮点数代码应为 1(阶符) 100 1(数符)01000000000 。7 直接寻址方式,指令中的地址码部分给出的是操作数的 有效地址 。8 设置高速缓冲存储器的目的是 提高CPU的利用率 ,其实现依据是程序的局部性访问原理 。9动态RAM刷新有4种方式,分别为 集中 、 分散 、 异步 、 透明 。10总线优先权控制有 链式控制权 、 计算器定时查询 及 独立请求模式 三种实现方法。三、判断题(正确打“”错误打“”,每题3分,共18分)1 CPU同时接受到外部中断请求和DMA请求时,CPU优先响应外部中断请求。( X )2 当Cache的各个块都被占用后,CPU就将无法再使用它。( X )3 中断向量和向量中断含义相同。( X )4 74181只能完成加减运算。(X )5 微程序由用户编制,存放于主存中。( X )6大多数微型机的总线由地址总线,数据总线和控制总线组成,因此,它们是三总线结构的。( X )四、简述题(每题5分,共25分)1 磁盘存储器的地址格式如何?为什么要采用这种格式?2 简述中断处理的一般过程。3 水平型微指令,微命令字段的编码方法有哪些?每种方法的基本思想如何?4 简述浮点加减法的运算步骤。5 简述控制器的组成,并说明各部分功能。五、计算题(请写出详细步骤)(第12题每题6分,第3题5分,共17分)1 用Booth 算法计算, 已知 x= - 0.1001 , y=+0.1011 求 xy,写出分步运算过程。2设数的阶码为3位,尾数为6位(均不包括符号位),已知x=2-0110.01011, y=2-0015(- 0.01010), 用补码形式计算x+y。3一个磁盘组有8面,每一面的存储区的内径20cm,外径30cm,磁盘的最大位密度为1600bps,磁道间最小间隔为0.25mm,转速为3600rpm,问(1) 该磁盘组可以存储的最大位数为多少?(2) 对该磁盘的平均存取时间(设平均找道时间为20ms)与数据传输率。六、编写微程序(8分)已知一CPU内部的数据通路如下图所示。部件U的输入/输出分别用Ui和Uo表示,1R,1W,Add分别表示读主存、写主存、ALU加法控制信号。 请写出指令 ADD A, X (设该指令为单字节, X为立即数) 的微操作序列。 指令功能:(A)+X A七、现有8K8位的ROM和8K4位的RAM芯片若干,程序存储器地址空间为6000H9FFFH,用ROM芯片构成,数据存储器地址空间为0000H5FFFH,用RAM芯片构成,请选用上述芯片构造这样的存储器,画出逻辑连接图。(6分)、选择题(每题1分,共6分)1 2 3 4 5 6二、填空题(每空1分,共20分)1CPU 主存(或: 主存 CPU) 2101001130010 1010 4主存5同步、异步、联合 61(阶符) 100 1(数符)010000000007有效地址 8提高CPU的利用率,程序的局部性访问原理9集中、分散、异步、透明 10链式查询、计数器定时查询、独立请求方式三、判断题(正确打“”错误打“”,每题3分,共18分)1 X 2 X 3X 4X 5X 6X四、简述题(每题5分,共25分)1 驱动器号柱面号(磁道号)-记录面号扇区号减少找道时间,提高读写效率。2 中断请求中断响应-中断识别-中断服务(保护现场、中断服务、恢复现场)-中断返回3 编码方法:直接编码、字段直接编码、字段间接编码、混合编码等。基本思想:4 对阶-尾数相加减-结果规格化5 IR:寄存正在执行的指令; PC:程序计数器;时序逻辑指令译码器、操作信号形成部件、中断控制逻辑、总线控制逻辑五、计算题(第12题每题6分,第3题5分,共17分)1x补=1.0111 -x补=0.1001 y补=0.1011 00000 01011 0 +01001 0100100100 1 0101 1 +00000 00100 00010 0 1 010 1 +10111 11001 11100 1 0 1 01 0 +01001 00101 00010 1101 0 1 +10111 11001 1101 x*y补=1.10011101 x*y= -0.011000112X补= 1 101 0 010110 Y补= 1 111 1 101100 先规格化:X补= 1 100 0 101100 Y补= 1 110 1 011000对阶: X补= 1 110 0 001011尾数加: 11 011000 +00 001011 11 100011结果规格化: 1 101 1 000110 X+Y补 = 1 101 1 000110 X+Y = 2 011 (-0. 111010)3(1)磁道数 = (30-20)*10 /0.25 /2= 200 每道位数 1600 * 3.14 * 20 = 100480 存储空间 = 8 * 200 * 100480 = 160768000 位 = 20096000 字节 (2)转半圈时间 = 1/(3600/60)/2 *1000 = 8.33 ms平均存取时间 = 20 + 8.333 = 28.333 ms六、编写微程序(8分)PCMAR1-RM(MAR)-MDRMDRIR(PC)+1PCAO,YIXO,ALUIADDZO,AI七、(6分)程序存储器空间: 6000H9FFFH,即16KX8,需二片8KX8的ROM芯片数据存储器空间: 0000H5FFFH,即24KX8,需六片8KX4的RAM芯片其中(1)(6)是RAM,(7)和(8)是ROM一、选择题(每题1分,共6分)1单地址指令( 2 )。只能对单操作数进行处理也可以处理双操作数只能处理寄存器中的操作数只能处理堆栈中的操作数 2采用单总线结构的目的是(3 )。增加数据传送能力 便于实现同步控制便于扩充个围设备 提高信息交换速度 3在异步控制方式的总线传送中( 4 )。由CPU发出定时信号由系统总线发出定时信号由发送方发出定时信号采取应答方式 4微程序控制器中( 3 )。必须采用同步控制必须采用异步控制既可以采用同步控制,也可以采用异步控制读取微指令时采用同步控制,执行时则采用异步控制 5外围设备与主存单元统一编址是指(4 )。为每台外围设备分配一个总线地址为每个接口分配一个总线地址为接口中有关寄存器分配总线地址为接口中有关寄存器分配输入输出端口地址 6串行接口是指( 3 )。CPU与系统总线之间采用串行传送系统总线与接口之间采用串行传送接口与外围设备之间采用串行传送接口与外围设备之间、接口与系统总线之间都采用串行二填空题(每空1分,共20分)9 计算机系统包含 和 两部分组成。10 有效数据1001101的海明校验码码为 。11 96.68D= B = H。12 动态MOS存储器利用 存储信息,为保持存储信息不变,需经常进行 操作。13 根据总线控制部件的位置,总线控制方式可分为 和 两类。14 微地址的确定的方法有 和 。15 若操作数由指令中指定的寄存器给出,则寻址方式是 。16 端口是指 。17 某机字长16位含一位数符,补码表示,其定点整数所能表示的最小负数是_。10计算机中,浮点数由 和 两部分组成,浮点数运算,溢出判断依据是 。浮点数加减运算可分为 、 及 三步。三、判断题(正确打“”错误打“”,每题3分,共18分)6 CPU访问主存储器的时间是由存储器的容量决定的,存储容量越大,访问存储器所需的时间越长。( X )7 在同步控制方式中,所有指令的执行时间相同。( X )8 响应中断后,主机必须保护断点与现场,而响应请求之后,不需要保护断点现场。( )9 高速度缓冲存储器是主存的特殊部分,用户程序可直接访问它。(X )10 在磁盘中,各扇区的容量相同。 ( )11 不同的机器系统,只要机器指令的功能相同,对应的微程序一定相同。(X )四、简述题(每题5分,共25分)6 何谓同步控制方式?何谓异步控制方式? 7 简述中断与调用子程序的差异。8 何谓DMA?DMA操作可以分几个主要步骤?每步主要工作是什么?9 简述磁盘存储器的主要性能指标及含义。10 简述微程序控制的基本思想及微程序控制器的基本组成。五、计算题(请写出详细步骤)(第12题每题6分,第3题5分,共17分)2 X=0.1110, Y=-0.1011,用原码一位乘法求XY=?并写出分步运算过程及运算结果。3 2设数的阶码为3位,尾数为6位(均不包括符号位),已知x=2-0110.10110, y=2-0105(- 0.01010), 用补码形式计算x+y。3 磁盘存储器的转速为3000转/分,共有4个记录盘面,每道记录信息为2048字节,共256道,问:磁盘存储器的存储容量是多少?磁盘数据传输率是多少?平均等待时间是多少?六、编写微程序(8分)已知一CPU内部的数据通路如下图所示。部件U的输入/输出分别用Ui和Uo表示,1R,1W,Add分别表示读主存、写主存、ALU加法控制信号。 请写出指令 ADD A, (R0)(设该指令为单字节) 的微操作序列。 指令功能:(A)+(R0) A七、用8K8位的RAM和2K8位的ROM芯片设计一个10K8位的存储器,ROM的首地址为0000HRAM的末地址为3FFFH,问:(1) ROM存储器地址空间和RAM存储器地址空间分别是多少?(2) 画出逻辑连接图。(6分)计算机组成原理考试试卷答案(编号:C )一、选择题(每题1分,共6分)1() 2( ) 3( ) 4( )5()6()二填空题(每空1分,共20分)18 计算机系统包含软件系统 和 硬件系统 两部分组成。19 有效数据1001101的海明校验码码为 01110010101 。20 96.68D= 1100000.1011 B = 60.b H。21 动态MOS存储器利用 电容充放电 存储信息,为保持存储信息不变,需经常进行 刷新 操作。22 根据总线控制部件的位置,总线控制方式可分为 内 和 外 两类。23 微地址的确定的方法有 计数器 和 下地址段 。24 若操作数由指令中指定的寄存器给出,则寻址方式是 寄存器寻址 。25 端口是指 接口电路中一组CPU可寻址的寄存器 。26 某机字长16位含一位数符,补码表示,其定点整数所能表示的最小负数是-32768_。10计算机中,浮点数由 尾数 和 阶码 两部分组成,浮点数运算,溢出判断依据是 进位位 。浮点数加减运算可分为对阶 、 加减 及 规格化 三步。三、判断题(正确打“”错误打“”,每题3分,共18分)12 ( ) 2( )3( )4( )5( )6( )四、简述题(每题5分,共25分)11 任何一条指令或指令中任何一个微操作的执行都由事先确定且有统一基准时标的时序信号所控制的方式,叫同步控制方式。异步控制方式不存在基准时标的时序信号,执行任何指令或指令中一个微操作都根据需要多少时间就占用多少时间,这种方式的微操作的时序由专门的应答线路控制。12 中断断点由中断源决定,入口地址由硬件确定;调用子程序断点由主程序决定,入口地址由主程序确定。13 DMA直接存储器存取DMA操作可以分预处理、数据传送、后处理三个部分预处理:给DMA指出数据传送方向;向DMA设备地址寄存器送入设备号并启动设备;向DMA主存地址寄存器送入交换数据的主存起始地址;对字计数器赋予交换数据的个数。数据传送:准备数据;设备向DMA接口发请求;DMA接口向CPU申请总线控制权;CPU交总线控制权;进行DMA数据传送;后处理:数据校验停止DMA传送。14 容量:所有盘片所能记录的最大二进制信息平均寻址时间:包含平均磁道定位时间和平均旋转时间之和数据传输率:单位时间内磁盘存储器所能传送的数据量存储密度:15 简述微程序控制的基本思想及微程序控制器的基本组成。五、计算题(请写出详细步骤)(第12题每题6分,第3题5分,共17分)被乘数1110 进位C 部分积 乘数 0 0000 1011Y4=1加X 1110 0 1110右移一位 0 0111 0101Y3=1加X 1110 1 0101右移一位 0 1010 1010Y2=1加0 0000 0 1010 1010右移一位 0 0101 0101Y3=1加X 1110 1 0011右移一位 0 1001 1010xy=-0.100110102 y=2-0015(- 0. 10100)X对阶00.00101 Y补=11.0110000.0010111.0110011.10001格式化1.000102-0104 4*2048*256=2097152字节3000*2048=6144000字节/秒 60/3000/2=0.01秒六、编写微程序(8分)PCMAR1-RM(MAR)-MDRMDRIR(PC)+1PCAO,YIR0O,ALUIADDZO,AI七、 (6分)D0-D7D0-D7A0-A10A0-A10CSCS A11ROMRAMA11-A12 A12 A13ROM 0000H0FFFHRAM 2000H3FFFH一 填空题(每空1分)27 对数据1001000奇校验位值为(1),偶校验位值为(2)。28 96.68D= (3) 8421BCD =(4)H。29 CPU对接口的寻址方式有两种,分别是(5)、(6)。30 时序控制有 (7) 、(8) 和 (9) 三种方式。31 微地址的确定的方法有(10) 、 (11)。32 现用1K4b的存储器芯片构成8K16b的存储系统,则共需(12)块芯片,片选信号共需(13)根。33 74181进行逻辑运算时,M端接(14)电平,74LS244处于高阻状态时,1G,2G为(15)电平。34 微指令可分为垂直型和(16)型,其中(17)型微指令可同时执行多个微操作,所以执行指令的速度比(18)快。35 浮点数由(19)、(20)两部分组成。二 判断题(正确打“”错误打“”,并简要说明理由,每题4分)13 CPU同时接受到外部中断请求和DMA 中断请求,则CPU优先响应外部中断请求。()14 当Cache的各个块都被占用后,CPU将无法再使用它了。()15 中断向量和向量中断含义相同。()16 74181只能完成加减运算。()17 微指令由用户编制,存放于内存中。()三 简述题(每题5分)16 简述微机系统为何需要复位。17 简述中断与调用子程序的差异。18 简述程序与微程序,指令与微指令的异同。19 简述为何存储器芯片设有片选信号引脚 。四 计算题(请写出详细步骤)(每题10分)4 用Booth 算法计算 已知 x= - 0.1101 , y=0.1011 求 xy5 一个磁盘组有9面,每一面的存储区的内径20cm,外径30cm,磁盘的最大位密度为1600bps,磁道间最小间隔为0.25mm,转速为3600rpm,问(3) 该磁盘组可以存储的最大位数为多少?(4) 对该磁盘的平均存取时间(设平均找道时间为20ms)五 编写微程序(10分) 已知一CPU内部的数据通路如下图所示。 请写出指令 ADD A, X (设该指令为单字节, X为立即数) 的微操作序列。 指令功能:(A)+X A六 现有芯片2732(4K8b),欲构造一个12K16b的存储器, 要求:(1)画出存储系统的逻辑结构图。 (2)根据逻辑图,给出每片2732的地址范围。(10分)填空题(每空1分)36 对数据1001000奇校验位值为11001000,偶校验位值为01001000。37 96.68D= 10010110.01101000 8421BCD =60.bH。38 CPU对接口的寻址方式有两种,分别是独立寻址、存储器印象。39 时序控制有 同步 、异步 和 混合 三种方式。40 微地址的确定的方法有计数器 、 下段地址。41 现用1K4b的存储器芯片构成8K16b的存储系统,则共需32块芯片,片选信号共需8根。42 74181进行逻辑运算时,M端接 高 电平,74LS244处于高阻状态时,1G,2G为 低 电平。43 微指令可分为垂直型和 水平 型,其中 水平 型微指令可同时执行多个微操作,所以执行指令的速度比垂直型快。44 浮点数由阶码、尾数两部分组成。七 判断题(正确打“”错误打“”,并简要说明理由,每题4分)18 CPU同时接受到外部中断请求和DMA 中断请求,则CPU优先响应外部中断请求。()19 当Cache的各个块都被占用后,CPU将无法再使用它了。()20 中断向量和向量中断含义相同。()21 74181只能完成加减运算。()22 微指令由用户编制,存放于内存中。()八 简述题(每题5分)20 简述微机系统为何需要复位。使系统处于初始状态21 简述中断与调用子程序的差异。中断由外设提出,CPU处于被动状态;调用子程序由程序控制,CPU处于主动状态22 简述程序与微程序,指令与微指令的异同。程序是指令的序列;微程序是微指令的序列;指令是代表机器的功能,微指令代表一组可以同时执行的微操作;一组微指令序列可以实现一条指令。23 简述为何存储器芯片设有片选信号引脚 。片选信号有效使该芯片与系统总线连接,若无效则该芯片与总线处于高阻形态。一般来说片选信号由高位地址线直接选择或译码获得。九 计算题(请写出详细步骤)(每题10分)6 用Booth 算法计算 已知 x= - 0.1101 , y=0.1011 求 xyX补=11.0011,Y补=0.1011,-X补=00.1101被乘数11.0011 进位C 部分积 乘数 00 0000 0.10110尾=10加-X补 00 1101 00 1101右移一位 00 0110 101011尾=11加0 右移一位 00 0011 010101尾=01加X补 11 0011 11 0110 右移一位 11 1011 001010尾=10加-X补 11 0011 00 1101 00 0000右移一位 00 0000 000101尾=01加X补 11 0011 11 0011X补Y补=1.00110001xy=-0.110011117 一个磁盘组有9面,每一面的存储区的内径20cm,外径30cm,磁盘的最大位密度为1600bps,磁道间最小间隔为0.25mm,转速为3600rpm,问(5) 该磁盘组可以存储的最大位数为多少?(6) 对该磁盘的平均存取时间(设平均找道时间为20ms)9*(0.3-0.2)/0.00025*1600=57600060/3600*1000/2+20=28.3 ms十 编写微程序(10分) 已知一CPU内部的数据通路如下图所示。 请写出指令 ADD A, X (设该指令为单字节, X为立即数) 的微操作序列。 指令功能:(A)+X APCMAR,1-R,M(MAR)-MDR,,MDRIR,(PC)+1PC,AO,YIXO,ALUI,ADDZO,AI十一 现有芯片2732(4K8b),欲构造一个12K16b的存储器, 要求:(1)画出存储系统的逻辑结构图。(2)根据逻辑图,给出每片2732的地址范围。(10分)D0-D7D8-D15D0-D7D8-D15A0-A11A0-A11A0-A11A0-A11CSCSCSCSA12-A131#2#3#4#Y0Y1Y2D0-D7A0-A11CS5#D8-D15A0-A11CS6#74LS1391#,2# 0000H0FFFH3#,4# 1000H1FFFH5#,6# 2000H2FFFH说明:请在答题纸上答题十二 填空题(每空1分)45 对数据1101000奇校验位值为(1),偶校验位值为(2)。46 64.68D= (3)B= (4)H47 CPU与外设交换数据是通过(5)进行的,控制交换的方式有(6),(7),(8),(9)。48 操作数的寻址方式是指由(10)产生(11)的算法。49 采用虚拟存储技术的依据是(12)。50 控制器时序控制方式有(13)、(14) 、(15)。51 现用1KH1b的存储器芯片构成8KH16b的存储系统,则共需(16)块芯片,片选信号共需(17)根。52 74181进行逻辑运算时,M端接(18)电平,算术运算时M端接(19)电平。53 微指令分为水平型和(20)型。十三 判断题(正确打“”错误打“H”,并简要说明理由,每题4分)23 CPU接受到中断请求,就立即响应该中断并为它服务。()24 Cache是主存的一个特殊的部分,用户可以象访问主存一样访问它。()25 高速外设可以和主机直接连接。()26 不同的机器系统,只要机器的指令的功能相同,对应的微程序一定相同。()27 74LS244只能锁存。()十四 简述题(每题5分)24 动态RAM存储器为什么需要刷新?刷新的方法有哪那几种?25 简述中断的一般过程。26 简述判断补码加减运算溢出的方法,列举三种。27 简述磁头对磁盘的操作过程。十五 计算题(请写出详细步骤,每题10分)8 已知 x= - 0.1101 , y=0.1011 , 使用原码一位乘法求 xHy。9 已知浮点数的尾数为6位,阶码为2位,且都不包括符号位。X=+ 0.110101H2+3 ,y= - 0.111010H+2 用补码形式计算 x+y十六 编写微程序(10分) 已知一CPU内部的数据通路如下图所示。 请写出指令 ADD A,R0 (设该指令为单字节)的微操作序列。 指令功能:(A)+(R0)A十七 一8位CPU,有16根地址线,现扩展1片2764(8KH8b),1片6264(8KH8b),要求: (1)画出存储系统的逻辑结构图。 (2)根据逻辑图,给出2764、6264的地址范围。(10分)计算机组成原理课程试卷答案(试卷编号:E) 说明:请在答题纸上答题十八 填空题(每空1分)54 对数据1101000奇校验位值为01101000,偶校验位值为11101000。55 64.68D= 01000000.1011B= 40.BH56 CPU与外设交换数据是通过接口进行的,控制交换的方式有程序控制,中断控制,DMA,通道。57 操作数的寻址方式是指由(10)产生(11)的算法。58 采用虚拟存储技术的依据是(12)。59 控制器时序控制方式有同步 、异步 和 混合。60 现用1KH1b的存储器芯片构成8KH16b的存储系统,则共需128块芯片,片选信号共需8根。61 74181进行逻辑运算时,M端接高电平,算术运算时M端接低电平。62 微指令分为水平型和垂直型。十九 判断题(正确打“”错误打“H”,并简要说明理由,每题4分)28 CPU接受到中断请求,就立即响应该中断并为它服务。(H)29 Cache是主存的一个特殊的部分,用户可以象访问主存一样访问它。(H)30 高速外设可以和主机直接连接。(H)31 不同的机器系统,只要机器的指令的功能相同,对应的微程序一定相同。(H)32 74LS244只能锁存。(H)二十 简述题(每题5分)28 动态RAM存储器为什么需要刷新?刷新的方法有哪那几种?漏电;集中、分散、异步、透明。29 简述中断的一般过程。请求、响应、服务、返回30 简述判断补码加减运算溢出的方法,列举三种。同号加减得异号(减法转换成加法);对于双符号数结果符号为01或10;进位位和次进位位不同。31 简述磁头对磁盘的操作过程。读:写:二十一 计算题(请写出详细步骤,每题10分)10 已知 x= - 0.1101 , y=0.1011 , 使用原码一位乘法求 xHy。被乘数1101 进位C 部分积 乘数 0 0000 1011Y4=1加X 1101 0 1101右移一位 0 0110 1101Y3=1加X 1101 1 0011右移一位 0 1001 1110Y2=0加0 0000 0 1001 1110右移一位 0 0100 1111Y3=1加X 1101 1 0001右移一位 0 1000 1111xy=-0.1000111111 已知浮点数的尾数为6位,阶码为2位,且都不包括符号位。X=+ 0.110101H2+3 ,y= - 0.111010H+2 用补码形式计算 x+yX补=00.110101 Y补=11.000110Y补对阶=11.10001100.11010111.10001100.011000规格化0.110000H+2二十二 编写微程序(10分) 已知一CPU内部的数据通路如下图所示。 请写出指令 ADD A,R0 (设该指令为单字节)的微操作序列。 指令功能:(A)+(R0)A二十三 一8位CPU,有16根地址线,现扩展1片2764(8KH8b),1片6264(8KH8b),要求: (1)画出存储系统的逻辑结构图。(2)根据逻辑图,给出2764、6264的地址范围。(10分)、D0-D7D0-D7A0-A12A0-A12CSCSROMRAMA11-A12 A132764 0000H1FFFH6264 2000H3FFFH一. 选择题 (每小题1分,共15分)1 目前的计算机,从原理上讲_。A. 指令以二进制形式存放,数据以十进制形式存放B. 指令以十进制形式存放,数据以二进制形式存放C. 指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放2根据国标规定,每个汉字在计算机内占用_存储。A.一个字节 B.二个字节 C.三个字节 D.四个字节3计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是_。A.巴贝奇 B.冯. 诺依曼 C.帕斯卡 D.贝尔4三种集中式总线控制中,_方式对电路故障最敏感。 A.链式查询 B.计数器定时查询 C.独立请求 5外存储器与内存储器相比,外存储器_。 A.速度快,容量大,成本高 B.速度慢,容量大,成本低 C.速度快,容量小,成本高 D.速度慢,容量大,成本高6 一个256KB的存储器,其地址线和数据线总和为_。 A.16 B.18 C.26 D.207当采用_对设备进行编址情况下,不需要专门的I/O指令组。 A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是8下面有关“中断”的叙述,_是不正确的。A. 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B. CPU响应中断时暂停运行当前程序,自动转移到中断服务程序C. 中断方式一般适用于随机出现的服务D. 为了保证中断服务程序执行完毕以后,能正确返回到被中断的断 点继续执行程序,必须进行现场保存操作9(2000)10化成十六进制数是_。A(7CD)16 B。(7D0)16 C。(7E0)16 D。(7FO)1610下列数中最大的数是_。A(10011001)2 B.(227)8 C.(98)16 D.(152)10 11下列有关运算器的描述中,_是正确的。A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算12EPROM是指_。A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器13. 设X补=1.x1x2x3x4,当满足_时,X -1/2成立。x1必须为1,x2x3x4至少有一个为1 x1必须为1,x2x3x4任意x1必须为0,x2x3x4至少有一个为1x1必须为0,x2x3x4任意14CPU主要包括_。A.控制器 B.控制器、 运算器C.运算器和主存 D.控制器、ALU和主存15信息只用一条传输线 ,且采用脉冲传输的方式称为_。A.串行传输 B.并行传输 C.并串行传输 D.分时传输二填空题(每空1分)63 对数据1101000奇校验位值为(1),偶校验位值为(2)。64 一个规格化的浮点数,尾数占5位(含符号位),阶码占4位(含符号位),且都用补码表示,则该浮点数所表示的十进制数的范围为(3) 到(4)。65 若一台机器存储器以字节编址,地址总线为24位,则该机的最大主存容量是 (5) 字节?66 CPU与外设交换数据的控制方式有(6),(7),(8),(9)。67 高速缓存的映像技术有(10),(11),(12)。68 控制器时序控制方式有(13),(14),(15)。69 现用1K1b的存储器芯片构成8K16b的存储系统,则共需(16)块芯片,片选信号共需(17)根。70 74181进行逻辑运算时,M端接(18)电平,算术运算时M端接(19)电平。71 微指令分为水平型和(20)型。三判断题(正确打“”错误打“”,并简要说明理由,每题2分)33 CPU接受到中断请求,就立即响应该中断并为它服务。()34 Cache是主存的一个特殊的部分,用户可以象访问主存一样访问它。()35 静态MOS存储器,只要不重写所有信息,原存信息就静态不变,可长久保存,动态MOS存储器,因电容放电使信息丢失,所存信息不能长久保存( )36 采用DMA方式进行I/O信息传送,始终不用CPU干预。( )37 不同的机器系统,只要机器的指令的功能相同,对应的微程序一定相同。()四 简述题(每题5分)32 动态RAM存储器为什么需要刷新?刷新的方法有哪那几种?33 简述中断的一般过程。34 简述判断补码加减运算溢出的方法。五 计算题(请写出详细步骤,每题10分)12 已知 x= - 0.1101 , y=0.1011 , 使用原码一位乘法求 xy。13 已知浮点数的尾数为6位,阶码为2位,且都不包括符号位。X=+ 0.1101012+3 ,y= - 0.1110102+2 用补码形式计算 x+y六 编写微程序(10分) 已知一CPU内部的数据通路如下图所示。请写出指令 ADD A,R0 (设该指令为单字节)的微操作序列。功能: (A)+(R0)(A)七 (10分)用2K8位的芯片,构成一个4K16位的存储器,试画出逻辑连接图,并标明各芯片所占用的地址空间。计算机组成原理考试试卷答案(编号:F )一. 选择题 (每小题1分,共15分)2 C 2B 3B 4A 5B 6 C 7A8A 9B 10A11D12D 13. C 14B 15A二填空题(每空1分)72 0, 1 73 -128, 12074 22475 程序查询方式,中断方式,dma方式76 直接映像,全相联,组相联77 异步,同步,半同步78 128,879 1,080 垂直三判断题(正确打“”错误打“”,并简要说明理由,每题2分)38 39 40 静态MOS存储器,只要不重写所有信息,原存信息就静态不变,可长久保存,动态MOS存储器,因电容放电使信息丢失,所存信息不能长久保存( )41 42 简述题(每题5分)35 电容漏电。集中式,分散,异步。36 请求、响应、服务、返回。37 同号加减得异号(减法转换成加法);对于双符号数结果符号为01或10。八 计算题(请写出详细步骤,每题10分)14 已知 x= - 0.1101 , y=0.1011 , 使用原码一位乘法求 xy。C部分积乘数说明0000010111+1101 1101R0 011011011+11011 0011 R0 1001111000 01001111R+110111 0001R0 10001111结果:xy=-0.1000111115 已知浮点数的尾数为6位,阶码为2位,且都不包括符号位。X=+ 0.1101012+3 ,y= - 0.1110102+2 用补码形式计算 x+yX 补 =00,11 0.110101Y 补 =00,10 1.0001101.对阶 Y 补 =00,11 1.1000112.加减 00110101+ 11. 100011 00. 01100016 规格化 X 补 +Y 补=00,11 0.011000 = 00,10 0.110000X=+ 0.1100002+2六 1. PCMAR,1R2. M(MAR) MDR3. MDRIR,PC+1PC4. R0Y5. AALU,ADD6. ZA7. END或PCOUT,MARIN,READ,Y=0,CIN=1,ADD,ZINZOUT,PCIN,等待MFCMDRIN,IRINAOUT,YINR0OUT,ADDZOUT,AIN七.(10分)D0-D7D8-D15D0-D7D8-D15A0-A10A0-A10A0-A10A0-A10CSCSCSCS A111#2#3#4#1#,2# 0000H07FFH3#,4# 0800H0FFFH一选择题 (每小题1分,共10分)1. 在主存和CPU之间增加cache存储器的目的是_。A. 增加内存容量 B. 提高内存可靠性C. 解决CPU和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度2. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为_。A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址3. 下述I/O控制方式中,主要由程序实现的是_。A. I/O处理机方式 B. 中断方式 C. DMA方式 D. 通道方式4. 系统总线中地址线的功能是_。A. 用于选择主存单元地址B. 用于选择进行信息传输的设备C. 用于选择外存地址D. 用于指定主存和I/O设备接口电路的地址5某SRAM芯片,其存储容量为6416位,该芯片的地址线和数据线数目为_。 A. 64,16 B. 16,64 C. 64,8 D. 6,166指令寄存器的作用是_。A. 保存当前指令的地址 B. 保存当前正在执行的指令C. 保存下一条指令 D. 保存上一条指令7寄存器间接寻址方式中,操作数处在_。A.通用寄存器 B.程序计数器 C.堆栈 D.主存单元8在CPU中跟踪指令后继地址的寄存器是_。A.主存地址寄存器 B.程序计数器C.指令寄存器 D.状态条件寄存器9在集中式总线仲裁中,_方式对电路故障最敏感。A. 链式查询 B. 计数器定时查询C. 独立请求 10周期挪用方式多用于_方式的输入输出中。A. DMA B. 中断C. 程序传送 D. 通道二填空题(每空1分)81 对数据1001000奇校验位值为(1),偶校验位值为(2)。82 控制器时序控制方式有(3),(4),(5)。83 CPU对接口的寻址方式有两种,分别是(6)、(7)。MCS-51D单片机系统采用的是(8)方式。84 微地址的确定方法有(9)、(10)。85 现用1K4b的存储器芯片构成8K16b的存储系统,则共需(11)块芯片,片选信号共需根(12)。86 在计算机内部的信息处理中,一个字符用 (13)个字节表示,一个汉字用 (14)个字节表示,区分字符和汉字是由 (15)来区分的。87 微指令可分为垂直型和(16)型,其中(17)型微指令可同时执行多个微操作,所以执行指令的速度比(18)快。88 浮点数由(19)、(20)两部分组成。三 判断题(正确打“”错误打“”,并简要
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 机械制造 > 工业自动化


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!