第六章 组合逻辑电路题库

上传人:z**** 文档编号:171432602 上传时间:2022-11-26 格式:DOCX 页数:25 大小:75.27KB
返回 下载 相关 举报
第六章 组合逻辑电路题库_第1页
第1页 / 共25页
第六章 组合逻辑电路题库_第2页
第2页 / 共25页
第六章 组合逻辑电路题库_第3页
第3页 / 共25页
点击查看更多>>
资源描述
1“与非”门逻辑表达式为:见0 得 1,全 1 得 0。(对) 2“与非”门逻辑表达式为:见0 得 0,全 1 得 1。(错)3. “与”门的逻辑功能是“有0出 0,全1出1”。(对)4. “与”门的逻辑功能是“有1出 1,全0出0”。(错)5. “异或”门的功能是“相同出0,不同出 1”。(对)6. “异或”门的功能是“相同出1,不同出 0”。(错)7. 或非逻辑关系是“有1出 0,全0出 1”。 (对)8. 或非逻辑关系是“有0出 1,全1出 0”。 (错)9. “同或”门的功能是“相同出0,不同出 1”。(错)10. “同或”门的功能是“相同出1,不同出 0”。(对)11. 或逻辑关系是“有0出 0,见1出 1”。 (错)12. 或逻辑关系是“有0出 1,全1出 0”。 (错)13. 或逻辑关系是“有1出 1,全0出 0”。 (对)14. 因为A+AB=A,所以AB=0 (错 15组合逻辑电路的输出状态仅取决于输入信号状态。(对)16. 组合逻辑电路的输出状态不仅仅取决于输入信号状态。(错)17. 译码电路的输出量是二进制代码。(错)18. 译码电路的输入量是二进制代码。(对)19. 编码器、译码器为组合逻辑电路。(对)20. 逻辑电路中,一律用“1”表示高电平,用“0”表示低电平。(错)21. 常用的门电路中,判断两个输入信号是否相同的门电路是“与非”门。(错)22. 常用的门电路中,判断两个输入信号是否相同的门电路是“或非”门。(错)23. 常用的门电路中,判断两个输入信号是否相同的门电路是“同或”门。(对)24. 常用的门电路中,判断两个输入信号是否相同的门电路是“异或”门。(对)25. 由分立元件组成的三极管“非”门电路,实际上是一个三极管反相器。(对)26. 用四位二进制代码表示1位十进制数形成二进制代码称为BCD码。(对27. 逻辑代数又称布尔代数。(对)28. 逻辑变量只有0和1 两种数值,表示事物的两种对立状态。(对)29. 逻辑函数常用的化简方法有代数法和卡诺图法。(对)30. 任何一个逻辑函数的表达式一定是唯一的。(错)31. 任何一个逻辑函数的卡诺图一定是唯一的。(对)32. 任何一个逻辑函数的真值表一定是唯一的。(对)33. 任何一个逻辑表达式经化简后,其最简式一定是唯一的。(错)34. 我们常用的计算机键盘是由译码器组成的。(对)35. 优先编码器中,允许几个信号同时加到输入端,所以,编码器能同时对几个输入信号进 行编码。(错)36. 优先编码器中,允许几个信号同时加到输入端,但是,编码器不能同时对几个输入信号 进行编码。(对)37. 常见的83线编码器中有 8个输出端,3 个输入端。(错)38. 常见的83线编码器中有 3个输出端,8 个输入端。(对)39. 输出n位代码的二进制编码器,最多可以有2n个输入信号。(错40. 输出n位代码的二进制编码器,最多可以有2n个输入信号。(对41.8421BCD 码是最常用的二一十进制码。(对)42. 二一十进制译码器的功能与二一十进制编码器的功能正好相反。(对)43. 二一进制译码器对8421BCD码以外的四位代码拒绝翻译。(对44. 电子手表常采用分段式数码显示器。(对)45. 输入全为低电平“0”,输出也为“0”时,必为“与”逻辑关系。(错)46. 在逻辑代数中,应先算或,后算与。 (错)47. 在逻辑代数中,应先算与,后算或。 (对)48如果逻辑方程A+B=B+C,则A=C。(错49周期的单位是赫兹(Hz),还有千赫兹(KHz),兆赫兹(MHz)。(错50.在数字电路中经常采用的是二进制数。 (对)51如果逻辑方程AB=BC,则A=CO(错52. 能实现逻辑关系、逻辑运算的电路叫逻辑门电路,简称门电路。 (对53. 与门就是能够实现“与”逻辑关系、与逻辑运算的电路。(对54. 集成电路7400中含有两个4输入与门电路。 (错55. 集成电路7400中含有四个2输入与非门电路。(对56. 集成电路7420中含有两个4输入与非门电路。(对57. 集成电路7420中含有四个2输入与门电路。(错58. 常用的复合门电路有:与非门、或非门、与或非门和异或门。 (对63. 共阴极结构的显示器需要低电平驱动才能显示。 (错)64. 共阴极结构的显示器需要高电平驱动才能显示。 (对)65. 共阳极结构的显示器需要低电平驱动才能显示。 (对)66. 共阳极结构的显示器需要高电平驱动才能显示。 (错)67. 组合逻辑电路的输出只取决于输入信号的现态。 (对)68.3 线8 线译码器电路是三八进制译码器。 (错)69. 已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 (错)70. 编码电路的输入量一定是人们熟悉的十进制数。 (错)71.74LS138 集成芯片可以实现任意变量的逻辑函数。 (错)72. 组合逻辑电路中的每一个门实际上都是一个存储单元。 (错)73. 液晶显示器具有工作电压低、功耗低、制造工艺简单、成本低、体积小、寿命长等特点因而在小型、微型及便携式显示设备中得到广泛的应用。 (对)74 组合逻辑电路的特点是无记忆性。 (对)75 组合逻辑电路的特点是有记忆性。 (错)76.周期的单位是秒(S),还有毫秒(mS),微秒(uS)。(对)78脉冲宽度是指脉冲从前沿的100%到后沿的0%所需的时间。 (错)79. 方波的占空比为0.5。(对)80. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(对)81. 在时间和数值上都离散的信号是数字信号。(对)82. 在时间和数值上都离散的信号是模拟信号。(错)83. 在时间和数值上都连续的信号是模拟信号。(对)84. 在时间和数值上都连续的信号是数字信号。(错)85. 十进制数9比十六进制数9小。 (错)86. 十进制数9比十六进制数9大。 (错)87 .十进制数9和十六进制数9相等。 (对)88. 逻辑变量的取值,1比0大。(错89. 异或函数和同或函数在逻辑上互为反函数。(对)90. 或函数和或非函数在逻辑上互为反函数。(对)91. 与函数和与非函数在逻辑上互为反函数。(对)92. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。(对)93. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(错94. 若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(对)95. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(错)96. 若两个函数具有不同的卡诺图,则两个逻辑函数必然不相等。(对)97. 若两个函数具有不同的逻辑图,则两个逻辑函数必然不相等。(错)98. 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。(对)99. 时序电路不含有记忆功能的器件。(错)100. 组合逻辑电路不含有记忆功能的器件。(对)101. 编码器译码器为(A )。A. 组合逻辑电路B.时序逻辑电路C. A和B102. 七段数码显示译码电路应有(A )个输出端。A. 7 个B. 8 个C. 16 个D.4 个103. 逻辑代数式F=A+B属于(D )A.与非门电路B.或非门电路C.与门电路D.或门电路104. 逻辑代数式F=AB属于(C )A.与非门电路B.或非门电路C.与门电路D.或门电路105或非门的逻辑功能为( D )。A.入0出0,全1出1C.入0出1,全1出0106或门的逻辑功能为( B)。A.入0出0,全1出1C.入0出1,全1出0107与非门的逻辑功能为( C )A.入0出0,全1出1C.入0出1,全1出0108与门的逻辑功能为( A)。A.入0出0,全1出1C.入0出1,全1出0B.入1出1,全0出0D.入1出0,全0出1B.入1出1,全0出0D.入1出0,全0出1B.入1出1,全0出0D.入1出0,全0出1B.入1出1,全0出0D.入1出0,全0出1109.符合“或”关系的表达式是( C )。A1+1=2B1+1=10C1+1=1110.符合下列真值表的是(A)门电路A.与B.与非C.或D.1+1=0D.非ABF000010100111111.符合下列真值表的是A.与B.与非C )门电路C.或D.非D.或非D.同或ABF000011101111112. 符合下列真值表的是( D )门电路A. 与B.与非C.或ABF001010100110113. 符合下列真值表的是(C )门电路A.与B.与非C.异或ABF000011101110114. 符合下列真值表的是( D )门电路A.与B.与非C.异或D.同或ABF001010100111115二-十进制的编码器是指( B )。A. 将二进制代码转换成09个数B. 将09个数转换成二进制代码电路C. 二进制和十进制电路116. 逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为(B )。A.逻辑加B.逻辑乘C.逻辑非117. 逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( A )A.逻辑加B.逻辑乘C.逻辑非118. 十进制数100对应的二进制数为( C )。A.1011110B.1100010C.1100100D.11000100119. 十进制数100对应的八进制数为( C )。A.411B.414C.144D.441120. 十进制数100对应的十六进制数为( C )。A.45 B.6A C.64D.46121. 十进制数100对应的8421BCD码为(D )A1011110 B1100010 C1100100 D100000000122一个两输入端的门电路,当输入为1和0时,输出不是1的门是( C )A. 与非门 B.或门 C.或非门 D.异或门 123数字电路中使用的数制是( A )。A. 二进制B. 八进制C.十进制 D.十六进124. 和逻辑式AB表示不同逻辑关系的逻辑式是(B )。A. A + B b. A Bc. A B + Bd. AB + A)。125. 八输入端的编码器按二进制数编码时,输出端的个数是(BA. 2个B. 3个C. 4个D. 8个126. 四个输入的译码器,其输出端最多为( D)。A. 4 个B. 8 个C. 10 个D. 16 个127. 输入A.B与输出F之间的逻辑关系如表所示,则A.B与F逻 辑表达式为( D )。A. F=A BB. F=A+BB. C. F = Ax B d. F = A + B128.由开关组成的逻辑电路如图所示,电灯暗为“0”,则该电路为 ( B)。AA.“与”门B. “或”门C. “ 非”门129. 逻辑电路如图所示,输入为 X,Y ,同它功能相同的是()。设开关接通为“1 ”,断开为“0”,电灯亮为“ 1 ”,A.可控RS触发器B.JK触发器C.基本RS触发器D.T触发器130. 图示逻辑电路的逻辑式为( C )。C. F = AB+ABA. F = aB+Abb. F = AB+ AB131. 十进制数12对应的二进制数为( A )。A.1100B.1101C.1110D.1111132. 十进制数12对应的八进制数为( A )。A.14B.15C.16D.17133. 十进制数12对应的十六进制数为( D )。A.8B.12 C.B D.C134. 二进制数10010对应的十进制数为( C)A.9B.10C.18D.34135. 二进制数10010对应的八进制数为( C)。A.9B.10C.22D.34136. 二进制数10010对应的十六进制数为( C )。A.9B.10C.12D.34137. 二进制的进位规律是( A )。A.逢二进一B.逢十进一C.逢十退一D.逢二退一138. 八进制的进位规律是(A )。A.逢八进一B.逢十进一C.逢十退一D.逢八退一139. 十六进制的进位规律是( A )。140. 数字电路中机器识别和常用的数制是(A )。A. 二进制 B.八进制 C.十进制D.十六进制141. 十进制56的8421码是( D)。A.00111000 B.1010110 C.111000 D.01010110142. 所谓机器码是指( B )。A. 计算机内米用的十六进制码B. 符号位数码化了的二进制数码C. 带有正负号的二进制数码D. 八进制数143. 逻辑函数L=A+AB+ABC可化简为=(A )。A.AB.ABC.ABCD.A+AB144. 逻辑函数L=A+BC+ABC可化简为L=( C )。A.AB.BCC.A+BCD.A+ABC145. 具有“有1出0全0出1”功能的逻辑门是(B )。A.与非门 B.或非门 C.异或门 D.同或门146. 多余输入端可以悬空使用的门是(B )。A.与门 B.TTL与非门 C.CMOS与非门D.或非门147. 一个四输入端的与非门,它的输出有(B )种状态。A.1B.2C.4D.16148. 一个两输入端的门电路,当输入为1和0时,输出不是1的门是( D )A.与非门 B.或门 C.或非门 D.异或门149. 在两个输入端的与门电路中输入两个1 ,则输出( C )。A.2B.0C.1D.不能确定150. 在两个输入端的或非门电路中输入两个1,则输出(B )。A.2B.0C.1D.不能确定152. 三输入的译码器,其输出端最多为( B )。A.4 个 B.8 个 C.10 个 D.16 个153. 七段字符显示器电路中A.B.C.D.G段发光,则显示(D )A.6B.5C.4D.3154. 七段字符显示器电路中B.C.F.G段发光,则显示(C )155. 七段字符显示器电路中A.C.D.E.F.G段发光,则显示(A )。A.6B.5C.4D.3156. 七段字符显示器电路中B.C段发光,则显示(A)A.1B.5C.4D.3157. 七段字符显示器电路中A.B.D.E.G段发光,则显示(A)。A.2B.5C.4D.3158. 七段字符显示器电路中A.C.D.F.G段发光,则显示(B)A.6B.5C.4D.3159. 七段字符显示器电路中A.B.C段发光,则显示(A)A.7B.5C.4D.3160. 七段字符显示器电路中A.B.C.D.E.F.G段发光,则显示(A)A.8B.5C.4D.3161. 七段字符显示器电路中A.B.C.D.F.G段发光,则显示(A)A.9B.5C.4D.3162.译码器的输出量是( A)。A.二进制B.八进制C.十进制D.十六进制163.编码器的输入量是( A)。A.二进制B.八进制C.十进制D.十六进制164.下面不是组合逻辑电路的是( D )。A.译码器B.编码器C.全加器D.运算放大器167.已知逻辑函数厂二朋+玄十止与其相等的函数为(D)A_Bb+c + SCd + C168个数据选择器的地址输入端有4个时,最多可以有(D )个数据信号输出。A.4B.6C.8D.16169.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( D)A.M 1 与 M 3B.M 4 与 M 6C.M 5 与 M 13D.M 2 与 M 8171. 半加器和的输出端与输入端的逻辑关系是(D172. TTL集成电路74LS138是3 / 8线译码器,译码器为输出低电平有效,若输入为AAA=101 时,输出:为(B )。2 1 0A. 00100000B.11011111C.11110111D.00000100AAA=011时,输出:2 1 0A.00100000C.11110111173. TTL集成电路74LS138是3 / 8线译码器,译码器为输出低电平有效,若输入为 为(B )B. 11110111D. 00000100174. TTL集成电路74LS138是3 / 8线译码器,译码器为输出低电平有效,若输入为AAA=100时,输出:为(B )2 1 0A.00100000B.11101111C. 11110111D.00000100175. 属于组合逻辑电路的部件是( A )。A.编码器 B.寄存器C.触发器 D.计数器176. 以下式子中不正确的是( C )A. 1A=AB. A+A=AC. A + B 二 A + BD.1+A=1177. 已知Y二AB + B + AB下列结果中正确的是(C )A. Y=A B. Y=B C. Y=A+B D. Y 二 A + B180.以下错误的是(B )A. 数字比较器可以比较数字大小B. 实现两个一位二进制数相加的电路叫全加器C. 实现两个一位二进制数和来自低位的进位相加的电路叫全加器D. 编码器可分为普通全加器和优先编码器181.将代码(10000011) 转换为二进制数( B )。8421A.(01000011)B.(01010011)22C.(10000011)D.(000100110001)184.逻辑函数Y二AC + ABD + BCD(E + F)的最简的与或式(B)。A.AC+BD; B. AC+ ABD C.AC+B D.A+BDA. AC + ABAB + ACc AC + ABD. AB + A C + B CB.187.逻辑函数 Y(A,B,C,D)工(124,5,6,9)其约束条件为AB+AC=0则最简与或式为A )。A. BC + CD + CDB. BC + CD + AC D ;C ACD + CD + CDD AB + BD + AC190. 十进制数85转换为二进制数为( D )A1001011B1010011C1100101D1010101191. 二进制数11011转换为十进制数为( B )A32B27C64D128192. 8421BCD 码 110011. 001 表示十进制为(A )A33.2B51.0125C63.2D51.2193. 在下列一组数中,与(111001)2相等的数是( C )A.(34)16B.(65)8C.(57)10185.逻辑函数的F= AB + AB + BC的标准与或式为(A )。工(2,3,4,5,7)A.C 工(0,123,5)C.口 工(123,4,6)B.D 工(3,4,5,6,7)186.逻辑函数Y (工(0 2 4 5)A,B,C)=的最简与或非式为( A )。194. 下列数码均代表十进制数6,其中按余3码编码的是( C )A.0110;B. 1100;C.1001195. “异或”逻辑与以下哪种逻辑是非的关系( C )A. “与”逻辑B. “或”逻辑C. “同或”逻辑196 Fi二bC + bc与F2二bc + bc两函数的关系为(C )A.相同 B.对偶 C.反函数197. N个变量,有多少个最小项(A )A.2NB.2NC.N198. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( C )A.放大状态B.击穿状态 C.饱和状态D.导通状态199. TTL门电路是采用以下什么设计的门电路(AA.双极型三极管B.单极型MOS管C. 二极管D.三态门200. 逻辑电路的分析任务是( D )A. 给定功能,通过一定的步骤设计出电路B. 研究电路的可靠性C. 研究电路如何提高速度D. 给定电路,通过一定的步骤说明电路的功能201. 组合逻辑电路不含有( A )A.记忆能力的器件B.门电路和触发器C.门电路D.运算器202. 常用的一种3-8线译码器是( B )A.74148B.74138C.7448D.74151203. 共阳型七段数码管各段点亮需要( C )A.高电平 B.接电源C.低电平D.接公共端204. 由门电路组成的全加器是 ( B)A.时序逻辑器件B.组合逻辑器件C.脉冲逻辑器件D.以上答案都不正确205. TTL门电路的工作电源一般是(B )A.25 VB.+5VC.3V18V206. 输入100HZ脉冲信号,要获得10HZ的输出脉冲信号需要用多少进制计数器实现(B )A. 100进制 B. 10进制 C. 50进制 D. 5进制207. 输入100HZ脉冲信号,要获得20HZ的输出脉冲信号需要用多少进制计数器实现()A. 100进制 B. 10进制 C. 50进制 D. 5进制208输入100HZ脉冲信号,要获得1HZ的输出脉冲信号需要用多少进制计数器实现(AA. 100进制B. 10进制C. 50进制D. 5进制209输入100HZ脉冲信号,要获得2HZ的输出脉冲信号需要用多少进制计数器实现(C )A. 100进制B. 10进制C. 50进制D. 5进制210.8421BCD 码 01101001.01110001 转换为十进制数是:(C ) A:78.16B:24.25C:69.71D:54.56211. 最简与或式的标准是:( C )A:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多212. 用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3个表现形式不同的变量,保留相同变量D:消去4个表现形式不同的变量,保留相同变量214. 函数F(A, B,C)=AB+BC+AC的最小项表达式为:(B )A: F(A,B,C)=EM (0,2,4)B: F(A,B,C)=EM (3,5,6,7)C: F(A,B,C)=EM (0,2,3,4)D: F(A,B,C)=EM (2,4,6,7)215. 已知74LS138译码器的输入三个使能端(E=1,E = E =0)时,地址码AAA=011,1 2a2b2 1 0则输出Y7Y0是:(C )A:11111101B:10111111C:11110111D:11111111216. 和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)B.(1E7.2)16 16C(3D7.1) D(F31.2)16 16217.和逻辑式AC + BC + AB相等的式子是(A )AAC+BB BCCBDA+ BC162.32位输入的二进制编码器,其输出端有( D )位。A. 256B. 128C. 4D. 5218.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( D )A.M 1 与 M 3B.M 4 与M 6C.M 5 与 M 13D. M 2 与M 8220.属于组合逻辑电路的部件是( A )。A.编码器B.寄存器C.触发器D.计数器22 1三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区222.已知逻辑函数r=AB+ACBC与其相等的函数为(D )。A. 血B. 朋+疋c. 朋+比D. 朋+匚223.一个数据选择器的地址输入端有3个时,最多可以有( C )个数据信号输出。A.4B.6C.8D.16224.3线一8线译码器有(A )。B. 8条输入线,3条输出线D. 3条输入线,4条输出线A. 3条输入线,8条输出线C. 2条输入线,8条输出线225. 若将一 TTL异或门输入端A.B当作反相器使用,则A.B端的连接方式为(A )。A. A或B中有一个接1B. A或B中有一个接0C. A和B并联使用D.不能实现226. 逻辑函数F(A,B,C) = AB+BC+AC的最小项标准式为(D )。A. F(A,B,C)=EM(0,2,4)B. F(A,B,C)=EM(1,5,6,7)C. F(A,B,C)=EM (0,2,3,4)D. F(A,B,C)=EM(3,4,6,7)227. 设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为(C )A.M=N=10B. M=10,N=2230.数字电路中的工作信号为( B )。A.随时间连续变化的电信号B.脉冲信号C.直流信号235. F AB+BC+CA的“与非”逻辑式为(B )。A. F AB + BC + CABF AB BCCACM=10,N=4DM=10,N=3c. F = AB + BC + CA236.逻辑电路如图五所示,其逻辑功能相当于一个( C )。A. “与”非门B. “导或门C. “与或非门237 .与二进制数10101010相应的十进制数为( c )。A.110B.210C.170238.已知某电路的真值表如下表所示,则该电路的逻辑表达式为( C )。A. Y = CB. Y = ABCC. Y = AB + CD. Y = BC + CABCYABCY0 0 001 0 000 0 111 0 110 1 001 1 010 1 111 1 11239.三输入、八输出译码器,对任一组输入值其有效输出个数为( C )。A.3个B. 8 个C. 1个D. 11 个240.逻辑函数F=A(AB =( A )。A.BB.AC. A BD. (A B)241一位十六进制数可以用( C )位二进制数来表示。A .1B. 2C. 4D. 16242. 逻辑函数的表示方法中具有唯一性的是 ( A )。A .真值表B.表达式C.逻辑图243. 逻辑函数的表示方法中具有唯一性的是 ( A )。A .卡诺图B.表达式C.逻辑图245.在下列逻辑电路中,不是组合逻辑电路的有( D )。A.译码器B.编码器 C.全加器D.寄存器246 .数字电路中,逻辑变量的值只有一个。(X)247 .在正逻辑的约定下,“1”表示高电平,“0”表示低电平。(V)248. 最简与或表达式是指在表达式中与项最少,且变量个数也最少。(V)249. 组合逻辑电路的输出仅与输入的状态有关。(V)250 . 3线一8线译码器的输入信号是十进制代码。(X)251.时序逻辑电路的输出不仅与该电路当前的输入信号有关,还与 电路原 来的状态有关。(V )252组合逻辑电路的基本组成单元是门电路(V)253. 组合逻辑电路当前的输出变量状态由输入变量的组合状态来决定,与原来状态有关。 (X)254. 共阳极的数码管输入信号的有效电平是高电平。(X)255. 在逻辑中的“1”和“0”用来表示“真”和“假”、“高”和“低”。(V)
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑环境 > 建筑资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!