微机原理课后题答案(57章)分解

上传人:Wo****Z 文档编号:168992623 上传时间:2022-11-14 格式:DOC 页数:8 大小:19KB
返回 下载 相关 举报
微机原理课后题答案(57章)分解_第1页
第1页 / 共8页
微机原理课后题答案(57章)分解_第2页
第2页 / 共8页
微机原理课后题答案(57章)分解_第3页
第3页 / 共8页
点击查看更多>>
资源描述
微机原理课后题答案5-7章分解 - 教育文库 第5章 存储器系统 一、选择题 1以下B不是半导体存储器芯片的性能指标。 A. 存储容量 B. 存储构造 C. 集成度 D. 最大存储时间 2高速缓存由B构成。 A. SRAM B. DRAM C. EPROM D. 硬磁盘 3由2K1bit的芯片组成容量为4K8bit的存储器需要D个存储芯片。 A. 2 B. 8 C. 32 D. 16 4安排2764芯片内第一个单元的地址是1000H,那么该芯片的最末单元的地址是D。 A. 1FFFH B. 17FFH C. 27FFH D. 2FFFH 5一片容量为8KB的存储芯片,假设用其组成1MB内存,需 C 片。 A. 120 B. 124 C. 128 D. 132 6外存储器包括 A B E F 。 A. 软磁盘 B. 磁带 C. SRAM D. BIOS E. 硬磁盘 F. 光盘 7在多级存储体系构造中,Cache-主存构造主要用于解决 D 的问题。 A. 主存容量缺乏 B. 主存与辅存速度不匹配 C. 辅存与CPU速度不匹配 D. 主存与CPU速度不匹配 8动态RAM的特点之一是 BD 。 A. 能永久保存存入的信息 C. 不需要刷新电路 B. 需要刷新电路 D. 存取速度高于静态RAM 二、填空题 1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是 Cache 存储器,它是由 DRAM 类型的芯片构成,而主存储器那么是由 SRAM 类型的芯片构成。 2将存储器与系统相连的译码片选方式有 线选法、局部地址译码法和 全地址译码 法。 3假设存储空间的首地址为1000H,存储容量为1K8、2K8、4K8H 和8K8的存储器所对应的末地址分别为 13FFH 、 17FFH 、 1FFFH 和 2FFFH 。 4微机系统中存储器通常被视为 Cache 、 主存 、辅存 三级构造。 三、综合题 1某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。 答:存储区总的单元数为:63FFH3000H13400H,故总容量13KB。 计算方法:假设直接用十六进制表示,那么总容量3*163+4*162/1024; 假设将地址表示成二进制,那么总容量 213B212B210B; 1 2以下图为SRAM6116芯片与 8088系统总线的连接图。 答: 16116芯片的存储容量是2k*8bit 2第一片6116的内存地址范围是F1000HF17FFH 第二片6116的内存地址范围是F1800HF1FFFH 3利用6264芯片,在8088系统总线上实现20000H23FFFH的内存区域,试画出连接电路图。 答: 1写出6116芯片的存储容量; 2分析p 每片6116所占的内存地址范围。 4如下图,IBMPC/XT计算机扩展槽上与存储器连接的总线信号为20根地址线A19A0,8根数据线D7D0以及存储器读写信号MEMR和MEMW。使用8 EPROM和1片6225632K8 RAM这些信号扩展1片2725632K。要求EPROM的起始地址为C8000H,RAM紧随其后,使用74LS13838译码器,采用全地址译码方式。 2 74LS138 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0 MEMR MEMW Y0 G1 Y1 G2A Y2 G2B Y3 Y4 C Y5 B Y6 A Y7 A14 CE A13 A12 A11 A10 A9 IC0 D7 D6 A8 D5 A7 D4 A6 D3 A5 62256 D2 A4 D1 A3 D0 A2 A1 A0 OE WE A14 CE A13 A12 A11 A10 D7 A9 A8 IC1 D6 D5 A7 D4 A6 D3 A5 27256 D2 A4 D1 A3 D0 A2 A1 A0 OE 1试在图中画出计算机的存储器连接图门电路自选。 74LS138 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0 MEMR MEMW 题五图、存储器扩展图 G1 Y1 G2A Y2 G2B Y3 C B A Y4 Y5 Y6 Y7 A14 CE A13 A12 A11 A10 A9 IC0 D7 D6 A8 D5 A7 D4 A6 D3 A5 62256 D2 A4 D1 A3 D0 A2 A1 A0 OE WE A14 CE A13 A12 A11 A10 D7 A9 A8 IC1 D6 D5 A7 D4 A6 D3 A5 27256 D2 A4 D1 A3 D0 A2 A1 A0 OE Y0 题五图、存储器扩展图 第四题图 2写出各片存储器的地址范围。 答:地址范围27512:C8000CFFFFH, 62512:D0000HD7FFFH 5设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。假设采用4K4的RAM芯片组成16KB的存储系统。问: 1共需多少片4K4的RAM芯片?这些芯片应分成多少组?每组多少片? 答:共需8片RAM芯片,分成4组,每组2片。 2该存储系统至少需要多少根地址总线?其中多少根低位地址线用于片内自3 选译码? 答:至少需要14根地址总线,其中12根低位地址线用于片内自选。 3设该存储系统从0000H开场占用一段连续地址空间,试给出每组芯片占用的地址范围。 答:00000FFFH 10001FFFH 20002FFFH 30003FFFH 4 第6章 输入输出与中断技术 一、单项选择题 18086CPU在执行IN AL,DX指令时,DX存放器的内容输出到 A 上。 A. 地址总线 B. 数据总线 C. 存储器 D. 存放器 2在CPU与外设进展数据传送时,以下 C 方式可进步系统的工作效率。 A. 无条件传送 B. 查询传送 C. 中断传送 D. 前三项均可 3外部设备的端口包括 ABC 。 A. 数据端口 B. 状态端口 C. 控制端口 D. 写保护口 4CPU 在数据线上传输的信息可能是 ABC 。 A. 数据 B. 状态 C. 命令 D. 模拟量 5PC/XT机对I/O端口的寻址方式有 AF 。 A. 端口直接寻址 B. 存放器寻址 C. 基址寻址 D. 变址寻址 E. 存放器相对寻址 F. DX 间接寻址 6PC机在和I/O端口输入输出数据时,I/O数据须经 AE 传送。 A. AL B. BL C. CL D. DL E. AX F. BX G. CX H. DX 7程序查询I/O的流程总是按 B 的次序完成一个字符的传输。 A. 写数据端口,读/写控制端口 B.读状态端口,读/写数据端口 C. 写控制端口,读/写状态端口 D. 随I/O接口的详细要求而定。 8在CPU与外设之间设计接口电路的目的主要有ABCD。 A. 解决驱动才能问题 C. 完成数据形式转换 B. 控制数据传输速度 D. 负责CPU与外设的联络 98086CPU工作在总线恳求方式时,会让出 D 。 A. 地址总线 B. 数据总线 C. 地址和数据总线 D. 地址、数据和控制总线 10CPU响应INTR引脚上来的中断恳求的条件之一是 B 。 A. IF =0 B. IF =1 C. TF =0 D. TF =1 11断点中断的中断类型码是 C 。 A. 1 B. 2 C. 3 D. 4 12执行指令IRET后弹出堆栈的存放器先后顺序为 B 。 A. CS、IP、Flags B. IP、CS、Flags C. Flags、CS、IP D. Flags、IP、CS 13假设8259A工作在优先级自动循环方式,那么IRQ4的中断恳求被响应并且效劳完毕后,优先权最高的中断是 B 。 A. IRQ3 B. IRQ5 C. IRQ0 D. IRQ4 14PC/XT机中假设对从片8259A写入的ICW2是70H,那么该8259A芯片的IRQ6的中断类型码是 B 。 A. 75H B. 76H C. 70H D. 1D8H 5 第 8 页 共 8 页
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 演讲稿件


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!