北京理工大学21秋《数字电子技术》基础综合测试题库答案参考92

上传人:住在山****ck 文档编号:93267567 上传时间:2022-05-20 格式:DOCX 页数:13 大小:13.07KB
返回 下载 相关 举报
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考92_第1页
第1页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考92_第2页
第2页 / 共13页
北京理工大学21秋《数字电子技术》基础综合测试题库答案参考92_第3页
第3页 / 共13页
点击查看更多>>
资源描述
北京理工大学21秋数字电子技术基础综合测试题库答案参考1. 三种基本逻辑关系是“与”逻辑、“或”逻辑、“非”逻辑。( )A.错误B.正确参考答案:A2. 下列触发器中,没有克服空翻现象的是( )。A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器参考答案:C3. 与十进制相比二进制的优点是( )。A.数字装置简单可靠、所有元件少B.运算规则简单、运算操作方便C.运算速度快D.数值表达清晰、便于观察参考答案:AB4. 逻辑函数的简化对于提高电路的可靠性并没有什么作用,因此实际意义不大。( )A.错误B.正确参考答案:A5. 一个触发器能够记忆“0”和“1”两种状态。( )A.错误B.正确参考答案:B6. 74LS139为4路数据分配器。( )A.错误B.正确参考答案:B7. 一个无符号4位权电阻DAC,最低位处的电阻为40K,则最高位处电阻为( )。A.4KB.5KC.10KD.20K参考答案:B8. 关于卡诺图,下列说法中哪些是错误的( )A.卡诺图的变量标注均采用循环码B.卡诺图上每一个小方格代表一个最小项C.序号相邻的最小项,逻辑上就一定是相邻的D.卡诺图上任何两个几何相邻的最小项相加,可以消去一个取值不同的变量参考答案:C9. 由555定时器构成的施密特触发器,改变控制电压Vco时,则( )。A.改变输出Uo的幅值B.改变低电平的UOL数值C.改变高电平UOH的数值D.改变回差电压参考答案:D10. 一个16选1的数据选择器,其地址输入端有( )A.1个B.2个C.4个D.8个E.16个参考答案:C11. CMOS和TTL集成电路的根本区别是( )A.它们的逻辑功能不同B.它们的电路形式不同C.它们的工作电压不同D.它们的开关元件不同参考答案:D12. 一块八选一的数据选择器,其地址(选择输入)码有( )A、1位B、3位C、4位D、8位参考答案:B13. 正“与非”门也就是负“或非”门。( )T.对F.错参考答案:T14. 时序逻辑电路按状态变化的特点分为( )。A.同步时序逻辑电路B.异步时序逻辑电路C.米里型D.摩尔型参考答案:AB15. 半导体E2PROM,写入的内容,可以通过( )擦除。A.紫外线照射B.电信号C.口令D.DOS命令参考答案:A16. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( )A.正确B.错误参考答案:B17. n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。( )A、错误B、正确参考答案:B18. 由n位寄存器组成的扭环移位寄存器构成的计数器的进制是( )。A.nB.2nC.4nD.无法确定参考答案:B19. 移存器的一个典型应用是乘、除运算,将数据左移一位就是将移存器中的数乘以2,右移一位就是除以2。( )A.错误B.正确参考答案:B20. 某集成电路芯片,查手册知其最大输出低电平UOLmax=0.5V,最大输入低电平UILmax=0.8V,最小输出高电平UOHmin=2.7V,最小输入高电平UIHmin=2.0V,则其高电平噪声容限UNH=( )。A.0.3VB.0.6VC.0.7VD.1.2V参考答案:C21. 模拟信号在时间上的连续变化的,幅值上也是连续取值的。( )A.错误B.正确参考答案:B22. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )A.正确B.错误参考答案:A23. 八路数据选择器,其地址输入端(选择控制端)有( )个A.8B.2C.3D.4参考答案:C24. 以下代码中为恒权码的为( )。A.循环码B.5421BCD码C.余三码D.格雷码参考答案:B25. 扭环形计数器都是不能自启动的。( )A、错误B、正确参考答案:A26. MOS集成电路采用的是( )控制,其功率损耗比较小。A.电压B.电流C.灌电流D.拉电流参考答案:A27. TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。( )A.错误B.正确参考答案:B28. 一位十六进制数可以用( )位二进制数来表示。A.1B.2C.4D.16参考答案:C29. CMOS或非门与TTL或非门的逻辑功能完全相同。( )A.错误B.正确参考答案:B30. 0FEH是我们常用数制中的十六进制。( )A.错误B.正确参考答案:B31. 若输入变量A、B全为1时,输出F=0,则其输出与输入的关系为( )A.异或B.同或C.与非D.或非参考答案:C32. TTL单定时器型号的最后几位数字为( )。A.555B.556C.7555D.7556参考答案:A33. 余3码10001000对应2421码为( )。A.01010101B.10000101C.10111011D.11101011参考答案:C34. 101键盘的编码器输出( )位二进制代码。A.2B.6C.7D.8参考答案:C35. 和二进制码1100对应的格雷码是( )。A.0011B.1100C.1010D.0101参考答案:C36. 组合电路不含有记忆功能的器件。( )A.正确B.错误参考答案:A37. 如果一个时序逻辑电路中的存储元件受同一时钟信号控制,则属于同步时序逻辑电路。( )T、对F、错参考答案:T38. 二进制是以( )为基数的计数体制。A.数字B.两位C.高低电平D.2参考答案:D39. 用0、1 两个符号对100 个信息进行编码,则至少需要( )。A.8位B.7位C.9位D.6位参考答案:B40. 相同计数模的脉冲同步计数器,使用的触发器个数比脉冲异步计数器多。( )A、错误B、正确参考答案:A41. 描述触发器的逻辑功能的方法不包括( )A.状态转表B.特性方程C.状态转换图D.状态方程参考答案:D42. 关于逻辑函数化简,以下哪条不是通常要遵循的原则( )A.逻辑电路所用的门最少B.各个门之间的连线最短C.逻辑电路所用的级数要少D.逻辑电路能可靠地工作参考答案:B43. 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端( )A.J=K=1B.J=Q,K=/QC.J=/Q,K=QD.J=Q,K=1参考答案:B44. 数据选择器是一种时序电路。( )A、错误B、正确参考答案:A45. 下面代码中哪些是无权码( )。A.8421BCD码B.5421BCD码C.余三码D.格雷码参考答案:CD46. 下列各组数中,是6进制的是( )。A.14752B.62936C.53452D.37481参考答案:C47. n级触发器构成的计数器最多可计2n个数。( )A、错误B、正确参考答案:B48. 8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.8参考答案:D49. D码就是用字母B、C、D、表示的代码。( )A.错误B.正确参考答案:A50. 十进制数62对应的十六进制数是( )。A.(3E)16B.(36)16C.(38)16D.(3D)16参考答案:A51. 卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。( )A.错误B.正确参考答案:B52. 下列逻辑等式中不成立的是( )。A.(A+B)=ABB.(AB)=A+BC.A+AB=A+BD.A+AB=A参考答案:A53. 多路选择器是一种单路输入,多路输出的组合逻辑电路。( )A.错误B.正确参考答案:A54. 并行加法器采用先行进位(并行进位)的目的是简化电路结构。( )A.错误B.正确参考答案:A55. Verilog语言大概提供了约( )个运算符。A.20B.30C.40D.50参考答案:B56. 当A和B都是1位数时,它们只能取( )和( )两种值。A.0、0B.0、1C.1、1D.1、2参考答案:B57. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )A.正确B.错误参考答案:B58. 数据分配器和( )有着相同的基本电路结构形式。A.加法器B.编码器C.选择器D.译码器参考答案:D59. 利用三态门可以实现数据的双向传输。( )A.错误B.正确参考答案:B60. 八进制数(18)8比十进制(18)10小。( )A.错误B.正确参考答案:A
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!