智力竞赛抢答装置的设计(共16页)

上传人:vosvybf****vycfil... 文档编号:58448675 上传时间:2022-02-28 格式:DOCX 页数:16 大小:584.17KB
返回 下载 相关 举报
智力竞赛抢答装置的设计(共16页)_第1页
第1页 / 共16页
智力竞赛抢答装置的设计(共16页)_第2页
第2页 / 共16页
智力竞赛抢答装置的设计(共16页)_第3页
第3页 / 共16页
点击查看更多>>
资源描述
精选优质文档-倾情为你奉上“三性实验”报告册 课程名称: 电子技术实验(模电 、数电 ) 实验项目名称: 智力竞赛抢答装置的设计 学 院: 电子科学与技术 专 业: 电子科学与技术 班 级: 报 告 人: 学 号: 指导教师: 实验时间: 提交时间: 实验结论:本实验通过同步D触发器、555电路、计数器、共阴数码管、数码管译码器、四路(二路)与非门、各种电容电阻等器件完成了智能竞赛抢答的功能,通过实验测试了各个模块的工作状况,得到了与预期相同的结果(主持人宣布“抢答开始”,计时器开始计时,无人抢答30 秒蜂鸣器发出声音报警,取消抢答权。),可见实验测试结果满足设计任务及具体要求,完成了设计任务。教师评语: 实 验 报 告 中 存 在 的 问 题实验态度(10分) 很认真 较认真 一般 较差 差 迟到 缺课 早退 请假并补做 批准后有事离开 擅自离开 偶尔在开放期间做实验 很少 从未 需要老师稍加指点 需要老师指点 需要老师反复多次指点 在提示后整理仪器,登记 在提示后仍不进行整理与登记实验设计(25分)设计实验自行设计部分:选题没意义 无实用价值 选题的范围不合适 难度不合适 工作量不合适 设计思路模糊 技术原理不正确 有明显科学性错误。 设计方案不可行 仪器选择不正确,搭配不合理。 纯属抄袭、拼凑,没有任何创新点。综合实验: 涉及知识面狭窄 综合性差 无实用价值。 涉及技术单一 涉及技术互不相通 有原则上错误。实验实施(30分) 有违反实验室规章制度的行为 造成仪器设备损坏 有意隐瞒所造成的损坏 不及时汇报所造成的损坏 不服从管理人员的正常管理。 缺参数 系统误差 缺个别数据 数据有小偏差 记录潦草 漏记关键数据 漏记部分数据 不按老师要求操作返工数据处理(25分) 全缺 缺漏重要数据 缺部分数据 缺计算过程 计算错误, 缺测量结果表示 缺单位 图上数据不清晰 图上缺少数据 图的比例不合理 图表有误 未用坐标纸画图 数据有偏差 误差太大 原始数据未抄入正文 不能正确处理实验数据。 不能对实验结果进行分析、归纳、评价。对实验结果: 不能提出结论性意见 不能提出改进性意见整体情况(10分) 很认真 较认真 一般 差 内容安排缺乏条理 书写不工整 缺封面 报告没有装订 迟交 潦草 长时间拖欠其 它 智力竞赛抢答装置的设计一、实验目的1、掌握组合逻辑电路的设计与测试方法,熟悉常用数字集成电路的使用。2、掌握数字逻辑电路的设计方法,训练自身综合运用数字电路基本知识设计、调试电路的能力。二、具体要求设计一个4 人抢答逻辑电路。(1)竞赛主持人有一个按钮,主持人宣布“抢答开始”,电路复位,计时器开始计时,无人抢答30 秒蜂鸣器发出声音报警,取消抢答权。(2)每个参赛者控制一个按钮,参赛选手按动按钮发出抢答信号。(3)竞赛开始后,先按动按钮者将对应的一个发光二极管点亮,此时其他3 人按动按钮对电路不起作用。三、设计方案1、总体设计原理图图31整体抢答器原理图如图31所示,整体抢答器原理图(仿真通过)其工作原理为:接通电源后,主持人将开关拨到清零状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置“开始”状态,宣布开始抢答器工作。定时器倒计时。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作清零和开始状态开关。2、设计思路1. 将整个实验分为五大块主控部分、高平脉冲输出部分和秒脉冲产生部分、计数部分、报警部分、扩展部分。2. 分步实现各部分的功能。3. 进行各部分的连接。4. 调试整体连接后的电路。 5. 焊接扩展部分并调试。3、各模块的工作原理与调试1、主控部分1.1主控部分原理图图3.2 主控部分原理图图3.2为抢答器的主控部分,该部分由开关、同步D触发器(74LS175)、四路与非门(74LS20N)、二路与非门(74LS00N)和四个LED灯组成。1.2主控部分原理分析首先,介绍74LS175的工作方式。它是由四个D触发器构成的芯片,共有8个管脚。其管脚图如图3.3所示。图33 74LS175管脚图芯片的各个管脚功能如图中所示(PIN NAMES),这里不再累述。图34 74LS175内部结果图如图3.4所示,为74LS175内部结果图,再次图中可以清楚的看到该芯片的工作原理,当CLK有效是(低电平有效)输出全部为零。当置位端(低电平有效)无效且清零端有效时,输出Q=D。主控部分原理总体阐述:抢答开始时(清零端、置位端均无效),主持人清除信号(按下开关J5),74LS175 的输出Q1Q2 全为0,所有发光二极管LED 均熄灭,当主持人宣布“抢答开始”后(J5断开),选手作出判断(按下开关J1J4),对应的LED灯亮,同时信号通过两个74LS00N,一个74LS20N和高平脉冲输出,实现锁存信号。下面介绍74LS00N和74LS20N:图3.5 74LS00N内部结构图如图3.5所示,为74LS00N内部结构图,其旁边为真值表。1.3主控部分的调试电路板焊接完成后,进行了相应的电路调试,调试过程如下: 到了试验箱,试验箱给出高平脉冲和提供置位,清零所需要的电平。 用导线将电路板和试验箱进行连接,所需输出信号接到试验箱的LED灯上,观察并电平变化,调试以焊接的电路,直到工作正常。74LS20N:如图3.6 74LS20N内部结构图如图3.6所示,为74LS20N内部结构图,其旁边为真值表。2、高平脉冲部分和秒脉冲部分21高平脉冲部分的工作原理图 图37高平脉冲部分原理图 图3.8 秒脉冲部分原理图 图3.7高平脉冲部分是有555定时器构成多谐振荡器,其可以输出脉冲频率为1KHZ。以下是555定时器构成多谐振荡器的工作原理介绍。如图39,由555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C充电,以及C通过R2向放电端放电,使电路产生振荡。电容C在和之间充电和放电,从而在输出端得到一系列的矩形波,对应的波形如图8-5所示。图391 555构成多谐振荡器 图3.92 多谐振荡器的波形图输出信号的时间参数是: T=0.7(R1+R2)C=0.7R2C其中,为VC由上升到所需的时间,为电容C放电所需的时间。555电路要求R1与R2均应不小于1K,但两者之和应不大于3.3M。外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。在此简要的对555定时器做一介绍555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图和外引脚排列图分别如图 2.9.1 和图 2.9.2 所示。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3 图310 555定时器内部方框图555电路的工作原理 555电路的内部电路方框图如图8-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关T,比较器的参考电压由三只5K的电阻器构成分压,它们分别使高电平比较器A1同相比较端和低电平比较器A2的反相输入端的参考电平为和。A1和A2的输出端控制RS触发器状态和放电管开关状态。当输入信号输入并超过时,触发器复位,555的输出端3脚输出低电平,同时放电,开关管导通;当输入信号自2脚输入并低于时,触发器置位,555的3脚输出高电平,同时放电,开关管截止。是复位端,当其为0时,555输出低电平。平时该端开路或接VCC。Vc是控制电压端(5脚),平时输出作为比较器A1的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01uf的电容器到地,起滤波作用,以消除外来的干扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电电路。22秒脉冲部分的工作原理图如图3.8 所示秒脉冲部分原理图,也是有555定时器构成,其具体工作原理如下:直流电震荡后升压,比如说1个小功率电棍,利用6V-12V直流电源可产生一种高压脉冲。电路中三极管Q1、Q2构成了一振荡器,产生频率为3Hz的直流脉冲电压,并输入变压器比为6V:240V升压器的初级线圈,在每个脉冲结束时,相应地在变压器的次级线圈产生一高电压。脉冲的重复频率可通过选择C2、R1值进行调整。公式为:充电时间为T1,放电时间为T2时间T=T1+T2=0.693(R1+R2)C图311秒脉冲发生器3、计数部分3.1 计数部分工作原理图工作原理阐述:首先,通过计数器74LS192进行预置数和减技术功能,将信号传到与它联级的译码器(74LS248)中在进行相应的译码,最后在显示译码管中显示相应的计数。在此过程中比较关键的步骤有: 刚开的预置数功能的实现。根据要求将74LS192的ABCD四个管脚分别接到高低电平,从而实现预置数功能。 高位片和地位片的联级的实现低位片的BO端输出给到高位片的CPd从而实现两片的联级。 最后的计数的锁存在高位片的BO端引出信号,与秒脉冲、主控部分经一四路与非门输出给到低位片的CPd从而实现计数的锁存。图312计数部分工作原理图3.2 74LS192、74LS248的功能介绍3.2.1 74LS192的原理图图313 74LS192芯片的封装图74LS192工作原理阐述:74LS192可分别利用CP 十进制同步加/减计数器(双时钟),192 为 可 预 置 的 十 进 制 同 步 加 / 减 计 数 器 , 共 有54192/74192,54LS192/74LS192 两种线路结构形式。其主要电特性的典型值如下: 型号fcPD54192/74192 32MHz 325mW54LS192/74LS19232MHz95mW192 的清除端是异步的。当清除端(MR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。 192 的预置是异步的。当置入控制端( P L)为低电平时,不管时钟CP的状态如何,输出端(Q0Q3)即可预置成与数据输入端(P0P3)相一致的状态。 192 的计数是同步的,靠CPD、CPU同时加在 4 个触发器上而实现。在CPD、CPU上升沿作用下Q0Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时CPD、CPU当计数上溢出时,进位输出端(T CU)输出一个低电平脉冲,其宽度为CPU低电平部分的低电平脉冲;当计数下溢出时,错位输出端(T CD)输出一个低电平脉冲,其宽度为CPD低电平部分的低电平脉冲。 当把 T CD和T CU分别连接后一级的CPD、CPU,即可进行级联。引出端符号 T CD错位输出端(低电平有效)T CU进位输出端(低电平有效)CPD 减计数时钟输入端(上升沿有效)CPU加计数时钟输入端(上升沿有效)MR异步清除端P0P3并行数据输入端P L 异步并行置入控制端(低电平有效)Q0Q3输出端真值表:图314 74LS192芯片的真值表 图313 74LS192芯片逻辑功能图3.2.2 74LS248的原理图 图315 74LS248芯片的功能图74LS248的工作原理阐述:4 线七段译码器/驱动器(BCD 输入,有上拉电阻) 248 为有内部上拉电阻的 BCD七段译码器/驱动器,共有 54/74248 和 54/74LS248两种线路结构型式。其主要电特性的典型值如下(不同厂家具体值有差别): 型号IOLVO(OFF)PD54248/742486.4mA5.5V265mW54LS2482mA5.5V125mW74LS2486mA5.5V125mW输出端(ag)为低电平有效,可直接驱动指示灯或共阴极 LED。当要求输入 015 时,消隐输入(/BI)应为高电平或开路,对于输出 0 时还要求脉冲消隐输入( /RBI)为高电平或开路。当 BI 为低电电平,不管其它输入端状态如何,ag 均为低电平。当/RBI 和地址端(AD)均为低电平,并且灯测试(/LT)为高电平时,ag 均为低电平,脉冲消隐输出(/RBO)为低电平。当 BI 为高电平开路时,/L T 的低电平可使 ag 为高电平。248 与 48 的引出端排列,功能和电特性分别相同,差别仅在显示的字形 6 和 9。引出段符号: A,B,C,D译码地址输入端/BI,/RBO 消隐输入(低电平有效)脉冲消隐输出(低电平有效) /LT灯测试输入端(低电平有效)/RBI脉冲消隐输入端(低电平有效)ag 段输出(低电平有效)数值显示表: 真值表功能逻辑图3.3 计数部分的调试计数部分的调试分为一下几个步骤: 测试已焊接在电路板上的74LS192的功能是否实现。借助试验箱,可验证其功能进行调试,直到正常工作为止。 当已焊接在电路板上的74LS192的功能已经实现了,接下测试已焊接在电路板上的74LS248功能是否实现,同样要借助试验箱。进行调试,直到正常工作为止。 当低位片工作全部正常之后,按照同样的方法检测高位片,当两者都正常工作了就要开始下一步两片的联级。 两片进行联级,再次测试联级之后的计数部分是否正常工作,直到正常工作为止。(实际上当个自片正常工作后,联级之后的部分也会正常工作的)4、报警部分4.1 报警部分原理图图316报警部分原理图报警部分工作原理阐述:这个部分是通过一个蜂鸣器来实现的,蜂鸣器的正极接一个特定阻值的电阻在接到电源电压上,负极直接接到高位片(74LS192)的BO输出端。当计数到00是,BO端会发出一个低电平信号,从而使得蜂鸣上产生压差,进而工作(实现报警)。4.2 蜂鸣器介绍如图317 所示,使用SH69P43 为控制芯片,使用4MHz 晶振作为主振荡器。 PORTC.3/T0 作为I/O 口通过三极管Q2 来驱动蜂鸣器LS1,而PORTC.2/PWM0 则作为PWM 输出口通过三极管Q1 来驱动蜂鸣器LS2。另外在PORTA.3 和PORTA.2 分别接了两个按键,一个是PWM 按键,是用来控制PWM 输出口驱动蜂鸣器使用的;另一个是PORT 按键,是用来控制I/O 口驱动蜂鸣器使用的。连接按键的I/O 口开内部。 软件设计方法 图317蜂鸣器原理图先分析一下蜂鸣器。所使用的蜂鸣器的工作频率是2000Hz,也就是说蜂鸣器的驱动信号波形周期是500s,由于是1/2duty 的信号,所以一个周期内的高电平和的时间宽度都为250s。软件设计上,我们将根据两种驱动方式来进行说明。 a) PWM 输出口直接驱动蜂鸣器方式 由于PWM 只控制固定频率的蜂鸣器,所以可以在程序的时就对PWM 的输出波形进行设置。 首先根据SH69P43 的PWM 输出的周期宽度是10 位数据来选择PWM 时钟。系统使用4MHz 的晶振作为主振荡器,一个tosc 的时间就是0.25s,若是将PWM 的时钟设置为tosc 的话, 则蜂鸣器要求的波形周期500s 的计数值为500s/0.25s=(2000)10=(7D0)16,7D0H 为11 位的数据,而SH69P43 的PWM 输出周期宽度只是10 位数据,所以选择PWM 的时钟为tosc 是不能实现蜂鸣器所要的驱动波形的。 这里我们将PWM 的时钟设置为4tosc,这样一个PWM 的时钟周期就是1s 了,由此可以算出500s 对应的计数值为500s/1s=(500)10=(1F4)16,即分别在周期寄存器的高2 位、中4 位和低4 位三个寄存器中填入1、F 和4,就完成了对输出周期的设置。再来设置占空比寄存器,在PWM 输出中占空比的实现是 通过设定一个周期内电平的宽度来实现的。当输出模式选择为普通模式时,占空比寄存器是用来设置高电平的宽度。250s 的宽度计数值为250s/1s=(250)10=(0FA)16。只需要在占空比寄存器的高2 位、中4 位和低4 位中分别填入0、F 和A 就可以完成对占空比的设置了,设置占空比为1/2duty。 以后只需要打开PWM 输出,PWM 输出口自然就能输出频率为2000Hz、占空比为1/2duty 的方波。 b) I/O 口定时翻转电平驱动蜂鸣器方式 使用I/O 口定时翻转电平驱动蜂鸣器方式的设置比较简单,只需要对波形分析一下。由于驱动的信号刚好为周期500s,占空比为1/2duty 的方波,只需要每250s 进行一次电平翻转,就可以得到驱动蜂鸣器的方波信号。在程序上,可以使用TIMER0 来定时,将TIMER0 的预分频设置为/1,选择TIMER0 的始终为(主振荡器时钟/4),在TIMER0 的载入/计数寄存器的高4 位和低4 位分别写入00H 和06H,就能将TIMER0 的中断设置为250s。当需要I/O 口驱动的蜂鸣器鸣叫时,只需要在进入TIMER0 中断的时候对该 I/O 口的电平进行翻转一次,直到蜂鸣器不需要鸣叫的时候,将I/O 口的电平设置为低电平即可。不鸣叫时将I/O 口的输出电平设置为低电平是为了防止漏电。5、扩展部分51 扩展部分的原理图扩展部分的原理图如右图所示。当主持人还没有发出指令时,如果有人抢答了,则对应的LED灯亮,然后取消该选手的参赛资格。这一部分的实现主要是通过了LED和一个&¥74LS00N以及相应地逻辑电路来实现。 四、实验设备+5V直流电源,示波器,万用表,导线若干,芯片引脚若干抢答部分:4个LED灯,5个三位开关,4个500的电阻,一个74LS175,一个74LS00,一个74LS20芯片。报警部分:三个蜂鸣器,一个LED灯。高平脉冲部分:一个57K的电阻,一个28K的电阻,2个10nF的电容,一个555芯片。秒脉冲部分:2个10K的电阻,一个10nF的电容,一个47uF的电容,一个555芯片。显示定时部分:14个300的电阻,2个数码管,2个译码器74LS248,2个计数器74LS192五、实验结论:本实验通过同步D触发器、555电路、计数器、共阴数码管、数码管译码器、四路(二路)与非门、各种电容电阻等器件完成了智能竞赛抢答的功能,通过实验测试了各个模块的工作状况,得到了与预期相同的结果(主持人宣布“抢答开始”,计时器开始计时,无人抢答30 秒蜂鸣器发出声音报警,取消抢答权),可见实验测试结果满足设计任务及具体要求,完成了设计任务。六、收获和体会:本次实验涉及到电路设计及仿真,难度相对较大,虽然以前学过一点multisim,但是这次做起来还是受到了很大的阻力,和小组队员一起奋斗多时才弄好。在焊接过程中,由于电路较复杂,也是状况百出,元件短路、芯片接口接错等,期间队友还被电烙铁烫伤 ,还好反应快,没造成太大伤害。抢答器的调试过程更是艰辛,抢答部分和计时部分都花了大量时间,特别是数码管的锁存,还有蜂鸣器没声音等问题,我组队员在上面做了大量的计算和测试,最终按要求完成了此次实验。回想整个实验过程,真可谓是困难重重,举步维艰,但我组还是团结一致,圆满完成任务。这次试验中,我不仅进一步巩固了电路设计、焊接等知识,更体会到了团结的力量,获益匪浅。八、意见与建议:经过本次实验,我觉得实验还有几点可以提高的:1、实验室元器件过于缺乏,不利于我们做实验,应该在确定要开这门课程时,就要考虑到如何解决元器件缺乏、仪器过于陈旧的问题,以提高学生做实验的效率。2、由于抢答器是我们首个课程设计,各方面的理论知识和实践能力都很缺乏,应该在实验过程中,给学生多点设计思想、焊板电路布局等方面的引导,这样更有利于我们学生进入电子这个领域,除此之外,这更能为我们以后的人生做好铺垫。专心-专注-专业
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 办公文档 > 教学培训


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!