锁相环PLL设计调试小结

上传人:小** 文档编号:52436660 上传时间:2022-02-08 格式:DOC 页数:9 大小:452KB
返回 下载 相关 举报
锁相环PLL设计调试小结_第1页
第1页 / 共9页
锁相环PLL设计调试小结_第2页
第2页 / 共9页
锁相环PLL设计调试小结_第3页
第3页 / 共9页
点击查看更多>>
资源描述
创新实验室内部资料锁相环设计调试小结一、系统框图创新实验室内部资料创新实验室内部资料二、锁相环基础知识及所用芯片资料(摘录)(一)、并行输入PLL (锁相环)频率合成器 MC145152-2MC145152是MOTOROLA公司生产的大规模集成电路,它是一块采用并行码输入方式设定,由16根并行输入数据编程的双模CMOS-LSI锁相环频率合成器,其内部组成框图如图3-32-3所示。N和A计数器需要16条并联输入线,而 R计数器则需要三条输入线。该 芯片内含参考频率振荡器,可供用户选择的参考频率分频器(12X8 ROM考译码器和12BIT+ R计数器组成的参考频率fr ),双端输出相位检测器,逻辑控制,10比特可编程序的十N(N=31023)计数器和 6比特可编程的十A(A=363)计数器和锁定检测部分10比特 十N计数器,6比特十A计数器,模拟控制逻辑和外接双模前置分频器(+P / +P +1)组成吞食脉冲程序分频器,吞脉冲程序分频器的总分频比为:NT =P*N+A。MC145152的功能: *借助于CMOS技术而取得的低功耗。*电源电压范围39V。*锁相检测信号。*在片或离片参考振荡器工作。*双模并行编程。* N 范围=31023,A 范围=063。* 用户可选的 8 个 R 值:8 , 64 ,128 , 256 , 512 ,1024 ,1160 , 2048.*芯片复杂度8000个场效应管或2000个等效门。JSii -Ft A口 - :FLA F :RAN 甲耳- e XZ - 兀5 二- 4壬 1STO-KI1-ZZ31232N 丁3N552-4G23VNN22 1P2Oii n1 91 11 S1 121171 31圧1-415OSCxisrS C lOiTJTAOdH1 PW8引脚说明:N0-N9 ( 11-20 ) : +N计数器的编程输入端。当 +N计数器的计数为 0时,这N个输入 供给预置 +N计数器的数据。N0为最低位,N9为最高位。上拉电阻保证输入端在断开时停留在逻辑“1,”而只需一个SPST单掷开关将数据改变到逻辑“ 0状态。A0-A5(23 , 21, 22, 24, 25, 10):十A计数器的编程输入端。这些A输入决定了 fin 的时钟周期数,它使 MC输出端上出现所需的逻辑电平(见双模前置分频器)。A输入都有内部上拉电阻,足以保证所有输入端在断开时保持逻辑“1”。OSCin,0SCout(27,26):参考振荡器输入/输出端。当这些引脚和一个外部并联谐振晶体相连 时,便组成了一个在片参考振荡器。但在OSCin和OSCout连至地之间应接上适当数值的调频电容(一般为15pF左右)。OSCin也可作为外部参考信号的输入端。该信号一般是以交流方式耦合到 OSCin ;但是对于振幅较强的信号(标准CMOS逻辑电平),直流耦合也是可适用的。在外接参考模式中,OSCout不需要任何连接。fv 和 frLD(28):锁定检测器信号输出端。当环路处于锁定状态时,输出信号为高电平(即 为同相且同频);当环路处于失锁状态时输出为低电平。R和V( 7、8):相位检测器输出端。PD的输出引脚可在外部组合成环路的误差信号。设频率fv大于fr 或fv 相位超前,则 V为低脉冲而 R基本上保持高位;设频率fv 小于fr 或fv 相位滞后,则R为低脉冲而 V基本上保持高位;设频率fv=fr 并且二 者同相那么除了在极短时间内V和 R为同相低脉冲,二者同时保持高位。Fin(1):十N计数器和 +A计数器频率输入端。fin 般从双模前置分频器引出而以交流方式与本器件耦合。 对于振幅较强的信号 (标准CMOS逻辑电平),直流耦合也是可以的。Vdd ( 3 ):电源正极。其电压范围+3V+9V (相对于 Vcc )。Vss ( 2 ):通常接地即电源负极。A5 A4 Al AONO Z9注l对A0-A5* N10-N9. RA0-RA2的上拉电阻在图中未画出*创新实验室内部资料创新实验室内部资料图 3-32-5强内部纯构框图创新实验室内部资料RA0-RA2 ( 4-6):基准分频器地址码输入端。用于选择基准分频器的分频比。通过对12X8ROMI参考译码器和12比特-R计数器进行编程,产生参考频率fr。分频比有8种, 其对应关系如下表所示。基准地址码总除数RA2RA1RAQ00030016401012S011100512r 10110241101160111204SM(9):模式控制端,输出的模式控制信号加到双模前置分频器即可实现模式变换。当MC为“ 0 ”时,双模前置分频器的分频比为P+1,而当MC为“ 1 ”时,双模前置分频器的分频比为P。在计数周期的初期,MC的电平将变成低,并继续保持低位,一直到 十A计数器从其编程值开始往下计数为止。在这一时刻,MC升高并继续保持高位,一直到十N计数器从其编程值起把剩余的数计完为止(即十N计数器从 十A计数器计完后开始往下计数,此时计数值为 N-A ),然后MC重新调到低位,而计数器分别调回到它们的编程值,于 是这一过程将重复出现。 这一过程为编程总除数所提供的值为N T =N*P+A,式中P和P+1分别对应于高和低电平的双模前置分频器的除数,N和A分别表示按程序编入十N和十A计数器中的数。双模前置分频器创新实验室内部资料创新实验室内部资料双模前置分频器技术为频率合成器在高频时得到高度操作性能的一种方法。此方法能把低频编程计数器当作速度可达几百兆赫的高频可编程计数器使用。这种可能性还不致损害系统的分辨率和性能,而其结果等效于前置分频器应用了一个固定(单模)分频器。在双模前置分频器中低速分频器必须单独配置,为了所需时间长短,必须应用特殊的控制逻辑来选择除数 P或P+1。Motorola的双模频率合成器就具有这一特点,因此它可以和不同类别的双模前置分频器一起使用。而允许使速度、复杂度和价值修整的系统的要求。前置分频器的除数 P和P+1位于 十3/ -4到十128/十129的范围, 它可用绝大多数的频率 合成器来控制。700 Lu74-5V3I 1在这里介绍MC12017双模前置分频器:MC12017是一个具有8引脚双列直插集成电 路,工作电压从 4.5V 到9.5V,工作频率最高为 225MHZ,其输入/输出信号与 CMOS电平 兼容,如把引脚2和3相接时可与TTL电平兼容,具有低功耗模式。Fuj Gmdcm-FULVregMCVcc图 3-32- 6 IVIC12DL7内部箔构和夕卜部连接圏I一控制输入谕$ 2一決断后式C active pull up 3, 3一辅出端工4一电陋炭极$5信母输入端.G信号地匚7电压基准;8电源正极-为了使系统能最大限度地发挥其频率能力,在经过每一组P或P+1输入循环后,双模前置分频器的输入将从低变高。当模式控制线为高时,前置分频器用P除,当其模控制线为低时,则用P+1去除。(三)、压控振荡器VCO在这里介绍MC1648压控振荡器,它是一个 14引脚双列直插集成电路,工作电压为0-+7V,工作频率可达 1100MHZ1H213312斗115106973VccMCOUTNCAGC zcVeeVccNCTankNCBiasNCvee创新实验室内部资料图3-32-7MC100EL-1648pt部结构和引脚图NC空脚* OUT輸出端;AGO 自动増益控制輸入端r Vcc电源正极#习ee电源负极;OSC输入参肴电压端;TahkO吕C输入电压端.三、调试过程1. MC12017分频器的调试按电路接好电路(就按此图接,但按芯片资料,7、8脚还应分别接一个104的瓷片电容,也要接上!)圏3-32- 6MC12017内部结构和外部连接图1控制输入端工2关断育式(active pull up 了一输出端:4电源负极;5信号输入端* 6信号地;7电压基進;8电源正极1(用于接MC)脚接高电平(+5V),5脚信号输入64MHz信号(幅度0.5Vpp),观察2、 3脚(2、3脚接在一起)输出,应该为输入信号的1/64,即2MHz。说明芯片工作正常。2. MC145152鉴相器的调试2.1调准晶振。按照电路图接好电路,调节晶振输入端可调电容,使晶振谐振在标称的频率,我们用的2.048MHz的晶振,一边输入端为30pF电容,另一端为30pF可调电容。调整可调电容,使晶振最接近 2.048MHz。实际测试,一边 2.048MHz,另一边 2.04806MHz。2.2芯片测试就以64MHz为例设置参考频率。所用晶振2.048,设置R0R2为111,即2048分频,得到1KHz参考频率fr。计算A、N的值。(除以的64是因为所用的 MC12017的分频比P = 64)N =( f0/fr-A)/P设A为0,N =( 64MHz/1KHz)/64 = 1000 = 1111101000A = f0/fr-N*PA = 64MHz/1KHz -1000*64 = 0 = 000000对于R、A、N,每一位数据,0表示接地;1浮空即可,芯片内部自动置为高电平,万 用表可测。64MHz信号输入分频器的信号输入端5脚,分频器输出2、3脚接鉴相器MC145152的信号输入端1脚。输入信号fin从63MHz变化到65MHz,观察到:fin 64MHz7脚 高电平,8脚 占空比不断变化的方波(可能变化很快)fin 1MC.7RI3Res Se3.3KLDE_5VMC145152连接图3. 环路滤波器的设计截止频率1KHz的滤波器设计如下:1104接鉴相器输岀端R C1L1D2 R1p R311丄n1j,_rR2 3.iKRA 3.3KiLa11j h1/3 3K |3.3K按鉴相器输出端V pi 02j1R52.2KC410473R52.2K+ 12VU1OP27R.71K去压扌空端330P图1-1-5环路滤波器计算过程|(摘录):运放芯片OP27构成了有源比例积分滤波器。在设计时首先选择合适的电容C,然后,再根据n N、Kv、Kd和E计算R1和R2的值。Ri = K v K d /( n C ) R2 = 2 nC )式中,Kv为压控振荡器电调灵敏度(rad/sV); Kd为比相器灵敏度,Kd = VDD /2 n, VDD是运放的工作电压(VDD = 5V) , Kd单位取V/rad; N为总分频次数;E为锁相环路 的阻尼系数,E的合适取值范围是在 0.51.0之间,通常选择最佳起始点 片0.707; 为环 路自然谐振角频率,直的选择将直接影响环路滤波特性和捕捉时间,为了保证环路对噪声有较好的抑制,an应该远小于鉴相频率 3d,通常可按式 选择3ii= d/ (301000)。当噪声来源于参考频率和分频器时,可以选择得小些;当噪声来源于压控振荡器时,an可选择得大些。 具体计算如下:Kd = VDD /( 2 n) = 5/( 2 n) = 0.796V/rad, N=30MHz/100KHz=300=0.707,n = 2 二 f R / 50 = 6.2850 kHz / 50 = 6280 rad / sKv = 4 10 7rad / sV , 选择C = 0.VlF ,则R = KvKd /(N:C)二 0.7964 107 /(3001 106280 2) = 6.7kR2=2 /( nC)= 20.707 /(62801 10 _7 2.2k11故:R1选用6.8K Q电阻,R2选用2.2K Q电阻。在实际调试过程中我们对电阻值做了 微调,使其性能达到最好。注:用LM358或OP27均可,参数一样,效果也一样。如果电路没接错,芯片没有坏的话,出来直流电平11v左右,示波器观察(直流耦合),有1KHz左右纹波,属正常现象。(在前面基础上测试,信号 fin从分频器输入,经过鉴相器 MC145152,输入到环路滤波器,观察出来的信号,若观察不到信号,fin从63MHz变化到65MHz,应该能观察到纹波信号)。调试记录: fin 64MHz时,即过锁定状态,滤波器输出为零电平。4.压控振荡器Vco的调试根据所需频率,计算选取合适的电感L。芯片上电,观察3脚波形。如果波形不太好,调整电感的大小,或者在变容二极管上加上12V的偏置电平。波形不好可能是谐振Q值太低,至少Q值100以上。偏置电压,低波形也不太好,一般偏置电压加到12V波形不太好就应该考虑调整LC谐振的问题了。CapGND0 luF GNDGNDGND调试注意事项:调试重难点与应对技巧:PLL的设计,鉴相器 MC145152和分频器MC12017的调试都不是问题。关键在于环路 滤波器的设计和压控震荡器的设计调试。锁相环锁定的频率范围是有限的,也就是滤波器输出电压的变化范围是有限的。环路滤波器的输出电平均方根值变化范围V,在V的范围内,压控振荡器的频率变化范围为 f1f2,需要的频率f0在fl、f2之间都是能够锁定的。如何得到实际的f1f2变化范围呢?技巧如下:假设我们要锁定 64MHz。根据计算求出合适的 N、A,设置好MC145152, 让它锁定64MHz。断开压控振荡器与分频器的连接,即让分频器的输入信号外接。用函数 发生器产生63MHz信号(低于设定频率),幅度不能太大,1Vpp左右,输入分频器,然后 经过鉴相器MC145152,再经过环路滤波器,来控制压控振荡器,观察压控振荡器的输出, 记下振荡频率最低值 fl,最高值f2。取f0在fl、f2之间,根据f0重新计算N、A,设置好 MC145152。将压控振荡器接入电路,用示波器观察,可以看到频率锁定在f0,上下变化很小,只有最后一位数字变化,完成锁定。原理:当实际输入频率f比设定频率fr低时,MC145152的7脚输出占空比不断变化的 方波(占空比从最低升到最咼,然后又从最低开始升到最咼,周而复始),8脚输出咼电平稳定不变。经过环路滤波器后, 表现为输出电平均方根值不断从最低升到最高,对应的压控振荡器的振荡频率也会从最低到最高变化,这就是压控振荡器实际的振荡频率范围,只有设定的频率值在此范围内时才能被锁定。当实际输入频率f比设定频率fr高时,MC145152的7、8脚输出刚好相反,这时经环路滤波器后,输出一直为低电平。所以MC145152的输出7、8脚与环路滤波器一定不能接反,否则不可能锁定。技术支持:黄亚洲杨磊 整理By 西伯利亚的风2009-7-17
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!