资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,33,TTL,集成逻辑门电路,一、,TTL,与非门,1,.,电路图,TTL,与非门电路如,图,3.3.11,所示。,图,3.3.11,33 TTL集成逻辑门电路 一、TTL与非门 1.,2,.,工作原理,.,当输入信号不全为高电平时,如 :,那么 ,,截止,;,导通,,输出端的电位为 ;输出 为,高电平,。,.,当输入信号全为高电平时,如 :,那么 ,,饱和导通,,,截止,,输出端的电位为 ;输出 为,低电平,。,2.工作原理.当输入信号不全为高电平时,如,把上述分析结果归纳起来列入,表,3.3.11,中,如果采用,正逻辑,体制,很容易看出它实现的是,“,与非,”,逻辑运算。,表,3.3.11,把上述分析结果归纳起来列入表3.3.11中,如果采,二、,TTL,非门,1,.,电路图,TTL,非门电路如,图,3.3.21,所示。,图,3.3.21,二、TTL非门 1.电路图 TTL非门电路如图3.,2,.,工作原理,.,当输入 为,低电平,时,,截止,;导通;输出 为,高电平,。,.,当输入 为,高电平,时,,饱和导通,;,截止,;输出,为,低电平,。,3,.,逻辑功能,2.工作原理.当输入 为低电平时,截,三、,TTL,或非门,1,.,电路图,TTL,或非门电路如,图,3.3.31,所示。,图,3.3.31,三、TTL或非门 1.电路图 TTL或非门电路如图,2,.,工作原理,.,当输入信号,全为低电平,,,导通,;,截止,;输出 为,高电平,。,.,当输入信号中,只要有一个为高电平,,,截止,;,饱和导通,;输出 为,低电平,。,3,.,逻辑功能,2.工作原理.当输入信号全为低电平,导通,四、,TTL,集电极开路门,(,OC,门,),在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑的功能,称为,线与,。为满足实际应用中实现线与的要求,专门生产了一种可以进行线与的门电路,集电极开路门,简称,OC,门,(,Open Collector,)。,1,.,电路图,TTL,集电极开路门电路如,图,3.3.41,所示。,图,3.3.41,四、TTL集电极开路门(OC门)在工程实践中,有时需,2,.,工作原理,.,当输入信号全为高电平时,如 :,那么 ,,饱和导通,;输出端的电位为 ;输出 为,低电平,。,.,当输入信号不全为高电平时,如 :,那么 ,,截止,;输出端的电位为,;输出 为,高电平,。,2.工作原理.当输入信号全为高电平时,如,4,.,逻辑符号,OC,门的逻辑符号如,图,3.3.42,所示。,3,.,逻辑功能,图,3.3.42,4.逻辑符号 OC门的逻辑符号如图3.3.42所,5,.,线与功能,OC,门实现线与的电路如,图,3.3.43,所示。,即在输出线上实现了与运算,通过逻辑变换可转换为,与或非,运算。,图,3.3.43,(公式,3.3.1,),5.线与功能 OC门实现线与的电路如图3.3.4,五、三态输出门,(,TSL,门,),1,.,电路图,TSL,门电路如,图,3.3.51,所示。,图,3.3.51,五、三态输出门(TSL门)1.电路图 TSL门电,2,.,工作原理,.,当 为,低电平,时,二极管,导通,,三极管 的基极均被钳制在低电平,因而,均截止,,,输出端开路,,电路处于,高阻状态,。,.,当 为,高电平,时,二极管,截止,,三态门的输出状态完全取决于输入信号 的状态,电路输出与输入的逻辑关系和一般反相器相同,即:。,因此该电路的输出有,高阻态,、,高电平,和低电平,3,种状态,所以称为,三态输出门,。,2.工作原理.当 为低电平时,二极管 导通,三极,3,.,逻辑符号,TSL,门的逻辑符号如,图,3.3.52,所示。,图,3.3.52,3.逻辑符号 TSL门的逻辑符号如图3.3.52,4,.,应用,4.应用,TTL,中规模集成电路,TTL中规模集成电路,TTL集成逻辑门电路-数电ppt课件,返回,返回,
展开阅读全文