资源描述
单击此处编辑母版标题样式,abcd,单击此处编辑母版文本样式,abvd,第二级,第三级,第四级,第五级,*,4.4,若干典型的组合逻辑集成电路,4.4.1,编码器,4.4.2,译码器,/,数据分配器,4.4.3,数据选择器,4.4.4,数值比较器,4.4.5,算术运算电路,基于功能器件的组合逻辑,教学基本要求,1.,掌握编码、译码、加法器、数值比较器、数据选择器、数据分配器等各种逻辑功能的描述特点;,2.,了解实现上述各种逻辑功能的典型部件(,MSI,器件)的内部电路构成;,3.,通过阅读,MSI,器件的功能表掌握各功能器件的基本应用;,4.,掌握典型功能器件的扩展应用;,编码:把一个特定的信息用一个二进制数码来表示称为编码;,存在两类编码,编码器:,能将每一组输入信息或数目变换为相应二进码输出;即能,完成特定编码功能的逻辑电路;,数目的编码,信息的编码,码制:在编制代码时需要遵循的规则;,4.4.1,编码器,4.4,若干典型的组合逻辑集成电路,8421BCD,码,用,1000,表示数字,8,ASCII,码,用,1000001,表示字母,A,能将每一个编码输入信号变换为不同的二进制的代码输出,8,线,-3,线编码器:将,8,个输入的信号分别编成,8,个,3,位二进制数码,输出,BCD,编码器:将,10,个编码输入信号分别编成,10,个,4,位码输出,编码器的逻辑功能:,二进制编码器的结构框图,I,0,I,1,Y,n,-,1,Y,0,Y,1,1,n,2,-,I,二进制,编码器,2,n,个,输入,n,位二进,制码输出,编码器的电路实现,非优先编码器与优先编码器,非优先编码器:各个编码输入信号无优先权;若多个编码输入信号同时有效,输出可能不可预料,优先编码器:各个编码输入信号按预先设定的优先级别,优先编码器只对其中优先权最高的信号进行编码。同时输入两个以上的有效编码信号,输出确定,基于小规模门的编码电路设计,集成编码器,十个按键,输出代码,控制使能标志,1.,数字键盘输入,8421BCD,码编码器分析,(,1,)逻辑图,(,2,)功能表,输,入,输,出,S,0,S,1,S,2,S,3,S,4,S,5,S,6,S,7,S,8,S,9,D,8,D,4,D,2,D,1,GS,1,1,1,1,1,1,1,1,1,1,0,0,0,0,0,1,1,1,1,1,1,1,1,1,0,1,0,0,1,1,1,1,1,1,1,1,1,1,0,1,1,0,0,0,1,1,1,1,1,1,1,1,0,1,1,0,1,1,1,1,1,1,1,1,1,1,0,1,1,1,0,1,1,0,1,1,1,1,1,1,0,1,1,1,1,0,1,0,1,1,1,1,1,1,0,1,1,1,1,1,0,1,0,0,1,1,1,1,0,1,1,1,1,1,1,0,0,1,1,1,1,1,0,1,1,1,1,1,1,1,0,0,1,0,1,1,0,1,1,1,1,1,1,1,1,0,0,0,1,1,0,1,1,1,1,1,1,1,1,1,0,0,0,0,1,该编码器为输入低电平有效,1.,键盘输入,8421BCD,码编码器,4,输入,二进制码输出,2.4,线,2,线编码器设计,I,0,I,1,I,2,I,3,Y,1,Y,0,1,0,0,0,0,0,0,1,0,0,0,1,0,0,1,0,1,0,0,0,0,1,1,1,(,2,)逻辑功能表,编码器的输入为高电平有效。,(,1,)逻辑框图,(,3,),4,线,2,线编码器真值表,N,I,3,I,2,I,1,I,0,Y,1,Y,0,Y,1,Y,0,Y,1,Y,0,0,0 0 0 0,0,0,0,0,1,0 0 0 1,0,0,0,0,0,0,2,0 0 1 0,0,1,0,1,0,1,3,0 0 1 1,0,0,0,1,4,0 1 0 0,1,0,1,0,1,0,5,0 1 0 1,0,0,1,0,6,0 1 1 0,0,0,1,0,1,0,7,0 1 1 1,0,0,8,1 0 0 0,1,1,1,1,1,1,9,1 0 0 1,0,0,1,1,10,1 0 1 0,0,0,1,1,11,1 0 1 1,0,0,1,1,12,1 1 0 0,0,0,1,1,13,1 1 0 1,0,0,1,1,14,1 1 1 0,0,0,1,1,15,1 1 1 1,0,0,1,1,(,4,)唯一编码,(,非优先,),实现,拒绝伪码,(,5,)非优先编码实现,0,0,1,1,I,1,I,0,I,3,I,2,00 01 11 10,00,01,11,10,Y,1,0,1,0,1,I,1,I,0,I,3,I,2,00 01 11 10,00,01,11,10,Y,0,不拒绝伪码,(,6,)优先编码实现,0,0,0,0,1,1,1,1,1,1,1,1,1,1,1,1,I,1,I,0,I,3,I,2,00 01 11 10,00,01,11,10,Y,1,0,0,1,1,0,0,0,0,1,1,1,1,1,1,1,1,I,1,I,0,I,3,I,2,00 01 11 10,00,01,11,10,Y,0,不拒绝伪码,优先编码器,CD4532,的示意框图、引脚图,3,集成电路编码器,CD4532,电路图,优先编码器,CD4532,功能表,输 入,输 出,EI,I,7,I,6,I,5,I,4,I,3,I,2,I,1,I,0,Y,2,Y,1,Y,0,GS,EO,L,L,L,L,L,L,H,L,L,L,L,L,L,L,L,L,L,L,L,H,H,H,H,H,H,H,L,H,L,H,H,H,L,H,L,H,L,L,H,H,L,H,H,L,H,L,L,L,H,H,L,L,H,L,H,L,L,L,L,H,L,H,H,H,L,H,L,L,L,L,L,H,L,H,L,H,L,H,L,L,L,L,L,L,H,L,L,H,H,L,H,L,L,L,L,L,L,L,H,L,L,L,H,L,为什么要设计,GS,、,EO,输出信号?,用二片,CD4532,构成,16,线,-4,线优先编码器,试分析其工作原理,。,0,0,0 0 0 0 0,无编码输出,0,。,1,1,0 0 0 0,0,若无有效电平输入,0 1 1 1,1,若有效电平输入,。,1,0,1 0 0 0,0,若有效电平输入,1 1 1 1,那块芯片的优先级高?,习题,P.196,4.4.4,
展开阅读全文