数字电路逻辑第五章概要

上传人:cel****460 文档编号:243754798 上传时间:2024-09-30 格式:PPTX 页数:36 大小:2.21MB
返回 下载 相关 举报
数字电路逻辑第五章概要_第1页
第1页 / 共36页
数字电路逻辑第五章概要_第2页
第2页 / 共36页
数字电路逻辑第五章概要_第3页
第3页 / 共36页
点击查看更多>>
资源描述
,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,数字电子技术基础,第五版,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,数字电路逻辑第五章概要,5.1,概述,一、用于记忆1位二进制信号,两个根本特点:1. 有两个能自行保持的稳定状态,2. 根据输入信号可以置成0或1,二、分类,1. 按触发方式电平,脉冲,边沿,2. 按逻辑功能RS, JK, D, T,3. 按存储数据的原理静态,动态,5.2 SR锁存器Set Reset - Latch,一、电路构造与工作原理,电路构造,图形符号,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,0,1,1,1,0,置,1,保持,置,0,特性表,二、动作特点,在任何时刻,输入都能直接改变输出的状态。,例:,5.3,电平触发的触发器,一、电路构造与工作原理,0,X,X,0,0,0,X,X,1,1,1,0,0,0,0,1,0,0,1,1,1,1,0,0,1,1,1,0,1,1,1,0,1,0,0,1,0,1,1,0,1,1,1,0,1*,1,1,1,1,1*,高电平有效,异步置,1,端,异步置,0,端,预置端:用于初始化电路的状态,二、动作特点,在,CLK=1,的全部时间里,,S,和,R,的变化都将引起输出状态的变化。,干扰脉冲,电平触发的D触发器D型锁存器,0,X,X,0,0,0,X,X,1,1,1,0,0,0,0,1,0,0,1,1,1,1,0,0,1,1,1,0,1,1,1,0,1,0,0,1,0,1,1,0,1,1,1,0,1*,1,1,1,1,1*,S = D,R = D,CLK,t,O,t,t,t,t,O,O,O,D,Q,Q,例,5.4,脉冲触发的触发器,一、电路构造与工作原理,提高可靠性,要求每个,CLK,周期输出状态只能改变,1,次,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,逻辑功能一样,触发方式不同,CLK,t,O,t,t,t,t,O,O,O,O,S,R,Q,Q,例,1,2,3,4,5,6,J,K,Q,主,从,S,R,Q,Q,Q,CLK,两条反响线,J,主,从,S,R,K,Q,Q,Q,Q,CLK,(5),列出真值表,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1,1,1,1,0,X,X,X,X,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,主,从,S,R,J,K,Q,Q,Q,Q,CLK,翻转,CLK,t,O,t,t,t,t,O,O,O,O,J,K,Q,Q,例,1,2,3,4,5,6,二、脉冲触发方式的动作特点,主,从,S,R,J,K,Q,Q,Q,Q,CLK,高电平有效,下降沿翻转,5.5,边沿触发的触发器,为了提高可靠性,增强抗干扰能力,,希望触发器的次态仅取决于CLK的下降沿或上升沿到来,时的输入信号状态,与在此前、后输入的状态没有关系。,常见的三种电路构造形式:,1、用两个电平触发D触发器组成的边沿触发器,2、维持阻塞触发器,3、利用门电路传输延迟时间的边沿触发器,一、电路构造和工作原理,1,、用两个电平触发,D,触发器组成的边沿触发器,X,X,X,0,X,0,1,X,1,特性表,上升沿触发,异步置,1,、置,0,端,利用,CMOS,传输门的边沿触发器,X,X,X,0,X,0,1,X,1,CLK,t,O,t,t,t,O,O,D,Q,例,5.6,触发器的逻辑功能,与,其描述方法,5.6.1 触发器按逻辑功能的分类,时钟控制的触发器中,由于输入方式不同单端,双端输入、次态 随输入变化的规那么不同即真值表不一样,常见的有四类:SR,JK,T,D触发器等。,一、,SR,触发器,1.,定义,凡在,时钟信号,作用下,具有如下功能的触发器称为,SR,触发器,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1*,1,1,1,1*,锁存器不受时钟信号的控制,因此不属于这里定义,的触发器。,描述触发器的逻辑功能:,特性表,特性方程,状态转换图,二、,JK,触发器,1.,定义,0,0,0,0,0,0,1,1,1,0,0,1,1,0,1,1,0,1,0,0,0,1,1,0,1,1,0,1,1,1,1,0,CLK,t,O,t,t,t,t,O,O,O,O,R,D,J,K,Q,题,1,2,3,4,5,0,1J,J,K,1K,三、,T,触发器,1.,定义:凡在时钟信号作用下,具有如下功能的触发器,0,0,0,0,1,1,1,0,1,1,1,0,在时钟信号作用下,,T=0,时,保持;,T=1,时,翻转。,四、,D,触发器,1.,定义:凡在时钟信号作用下,具有如下功能的触发器,0,0,0,0,1,0,1,0,1,1,1,1,逻辑功能:,是 与输入与 在CLK作用后稳态之间的关系,RS, JK, D, T,电路构造形式:,具有不同的动作特点转换状态的动态过程,同步,主从,边沿,5.7,触发器的动态特性,一、输入信号宽度,二、传输延迟时间,一、建立时间,二、保持时间,三、传输延迟时间,四、最高时钟频率,谢谢欣赏,35,The End,谢谢您的聆听!,期待您的指正!,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 压缩资料 > 药学课件


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!