E_show电赛培训091114

上传人:小*** 文档编号:243138748 上传时间:2024-09-16 格式:PPT 页数:33 大小:701KB
返回 下载 相关 举报
E_show电赛培训091114_第1页
第1页 / 共33页
E_show电赛培训091114_第2页
第2页 / 共33页
E_show电赛培训091114_第3页
第3页 / 共33页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,*,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,数字电路设计入门,多隆电子协会,2009.11.14,主要内容,数字逻辑电路基础,组合逻辑电路,显示译码电路,一般组合逻辑电路设计,时序逻辑电路,常用时序逻辑电路模块,555 Timer,典型应用,仿真软件在数字电路中的应用,MultiSIM,数字逻辑电路基础,数字电路基本概念,模拟量与数字量,电平,门电路,基本逻辑代数与门电路,与门 或门非门与非门 异或门,基本逻辑代数,模拟量与数字量,模拟量:,通俗的说,是连续变化的量,如声音信号。,数字量:,通俗的说,就是变化不连续的量,如计算机中的,1,和,0,,只有这两个值,不会出现,0.5,。,模拟电路:,处理模拟信号的电路,数字电路:,处理数字信号的电路,电平,电平是数字电路中对“电压”的称法,在数字电路中,一般把高电平记为,1,,低电平记为,0,。电平的高高低低组成复杂的数字量。,一个模拟值,V,达到多少称为高电平须看对电平标准的规定。按照规定的不同,逻辑电平可分为:,TTL,电平:,0V,为,0,,,5V,为,1,CMOS,电平,RS232,电平等,数字逻辑电路基础,数字电路基本概念,模拟量与数字量,电平,基本逻辑代数与门电路,与门 或门非门与非门 异或门,基本逻辑代数,与门,(AND),Y=AB,与算术运算中的,乘法,类似,表示方法,真值表,或门,(OR),Y=A+B,与算术运算中的加法类似,表示方法,真值表,非门,表示方法,真值表,与非门,(NAND),表示方法,真值表,实际芯片,74LS00,74LS00,外观,管脚定义,正常工作前提,:,Vcc,和,GND,分别,接,+5V,和地!,各种基本门电路,基本逻辑代数,0+A=A1+A=1A+A=A,0A=01A=AAA=A,摩根定律,:,主要内容,数字逻辑电路基础,组合逻辑电路,显示译码电路,一般组合逻辑电路设计,时序逻辑电路,常用时序逻辑电路模块,555 Timer,典型应用,仿真软件在数字电路中的应用,MultiSIM,译码显示电路,将二进制数通过数码管显示为十进制数,七段显示数码管,显示译码器,74LS48,电路连接,七段共阴数码管,显示译码器,74LS48,注意:,3,4,5,三管脚一般接高电平,电路连接,限流电阻,R1,在实,际电路中可省略,LT,RBI,RBO,在实,际电路中可悬空,一般组合逻辑电路设计方法,根据实际问题确定真值表,由真值表确定逻辑函数表达式,表达式用最小项的方式书写,由函数表达式确定电路结构:,输入变量在两个以内的推荐使用,74LS00,输入变量在三个以上的推荐使用,74LS153,数据选择器,74LS153,的应用参见数电实验书,数据选择器及其应用,!,主要内容,数字逻辑电路基础,组合逻辑电路,显示译码电路,一般组合逻辑电路设计,时序逻辑电路,计数分频电路,555 Timer,典型应用,仿真软件在数字电路中的应用,MultiSIM,计数器,在数字系统中使用得最多的时序电路要算是计数器了。计数器不仅能对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。,计数器的种类非常繁多。如果按计数器中的触发器是否同时翻转分类,可把计数器分为同步式和异步式两种。如果按技术过程中的数字的增减分类,可以分为加法计数器、减法计数器和可逆计数器。如果按计数器中数字的编码方式分类,还可以分成二进制计数器、二,十进制计数器、循环码计数器等。,异步十进制计数器,74LS90,双时钟输入,内部由二进制计数器和,五进制计数器组成,具有置,0,和置,9,功能,74LS90,计数控制,74LS90,典型应用,五进制计数器,(5,分频,),十进制计数器,(10,分频,),六进制计数器,(6,分频,),54,进制计数器,(9*6=54),计数,Cp,Q,D,Qc,Q,B,Q,A,0,0,0,0,0,1,0,0,0,1,2,0,0,1,0,3,0,0,1,1,4,0,1,0,0,5,0,1,0,1,6,0,1,1,0,7,0,1,1,1,8,1,0,0,0,9,1,0,0,1,参考数电实验书,实验十 集成计数器,!,分频输出接计数有效最高位,级联低级计数器最高有效位,接高级计数器时钟输入,主要内容,数字逻辑电路基础,组合逻辑电路,显示译码电路,一般组合逻辑电路设计,时序逻辑电路,计数分频电路,555 Timer,典型应用,仿真软件在数字电路中的应用,MultiSIM,555,定时器,555,典型应用,1:,方波发生器,振荡周期,T=(R,1,+2R,2,)Cln2,555,典型应用,2:,定时器,AN,的下降沿触,发定时器,定时器触发后,产生一定时间,的高电平输出,输出脉冲宽度:,Tpc,=RCln3,参考数电实验书,脉冲产生电路,(,二,)!,主要内容,数字逻辑电路基础,组合逻辑电路,显示译码电路,一般组合逻辑电路设计,时序逻辑电路,计数分频电路,555 Timer,典型应用,仿真软件在数字电路中的应用,MultiSIM,MultiSIM,与数字电路仿真,数码管的限流电阻,50,欧,(,实际电路中不用限流,),输入悬空默认为,0,(,实际电路中悬空一般为,1),TTL,系列元件信息,555 Timer Wizard,Logic Converter,设计实践,设计一个多数表决器,:,某方案需三人投票表决,有两个人以上(包括两人)同意时,方案通过。用三个开关输入,,LED,表示投票结果,绘出电路图,用,74LS90,或,74LS160,实现,72,分频,要求输出占空比为,50%,用,555,定时器设计方波发生器,要求输出幅度为,5V,,频率为,10kHz,占空比为,60,%,都完成了,?,挑战一下吧,秒表,设计一块秒表,计时范围,0.0059.99s,精确度为,0.01s.,一个开始,/,暂停开关,一个复位开关,输出用四个七段数码管显示,在仿真软件上通过即可。,设计提示:,555,定时器产生,100Hz,的方波,经多级,74LS90,级联计数,74LS48,译码后显示。共需三个,10,进制计数器和一个,6,进制计数器,四个显示译码器,Thank You!,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 小学资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!