资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,同步状态机的原理、结构,和设计,FSM,状态机分类,Moore犁状态机设计,状态机复位,Moore犁状态机信号输出方法,Meay型状态机,状态机容错设计,状态机一般定义,(Finite State Machine, FSM),状态系统的基本数学特征。,状态机,个离散数学模型。给定,个输入集合,根据对输入的接受次序,来决定一个输出集合。(摩尔状态机),有限状态机,输入集合和输出集合,都是有限的,并只有有限数目的状态,什么是状态机,有限状态机(简称状态机)相当于一个控制器,它将一项功能的完成分解为若干步,每,步对应于二进制的一个状态,通过预先设,计的顺序在各状态之间进行转换,状态转,换的过程就是实现逻辑功能的过程,为什么使用状态机,有限状态机克服了纯硬件数字系统顺序方式控制不灵活,的缺点,设计方案相对固定,结构模式简单,可定义符号化枚,举类型的状态,状态机的HDL描述层次分明,结构清晰,易读易懂。,状态机容易构成性能良好的同步时序逻辑模块。,在高速运算和控制方面,状态机更有其巨大的优势,基于有限状态机技术设计的控制器其工作速度大大优于,CPU,就可靠性而言,状态机的优势也是十分明显的。基于,有限状态机技术设计的控制器其可靠性也优于cPU,
展开阅读全文