电路和电子技术-第10章-时序逻辑电路课件

上传人:沈*** 文档编号:241538068 上传时间:2024-07-02 格式:PPT 页数:75 大小:2.52MB
返回 下载 相关 举报
电路和电子技术-第10章-时序逻辑电路课件_第1页
第1页 / 共75页
电路和电子技术-第10章-时序逻辑电路课件_第2页
第2页 / 共75页
电路和电子技术-第10章-时序逻辑电路课件_第3页
第3页 / 共75页
点击查看更多>>
资源描述
10章章第第时序逻辑电路时序逻辑电路电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路第第10章章 时序逻辑电路时序逻辑电路10.1 10.2 10.3 10.4 10.5 10.6 10.7 双稳态触发器寄存器计数器单稳态触发器多谐振荡器施密特触发器应用举例电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1 双稳态触发器触发器的两个重要特点:触发器的两个重要特点:(1)触发器有两个可能的稳定工作状态)触发器有两个可能的稳定工作状态 0 0和和1 1(2)触发器具有记忆功能)触发器具有记忆功能10.1.1 基本基本RS触发器触发器S SD DR RD DSD&?QQ QQ Q逻辑符号逻辑符号RD&?Q电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路(1)设设 SD=1,RD=0SDQn=1,Qn=0则则 Qn+1=0,Qn+1=1RD实际上,根据与非门有实际上,根据与非门有0出出1的原则,无论触发器初态的原则,无论触发器初态怎样,输出都为怎样,输出都为01&?1 0Q0&?0 1Q电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路SD0&?0 1QR1&?1 0QD(2)设设 SD=0 ,RD=1Qn=0,Qn=1则则 Qn+1=1,Qn+1=0S1D&?01QR1&?1 0QD(3)设设 SD=RD=1则则 Qn=Qn+1即保持状态不变即保持状态不变电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路(4)SD=RD=0禁S用D0&?1QRD0&?1Q特性表特性表SDRDQnQn+11 1 0 01 1 1 11 1 01 0000 001 0 01 1 100 1禁用禁用001 禁用禁用电工和电子技术(下)电工和电子技术(下)简化特性表简化特性表第第10章章 时序逻辑电路时序逻辑电路卡诺图卡诺图RDSD00 01 11 10nQ0001SDRDQ10001 111 不变不变00 不定,禁止不定,禁止1011利用约束项化简,可得基本利用约束项化简,可得基本 RSRS触发器的特征方程为:触发器的特征方程为:Qn?1?SD?RDQ_nRD?SD?1_电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路波波形形RD图图SDQQ禁不用定禁用电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1.1 同步RS触发器QQSB&ADRDD&CSCPR时钟时钟脉冲脉冲电电路路符号符号SRDQCPQRSD电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路工作原理分析:工作原理分析:01 0SCPC&101SDB&?Q?DA110Qn=Qn+1&0 01&R?Q(1)S=R=0RD(2)S=1,R=0,Qn+1=1(4)S=R=1禁用禁用(3)S=0 ,R=1,Qn+1=0电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路简化特性表简化特性表特性方程特性方程SRQn+100 Qn010111 0 1禁止禁止Qn+1=S+R QnSR=0,电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例:初态例:初态Q=0,画出在,画出在CP作用下作用下Q端的波形。端的波形。CPSRQ不定不定电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1.3 JK触发器QG1G31&G7&JG5G6&Q1基本RS触发器QG2G4Q&KG8CPSDJ CP K RD控制门电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路JK触发器功能表触发器功能表特性方程特性方程JKQn+100 Qn01010 111 QnQn+1=JQn+K Qn电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例:已知例:已知J J、K K的输入波形如图所示,画出的输入波形如图所示,画出 JKJK触发器触发器的工作波形(设触发器初态为的工作波形(设触发器初态为 0 0)CPJKQ置1置0保持翻转电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1.4 D 触触发发器器结构形式:维持阻塞型结构形式:维持阻塞型D触发器特性表触发器特性表RDDQQDnQQn+1?CSD符号符号00 00置置 0 01 0Qn+1跟随跟随D1 0 11置置 11 1 1特性方程特性方程Qn+1=D触发方式:边沿触发型,且上升沿有效。触发方式:边沿触发型,且上升沿有效。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例:已知例:已知维维持阻塞型持阻塞型 D触触发发器器CP和和D端的波形,端的波形,试试画出画出输输出端出端Q的波形。的波形。CPDQ电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1.5 T T触发器及触发器及T T触发器触发器T T触发器具有保持和计数触发器具有保持和计数(翻转翻转)功能功能_特征方程特征方程:Qn?1?TQ?TQn_nT触发器触发器RDTQQT Qn+1功能表功能表:0 Qn?CSD1 QnT T触发器只具有计数触发器只具有计数(翻转翻转_)功能功能特征方程特征方程:Qn?1?Qn符号符号电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.1.6 集成触发器及其功能转换集成触发器及其功能转换一、集成触发器一、集成触发器大多数为大多数为JKJK触发器和触发器和D D触发器。其中一类为触发器。其中一类为 TTLTTL集成触发器,另一类为集成触发器,另一类为 CMOSCMOS集成触发器。使用中,集成触发器。使用中,TTLTTL电路的电源为电路的电源为5V5V,而,而CMOSCMOS为为3 318V18V,但功耗,但功耗极低,抗干扰能力和带负载能力很强。极低,抗干扰能力和带负载能力很强。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路1RUD2CP2J2QCC2RD2K2SD16 15 14 13 12 11 10 9741121 2 3 4 5 6 7 81CP1K1J1SD1Q1Q2Q 地地负边沿触发负边沿触发UCC2RD2D2CP2SD2Q2Q14 13 12 11 10 9 8 74741 2 3 4 5 6 7 1RD1D1CP1SD1Q1Q地地下降沿触发下降沿触发电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路二、触发器逻辑功能转换D1 1、JKJK和和D D触发器触发器JKJK?D DCPn+1Q=Dn+1nnQ=JQ+K Q2 2、JKJK和和T T触发器触发器JKJK?T Tn+1nnQ=JQ+K Q_JCP1KQQDCPnJCPKQQQn?1?TQ?TQn电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.2 寄存器10.2.1 10.2.1 数码寄存器数码寄存器Q3Q2QRDCPDQQ1Q0清零QRDCPDQQRDCPDQQRDCPDQCPd3d2d1d0电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.2.2 10.2.2 移位寄存器移位寄存器1.1.单向移位寄存器单向移位寄存器清零清零串行串行输输入入DOCP并并 行行 输输Q1出出Q2Q3?RDDCQ0?RDDC?RDDC?RD?D串行串行输输出出C移位脉冲移位脉冲CPD0Q0Q1Q2Q3?F0F1CPD0Q0Q1Q2Q3?F21 1F3101101电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路2.2.中规模集成移位寄存器中规模集成移位寄存器DSR:右移串行:右移串行输输入端入端DSL:左移串行:左移串行输输入端入端D3 D0:并行:并行输输入端入端Q3 Q0:数据:数据输输出端出端CP:时钟时钟脉冲脉冲输输入端入端上升沿触上升沿触发发Cr:清零端,:清零端,Cr=0时时清零清零CrDSRD0D1D2D3DSL地74194UCCQ0Q1Q2Q3CPS1S0(1)S1 S0=00,CP上升沿到后,上升沿到后,输输出不出不变变。(2)S1 S0=01,CP上升沿到后,右移。上升沿到后,右移。(3)S1 S0=10,CP上升沿到后,左移。上升沿到后,左移。(4)S1 S0=11,CP上升沿到后,并行上升沿到后,并行输输入。入。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例例:使八个灯从左至右依次使八个灯从左至右依次变变亮亮,再从左至右依再从左至右依 次熄次熄灭灭,应应如何如何连线连线?右移右移 8 个个 1,再右移,再右移 8 个个 0移位脉冲移位脉冲.5V15V.1VCCQ0Q1Q2Q3CP SBSAVCCQ0Q1Q2Q3CP SBSA74LS194CrDSRD0D1D2D3DSLGND5V清零清零SB74LS194CrDSRD0D1D2D3DSLGND1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3 计数器计数器能对进入计数器的脉冲数进行累计,计数器能对进入计数器的脉冲数进行累计,不仅可作计数器,还能作分频器。不仅可作计数器,还能作分频器。按计数进制模数不同有二进制、十进制和按计数进制模数不同有二进制、十进制和N(任意)进制计数器;按计数器是递增还是(任意)进制计数器;按计数器是递增还是递减,可分为加法、减法和可逆计数器;按递减,可分为加法、减法和可逆计数器;按计数脉冲引入方式和触发器翻转时刻的不同,计数脉冲引入方式和触发器翻转时刻的不同,由分为同步和异步计数器。由分为同步和异步计数器。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3.1 10.3.1 时序逻辑电路的分析方法时序逻辑电路的分析方法根据给定的时序逻辑电路写出下列逻辑式根据给定的时序逻辑电路写出下列逻辑式(1)各触发器的时钟信号)各触发器的时钟信号CP(2)电路的输出方程)电路的输出方程(3)各触发器的驱动方程)各触发器的驱动方程将驱动方程带入相应触发器的特性方程,将驱动方程带入相应触发器的特性方程,得状态方程得状态方程根据状态方程和输出方程,得状态表,画根据状态方程和输出方程,得状态表,画出状态图或时序图出状态图或时序图电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例1:分析下列电路功能X=11&J QCPQKJ QCPQKZF0CPF1Q0Q1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路1.写出各触发器的时钟表达式写出各触发器的时钟表达式CP=CP0=CP12.输出方程输出方程Z=Q Qn0n13.各触发器的驱动方程各触发器的驱动方程J0 K0 1各触发器状态方程各触发器状态方程J1?K1?Q?Xn?10n1n1n0Q?Qn?1nnQ1?(Q0?X)Q?(Q?X)Q1?X?Q?Qn0n0n0电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路状态表状态表QQQ Qn1n0n?11n?10XZ010 0 01/00 1 10/011/000/01 0 11/01 1 00/101/010/1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路时序图时序图X1时,加计数,时,加计数,X0时,减计数时,减计数CPXQ0Q1Z电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例2:分析下列电路功能&CPDCDCZF0Q0F1Q1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路1.写出各触发器的时钟表达式写出各触发器的时钟表达式CP0=CP(上升沿)(上升沿)3.各触发器的驱动方程各触发器的驱动方程2.输出方程输出方程Z=Q Qn0n1CP1=Q0,当,当Q0由由0?1时,时,Q1才改变状态才改变状态D0=Q状态方程状态方程n0n+10D1=Q=D0=Qn0n1n+11n1QCP由由0?1有效有效Q0由由0?1有效有效Q=D1=Q电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路状态图状态图CPQ0Q1Z电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3.2 二进制计数器二进制计数器CQ Q3 3&QQCPQ Q2 2JCPKRD1.异步二进制加法计数器异步二进制加法计数器Q Q1 1Q Q0 0计计数数输输入入QQJCPKRDQQJCPKRDQQJCPKRDCP清零清零Q0Q1Q2Q3电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路一个触发器有两一个触发器有两个稳态,个稳态,N N个触发器个触发器共有共有2 2N N个稳态,若个稳态,若计数器有计数器有N N个触发器,个触发器,称该计数器为模数称该计数器为模数2 2N N计数器,计数容计数器,计数容量是(量是(2 2N N-1-1)加法计数器状态表加法计数器状态表C Q3 Q2 Q1 Q0 0210 0 0 00 0 0 130 0 1 040 0 1 1650 1 0 00 1 0 170 1 1 08 1 0 0 00 1 1 1.电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路第第8章章 8.3计数脉冲同时加到触发器的时钟端计数脉冲同时加到触发器的时钟端?Q0Q12.同步二进制加法计数器同步二进制加法计数器?JQ?CPQK?Q2Q31?J Q?CPQK?&JQCP?&JQCPQ&KF0CP?J0=K0=1J2=K2=Q1?Q0?F1Q&K?F2F3J1=K1=Q0J 3=K3=Q2?Q1?Q0电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路用用D触发器构成的触发器构成的异步二异步二进进制减法制减法计计数器数器置数置数Q0Q1Q2SD计计数数输输入入CPQQSDF1?CPQQSDF2?CPF0?CPQQDCPDDQ0Q1Q2低位的低位的Q端接高位端接高位触触发发器的器的CP端端电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路第第8章章 8.310.3.310.3.3 十进制加法计数器十进制加法计数器?1?J Q?CPQKQ0?&JQ1?Q2?Q3&JQCP&Q?CPQK?&1&JQCPQK&?CPF0?F1?F2Q&KCF3进进位信号位信号驱动驱动方程:方程:J 0=K0=1J 1=Q0n?Q3n J3=Q2n?Q1n?Q0nK1=Q0nK3=Q0nJ2=K2=Q0n?Q1nC=Q0n?Q3n电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路十进制加法计数器波形图十进制加法计数器波形图CP1 2345 678910Q0 0Q1 0100110000101010011011100110001001Q2 000Q30C0驱动驱动方程:方程:J 0=K0=1J2=K2=Q0n?Q1nJ 1=Q0n?Q3n J3=Q2n?Q1n?Q0nK1=Q0nK3=Q0nC=Q0n?Q3n 电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3.410.3.4 N N进制加法计数器进制加法计数器Q2Q1Q0F0QJCPQKRDF2Q J&CPQKRDF1QJCPQKRDCP清零清零CP0CP2CP CP1Q0驱动方程驱动方程J0Q2J11J2Q1Q0K0K1K21电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路123456CPQ0Q1Q2Q0状态方程状态方程n?1?Q2Q0 CP?Q1 Q0?n?1Q1异步异步五进制五进制计数器计数器Q2n?1?Q1Q0Q2 CP?电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3.510.3.5 十进制加法计数器十进制加法计数器1 1、集成计数器、集成计数器7416074160UCCQCCQAQBQCQDS2LD管管脚脚图图74160CrCPA B C D S1GND电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路功能表功能功能输入输入输出输出r rLDLDS S1 1清零清零置数置数*0 01 1*0 0*S S2 2A B C DA B C D*a b c da b c dQ QA A Q QB B Q QC C Q QD D0 0 0 0 0 0 0 0 a b c da b c d保持保持保持保持*1 11 11 11 10 01 10 0*保持保持保持(保持(Q QCCCC0 0)*1 1计数计数1 11 11 1*计数计数电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路2 2、用集成计数器设计任意进制计数器、用集成计数器设计任意进制计数器反馈归零法反馈归零法是利用模数较大的计数器构成模数较小的计是利用模数较大的计数器构成模数较小的计数器。即利用某个计数状态对应的输出进行反馈,控制数器。即利用某个计数状态对应的输出进行反馈,控制清零端,强迫计数器停止当前的计数过程,并从清零端,强迫计数器停止当前的计数过程,并从 00000000开开始下一个计数周期。反馈归零法的基本设计步骤如下:始下一个计数周期。反馈归零法的基本设计步骤如下:?写出任意进制计数器模写出任意进制计数器模 M M的二进制代码。的二进制代码。?求出反馈复位逻辑的逻辑函数式。求出反馈复位逻辑的逻辑函数式。?画出集成计数器外部接线图。画出集成计数器外部接线图。例例1 1:用:用7416074160构成构成6 6进制计数器进制计数器电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路7416074160接成十进制计数器接成十进制计数器QCC1 1QAQBQCQD1 174160CrLDA B C DS2S1CP1 1CP电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路M M6 6,二进制代码为,二进制代码为01100110,反馈逻辑表达式为,反馈逻辑表达式为CrQBQC&QCC1 1QAQBQCQD1 174160CrLDA B C DS2S1CP1 1CP电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路1234567CPQAQBQCQDCr电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路为了提高计数器复位的可靠性,可利用基本为了提高计数器复位的可靠性,可利用基本 RS触发器触发器将反馈清零负脉冲暂存一段时间,至将反馈清零负脉冲暂存一段时间,至 CP上升沿结束上升沿结束&QCC1 1QAQBQCQD74160CrLDA B C DS2S1CP1 1CP电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路1234567CPQAQBQCQDCr电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例例2 2:用:用7416074160构成构成1 17 7计数的计数的84218421码码七进制加法计数器七进制加法计数器解:用反馈置数法解:用反馈置数法1 1、确定预置数、确定预置数1 1,即,即DCBADCBA000100012 2、写出置数控制端的控、写出置数控制端的控制逻辑制逻辑当当Q QD DQ QC CQ QB BQ QA A01110111时,置数。时,置数。七进制七进制计数器状态表计数器状态表CPCPQ QD DQ QC CQ QB BQ QA A0 00 0 0 10 0 0 11 10 0 1 00 0 1 02 20 0 1 10 0 1 13 30 1 0 00 1 0 04 40 1 0 10 1 0 15 50 1 1 00 1 1 06 60 1 1 10 1 1 17 70 0 0 10 0 0 1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路&1 1QCCLD74160CrA B C D0 0 0 00 0 1 1QAQBQCQDS2S1CP1 1CP电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例例3:用:用74160构成构成38进制计数器进制计数器&QAQBQCQDSQCC2Cr74160S11 1LDA B CDCP十位十位QAQBQCQDSQCC2Cr74160S11 1LDA B CDCP个位个位1 1CP电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.3.610.3.6 十进制加十进制加/减法计数器减法计数器1 1、集成计数器、集成计数器7419074190UA CPQQCC/QCBCCCRLDCD管脚图74160BQBQASU/DQCQDGND电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路功能输入输出置数保持计数时钟 使能 置数 加减置数输入QAQBQCQDCPLDU/DSABCD0a b c d a b c d*1011*0011*保持保持加法计数加法计数减法计数减法计数电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路例:用例:用190组成组成40进制减法计数器进制减法计数器&QD QC QB QAQCRCPLDSU/D D C B AQD QC QB QAQCRCPLDSU/D D C B ACP10 0 1 111 0 0 1电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.4 10.4 单稳态触发器单稳态触发器特点:特点:1、有稳态和暂稳态两个不同的工作状态;、有稳态和暂稳态两个不同的工作状态;2、在触发脉冲的作用下,电路从稳态翻转到暂稳态,、在触发脉冲的作用下,电路从稳态翻转到暂稳态,并保持一段时间,然后自动返回到稳态;并保持一段时间,然后自动返回到稳态;3、暂稳态持续的时间仅取决于电路外接电阻和外接、暂稳态持续的时间仅取决于电路外接电阻和外接电容的参数,而与触发器脉冲的宽度无关。电容的参数,而与触发器脉冲的宽度无关。10.4.1 55510.4.1 555定时器定时器的结构和功能的结构和功能地地TRTRuoR RD DU UCCCC放电端放电端THTHCOCO电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路第第8章章 8.4结构8(VCC)UR15(CO)6(TH)2(TR)UR27置置 04(RD)C1参考电压:参考电压:UR1=U+1=2/3 VCCUR2=U2=1/3 VCC5K?+_+_?05K?1R QSQR?103(UO)UTH 2/3 VCC,R=0UTR 1/3 VCC,S=1T导导通。通。5K?C2Q=0,Uo为为低低电电平平,1(GND)电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路功能输入输出RD0u6(TH)?2?UCC32?UCC32?UCC3u2(TR)?1?UCC31?UCC31?UCC3u00T导通1110截止导通1不变不变电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路第第8章章 8.410.4.2 10.4.2 由由555555定时器构成的单稳触发器定时器构成的单稳触发器UCCRTH U放电端放电端CCRDucC地地uuoouiTR CO在外加触在外加触发发信号作用信号作用下,下,电电路能从路能从稳态稳态翻翻转转到到暂态暂态,经过经过确定确定时间时间后,它会自后,它会自动动返返回到原来的回到原来的稳态稳态。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路U8CCR467TH UCCR放电端放电端DucC1地地u3uooui2TR CO电路刚接通时,电路刚接通时,u0,u=1,电容充,电容充c电,电,ui2U6 uc=CC/3时,时,uo=0,放电端导通,电容放电端导通,电容C放电,放电,uc0,电,电路进入稳态。路进入稳态。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路UCC8R当当ui负脉冲到来时,负脉冲到来时,41u2?UCC32u6?UCC3Cucui6TH UCCRD7放电端放电端12地地TR COuo3uo10放电端截止,电放电端截止,电容充电。容充电。当当ui负脉冲结束后,负脉冲结束后,12u2?UCCu6?UCC电容继续充电,当电容继续充电,当332u6?UCC放电端导通,电容放电。放电端导通,电容放电。3电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路单稳态触发器工作波形图单稳态触发器工作波形图uiu0tCtu0o0tWttw ln3RC=1.1RC电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.4.3 10.4.3 单稳触发器的应用举例单稳触发器的应用举例AuiuiQ单稳Q&YttwAYt如果如果tw为单位时间,则为单位时间,则输出输出Y可用来计数可用来计数tt电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.5 10.5 多谐振荡器多谐振荡器10.5.1 由由555定时器构成的多谐振荡器定时器构成的多谐振荡器+UCCR1784R65553uo2215C0.01C?F1T?0.7(R1+2R2)CucVcc2/3Vcc1/3Vccutot电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.5.2 石英晶体多谐振荡器石英晶体多谐振荡器1 1、石英晶体、石英晶体X0电感f0性电容性电容性f2 2、门电路构成的多谐振荡器、门电路构成的多谐振荡器G1A1BCG21DABDRCRT=1.4RC电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路3.石英晶体多谐振荡器G11CG2111uoRRC2电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.6 10.6 施密特触发器施密特触发器uiuoUOHUOL0UTUT2uiuoUT11.1.电平触发,对于变化缓慢的信号仍然适用。当输电平触发,对于变化缓慢的信号仍然适用。当输入信号达到阈值电压时,输出电压会发生跃变入信号达到阈值电压时,输出电压会发生跃变;2.2.输出的两种稳定状态都需要输入信号来触发,无输出的两种稳定状态都需要输入信号来触发,无记忆功能记忆功能;3.3.信号变化方向不同,阈值电压不同。信号变化方向不同,阈值电压不同。电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路+U+UCCCCCOCOu ui i58 8 4 46555555 3 32 21u uo o2UCC31UCC3ui0ttuo0在波形变换,脉冲整形和幅度鉴别等在波形变换,脉冲整形和幅度鉴别等方面得到了广泛的应用方面得到了广泛的应用电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路10.7 10.7 数字电路应用举例数字电路应用举例1.高分辨率八人抢答器高分辨率八人抢答器SB0 11&121374308L1 L2 L3 L4 L5 L6 L7 L8+6V&256912 1516 1974001&34&56910&1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q RUDDCP74273U1D 2D 3D 4D 5D 6D 7D 8D SS347813141718SB1 SB2 SB3 SB4SB5 SB6 SB7 SB82多谐振荡器电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路无人按下按钮时:无人按下按钮时:L1 L2 L3 L4 L5 L6 L7 L8 SB0+6V111&12138074301256912 1516 1974001&34&56910&1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q RUDDCP74273U1D 2D 3D 4D 5D 6D 7D 8D SS21347813141718SB1 SB2 SB3 SB4SB5 SB6 SB7 SB8电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路有人按下按钮时:有人按下按钮时:L1 L2 L3 L4 L5 L6 L7 L8 SB0+6V011&121318&74300256912 1516 1974001&34&56910&1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q RUDDCP74273U1D 2D 3D 4D 5D 6D 7D 8D SS20347813141718SB1 SB2 SB3 SB4SB5 SB6 SB7 SB8此时,再按其它按钮也不起作用此时,再按其它按钮也不起作用电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路+6VD7IN4148?82.装饰画附加声响电路装饰画附加声响电路R14 8RPR22C17NE5553616UDDY0Y3CDY8401714Y2CPY5Y6EN+110?F379415D1D2D3D4D5D6D8UDD降压6110?F+C310?F+C4220?FUSS R13 8 15TR4KD5O+LM603233868TR5C2TR6OSCR35TR3240k?OSC2 4 USS多谐振KD56032KD56032是声音模拟集成电路,是声音模拟集成电路,荡器TRTR TRTR 为触发端为触发端1 16 6电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路+6VD7IN4148?82.装饰画附加声响电路装饰画附加声响电路R14 8RPR22C17NE5553616UDDY0Y3CDY8401714Y2CPY5Y6EN+110?F379415D1D2D3D4D5D6D8UDD10?F61+C310?F+C4220?FUSS R13 8 15TR4KD5O+LM603233868TR5C2TR6OSCR35TR3240k?OSC2 4 USSCD4017CD4017十进制计数器和十进制计数器和4 4线线-10-10线线译码器译码器电工和电子技术(下)电工和电子技术(下)第第10章章 时序逻辑电路时序逻辑电路2.数字钟电路数字钟电路译码器24进制计数器CPCP(小时计数器)译码器60进制计数器进(分计数器)位&译码器60进制计数器进(秒计数器)位&CPCPCPCP1&1&小时校准小时校准石英晶体多谐振荡器石英晶体多谐振荡器510?10.047?F1k?11&分校准分校准10?110?110?110?110?110?1秒脉冲秒脉冲1010?6 6分频器分频器f f=1MHz=1MHz
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!