数字电子技术课后题答案..

上传人:xgs****56 文档编号:9833421 上传时间:2020-04-08 格式:DOC 页数:20 大小:443.11KB
返回 下载 相关 举报
数字电子技术课后题答案.._第1页
第1页 / 共20页
数字电子技术课后题答案.._第2页
第2页 / 共20页
数字电子技术课后题答案.._第3页
第3页 / 共20页
点击查看更多>>
资源描述
0 第 1 单元 能力训练检测题 共 100 分 120 分钟 一 填空题 每空 0 5 分 共 20 分 1 由二值变量所构成的因果关系称为 逻辑 关系 能够反映和处理 逻辑 关系 的数学工具称为逻辑代数 2 在正逻辑的约定下 1 表示 高 电平 0 表示 低 电平 3 数字电路中 输入信号和输出信号之间的关系是 逻辑 关系 所以数字电路也 称为 逻辑 电路 在 逻辑 关系中 最基本的关系是 与逻辑 或逻辑 和 非逻辑 4 用来表示各种计数制数码个数的数称为 基数 同一数码在不同数位所代表的 权 不同 十进制计数各位的 基数 是10 位权 是10的幂 5 8421 BCD码和 2421 码是有权码 余3 码和 格雷 码是无权码 6 进位计数制 是表示数值大小的各种方法的统称 一般都是按照进位方式来实 现计数的 简称为 数 制 任意进制数转换为十进制数时 均采用 按位权展开求和 的方法 7 十进制整数转换成二进制时采用 除2取余 法 十进制小数转换成二进制时采用 乘2取整 法 8 十进制数转换为八进制和十六进制时 应先转换成 二进 制 然后再根据转换 的 二进 数 按照 三个数码 一组转换成八进制 按 四个数码 一组转换成十六 进制 9 逻辑代数的基本定律有 交换 律 结合 律 分配 律 反演 律和 非非 律 10 最简与或表达式是指在表达式中 与项中的变量 最少 且 或项 也最少 13 卡诺图是将代表 最小项 的小方格按 相邻 原则排列而构成的方块图 卡 诺图的画图规则 任意两个几何位置相邻的 最小项 之间 只允许 一位变量 的取值 不同 14 在化简的过程中 约束项可以根据需要看作 1 或 0 二 判断正误题 每小题1分 共10分 1 奇偶校验码是最基本的检错码 用来使用PCM方法传送讯号时避免出错 对 2 异或函数与同或函数在逻辑上互为反函数 对 3 8421BCD码 2421BCD 码和余3码都属于有权码 错 4 二进制计数中各位的基是2 不同数位的权是2的幂 对 1 3 每个最小项都是各变量相 与 构成的 即n个变量的最小项含有n个因子 对 4 因为逻辑表达式A B AB A B成立 所以AB 0成立 错 5 逻辑函数F A B C B 已是最简与或表达式 错 BAC 6 利用约束项化简时 将全部约束项都画入卡诺图 可得到函数的最简形式 错 7 卡诺图中为1的方格均表示逻辑函数的一个最小项 对 8 在逻辑运算中 与 逻辑的符号级别最高 对 9 标准与或式和最简与或式的概念相同 对 10 二极管和三极管在数字电路中可工作在截止区 饱和区和放大区 错 三 选择题 每小题2分 共20分 1 逻辑函数中的逻辑 与 和它对应的逻辑代数运算关系为 B A 逻辑加 B 逻辑乘 C 逻辑非 2 十进制数100对应的二进制数为 C A 1011110 B 1100010 C 1100100 D 11000100 3 和逻辑式 表示不同逻辑关系的逻辑式是 B A B C D A A A 4 数字电路中机器识别和常用的数制是 A A 二进制 B 八进制 C 十进制 D 十六进制 5 以下表达式中符合逻辑运算法则的是 D A C C C 2 B 1 1 10 C 0 1 D A 1 1 6 A BC C A A B B A C C A B A C D B C 7 在 D 输入情况下 与非 运算的结果是逻辑 0 A 全部输入是0 B 任一输入是0 C 仅一输入是0 D 全部输入是1 8 逻辑变量的取值 和 可以表示 ABCD A 开关的闭合 断开 B 电位的高 低 C 真与假 D 电流的有 2 无 9 求一个逻辑函数 F 的对偶式 可将 F 中的 ABD A 换成 换成 B 原变量换成反变量 反变量换成原 变量 C 变量不变 D 常数中 0 换成 1 1 换成 0 10 在 BCD 输入情况下 或非 运算的结果是逻辑 0 A 全部输入是0 B 全部输入是1 C 任一输入为0 其他输入为 1 D 任一输入为1 四 简述题 每小题4分 共16分 1 逻辑代数与普通代数有何异同 答 逻辑代数中仅含有 0 和 1 两个数码 普通代数含有的数码是 0 9 个 逻辑代 数是逻辑运算 普通代数是加 减 乘 除运算 2 什么是最小项 最小项具有什么性质 答 一个具有n个逻辑变量的与或表达式中 若每个变量以原变量或反变量形式仅 出现一次 就可组成2 n个 与 项 我们把这些 与 项称为n个变量的最小项 分别记 为m n 最小项具备下列性质 对于任意一个最小项 只有一组变量取值使它的值为1 而变量取其余各组值时 该最小项均为0 任意两个不同的最小项之积恒为0 变量全部最小项这和恒等于1 3 在我们所介绍代码范围内 哪些属于有权码 哪些属于无权码 答 8421BCD 码和 2421BCD 码属于有权码 余 3 码和格雷码属于无权码 4 试述卡诺图化简逻辑函数的原则和步骤 答 利用卡诺图化简逻辑函数式的步骤 根据变量的数目 画出相应方格数的卡诺图 根据逻辑函数式 把所有为 1 的项画入卡诺图中 用卡诺圈把相邻最小项进行合并 合并时就遵照卡诺圈最大化原则 根据所圈的卡诺圈 消除圈内全部互非的变量 每一个圈作为一个 与 项 将 各 与 项相或 即为化简后的最简与或表达式 五 计算题 共34分 1 用代数法化简下列逻辑函数 12分 BACF 3 解 BAC F F 解 ABCBCAF 解 DD 解 CBA 2 用卡诺图化简下列逻辑函数 8分 卡诺图略 13 2 105 43 dmF DCAB 98 76 D ABC 15 4 2 1 0 mF BC 2 9 3 87 5 dAD 3 完成下列数制之间的转换 8分 365 10 101101101 2 555 8 16D 16 11101 1 2 29 5 10 35 4 8 1D 8 16 57 625 10 111001 101 2 71 5 8 39 A 16 4 完成下列数制与码制之间的转换 6分 47 10 01111010 余3码 01000111 8421码 3D 16 00101011 格雷码 25 25 10 00100101 00120101 8421BCD 00101011 00101011 4 2421BCD 31 2 8 第 2 单元 能力训练检测题 共 100 分 120 分钟 一 填空题 每空 0 5 分 共 23 分 1 基本逻辑关系的电路称为 逻辑门 其中最基本的有 与门 或门 和 非 门 常用的复合逻辑门有 与非 门 或非 门 与或非 门 异或 门和 同或 门 2 TTL 集成电路的子系列中 74S表示 肖特基 系列 74L表示 低功耗 系列 74LS表示 低功耗肖特基 系列 3 CMOS集成电路是由 增强 型 PMOS 管和 增强 型 NMOS 管组成的互补对 称MOS 门电路 其中CC4000 系列和 高速 系列是它的主要子系列 4 功能为 有0出1 全1出0 的门电路是 与非 门 具有 有1出1 全0出0 功能的门电路是或门 实际中集成 与非 门应用的最为普遍 5 普通的TTL与非门具有 图腾 结构 输出只有 高电平 1 和 低电平 0 两种状态 TTL 三态与非门除了具有 1 态和 0 态 还有第三种状态 高阻 态 三态门 可以实现 总线 结构 6 集成电极开路的TTL与非门又称为 OC 门 其输出可以 线与 7 TTL 集成电路和CMOS集成电路 相比较 TTL 集成门的带负载能力较强 CMOS 集成门的抗干扰能力较强 8 两个参数对称一致的一个 NMOS 管和一个 PMOS 管 并联可构成一个 CMOS传输门 两管源极相连构成传输门的 输入端 或输出 端 两管漏极相连构成 传输门的 输出端 或输入 端 两管的栅极分别与两个互非的 控制 端相连 9 具有图腾结构的TTL集成电路 同一芯片上的输出端 不允许 并 联使用 同 一芯片上的CMOS集成电路 输出端可以 并 联使用 但不同芯片上的CMOS集成电路 上的输出端是不允许 并 联使用的 10 当外界干扰较小时 TTL 与非 门闲置的输入端可以 悬空 处理 TTL 或非 门不使用的闲置输入端应与 地 相接 CMOS门输入端口为 与 逻辑关系时 闲置的输入端应接 高 电平 具有 或 逻辑端口的CMOS 门多余的输入端应接 低 电平 即CMOS 门的闲置输入端不允许 悬空 二 判断正误题 每小题1分 共10分 1 所有的集成逻辑门 其输入端子均为两个或两个以上 错 2 根据逻辑功能可知 异或门的反是同或门 对 3 具有图腾结构的TTL与非门可以实现 线与 逻辑功能 错 5 4 逻辑门电路是数字逻辑电路中的最基本单元 对 5 TTL 和CMOS两种集成电路与非门 其闲置输入端都可以悬空处理 错 6 74LS系列产品是TTL 集成电路的主流 应用最为广泛 对 7 74LS系列集成芯片属于TTL型 CC4000系列集成芯片属于CMOS型 对 8 三态门采用了图腾输出结构 不仅负载能力强 且速度快 错 9 OC门可以不仅能够实现 总线 结构 还可构成与或非逻辑 对 10 CMOS电路的带负载能力和抗干扰能力均比TTL 电路强 错 三 选择题 每小题2分 共16分 1 具有 有1出0 全0出1 功能的逻辑门是 B A 与非门 B 或非门 C 异或门 D 同或门 2 两个类型的集成逻辑门相比较 其中 B 型的抗干扰能力更强 A TTL 集成逻辑门 B CMOS 集成逻辑门 3 CMOS电路的电源电压范围较大 约在 B A 5V 5V B 3 18V C 5 15V D 5V 4 若将一个TTL异或门当做反相器使用 则异或门的A和B输入端应 A A B输入端接高电平 A输入端做为反相器输入端 B B输入端接低电平 A输入端做为反相器输入端 C A B 两个输入端并联 做为反相器的输入端 D 不能实现 5 C 的输出端可以直接并接在一起 实现 线与 逻辑功能 A TTL 与非门 B 三态门 C OC门 6 A 在计算机系统中得到了广泛的应用 其中一个重要用途是构成数据总 线 A 三态门 B TTL与非门 C OC门 7 一个两输入端的门电路 当输入为1 0时 输出不是1的门电路为 C A 与非门 B 或门 C 或非门 D 异或门 8 一个四输入的与非门 使其输出为0的输入变量取值组合有 B A 15种 B 1种 C 3种 D 7种 四 简述题 每小题4分 共24分 1 数字电路中 正逻辑和负逻辑是如何规定的 答 数字电路中只有高 低电平两种取值 用逻辑 1 表示高电平 用逻辑 0 6 表示低电平的方法称为正逻辑 如果用用逻辑 0 表示高电平 用逻辑 1 表示低电 平 则称为负逻辑 2 你能说出常用复合门电路的种类吗 它们的功能如何 答 常用的复合门有与非门 或非门 与或非门 异或门和同或门 其中与非门的 功能是 有 0 出 1 全 1 出 0 或非门的功能是 有 1 出 0 全 0 出 1 与或非门的功 能是 只要 1 个与门输出为 1 输出为 0 两个与门全部输出为 0 时 输出为 1 异或 门的功能是 相异出 1 相同出 0 同或门的功能是 相同出 1 相异出 0 3 TTL 与非门闲置的输入端能否悬空处理 CMOS 与非门呢 答 TTL 与非门闲置的输入端一般也不要悬空处理 但当外界干扰较小时 就可以 把闲置的输入端悬空处理 而 CMOS 与非门闲置的输入端是不允许悬空处理的 4 试述图腾结构的TTL与非门和OC门 三态门的主要区别是什么 答 图腾结构的 TTL 与非门采用的推挽输出 通常不允许将几个同类门的输出端并 联起来使用 正常情况下 图腾结构 TTL 与非门输出对输入可实现与非逻辑 集电极开 路的 TTL 与非门又称为 OC 门 多个 OC 门的输出端可以并联起来使用 实现 线与 逻辑功能 还可用作与或非逻辑运算等 三态门和图腾结构的 TTL 与非门相比 结构上 多出了一个使能端 让使能端处有效状态时 三态门与图腾结构 TTL 与非门功能相同 若使能端处无效态 则三态门输出呈高阻态 这时无论输入如何 输出均为高阻态 基 于三态门的特点 广泛应用于计算机的总线结构 5 如果把与非门 或非门 异或门当做非门使用时 它们的输入端应如何连接 答 如果把与非门做非门使用 只需将与非门的输入端并联起来即可 如果把或非 门当做非门使用 只需把其它输入端子接地 让剩余的一个输入端作为非门输入即可 如果把异或门当做非门使用 只需把其它输入端子接高电平 让剩余的一个输入端作为 非门输入即可 6 提高CMOS门电路的电源电压可提高电路的抗干扰能力 TTL门电路能否这样做 为什么 答 TTL 门电路是不能采取提高电源电压的方式来提高电路抗干扰能力的 因为 TTL 集成电路的电源电压是特定的 其变化范围很窄 通常在 4 5 5 5V 五 分析题 共27分 1 已知输入信号A B的波形和输出Y 1 Y 2 Y 3 Y 4的波形 试判断各为哪种逻辑 门 并画出相应逻辑门图符号 写出相应逻辑表达式 12分 7 解 观察图示波形 判断出Y 1 是与门 Y 2是异或门 Y 3是与非门 Y4是同或门 它们相应的图符号如 下 2 电路如图2 47 a 所示 其输入变量的波形如图 b 所示 试判断图中发光二极管在哪些时段会亮 7分 解 由电路图可得 当L为低电平时 发光二极管会亮 图中 CDAB 列真值表分析 A B C D AB CD L 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 1 0 0 0 1 A B Y1 Y3 Y2 图 2 46 2 5 1 检测题波形图 Y4 t t t t t t A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 0 1 0 1 1 0 根据真值表写出逻辑函数式并化简为最简与或式如下 CABBCAF 3 用与非门设计一个三变量的多数表决器逻辑电路 10分 设计 根据题目要求写出逻辑功能真值表如下 A B C F 0 0 0 0 0 1 0 0 1 A B C F 1 A B C F 1 1 1 13 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 0 1 1 1 根据真值表写出逻辑函数式并化简为最简与或式如下 ACBBCABF 根据上述最简式画出相应逻辑电路图如下 4 用与非门设计一个组合逻辑电路 完成如下功能 只有当三个裁判 包括裁判 长 或裁判长和一个裁判认为杠铃已举起并符合标准时 按下按键 使灯亮 或铃响 表示此次举重成功 否则 表示举重失败 12 分 设计 根据题意取三个裁判分别为输入变量A B C A为裁判长 设按下按键输 入为1 否则为0 举重成功为1 举重失败为0 据题意列出相应真值表如下 A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 0 0 1 1 1 根据真值表写出逻辑函数式并化简为最简与或式如下 ACBACBF 根据上述最简式画出相应逻辑电路图如下 a A B C F 14 第 4 单元 能力训练检测题 共 100 分 120 分钟 一 填空题 每空 0 5 分 共 20 分 1 两个与非门构成的基本 RS 触发器的功能有 置 0 置 1 和 保持 电路 中不允许两个输入端同时为 低电平 否则将出现逻辑混乱 2 通常把一个 CP 脉冲引起触发器多次翻转的现象称为 空翻 有这种现象的触 发器是 钟控的 RS 触发器 此类触发器的工作属于 电平 触发方式 3 为有效地抑制 空翻 人们研制出了 边沿 触发方式的 主从型 JK 触发 器和 维持阻塞型 D 触发器 4 JK 触发器具有 置 0 置 1 保持 和 翻转 四种功能 欲使 JK 触 发器实现 的功能 则输入端 J 应接 高电平 1 K 应接 高电平 1 nQ 1 5 D 触发器的输入端子有 1 个 具有 置 0 和 置 1 的功能 6 触发器的逻辑功能通常可用 特征议程 状态转换图 功能真值表 和 时序波形图 等多种方法进行描述 7 组合逻辑电路的基本单元是 门电路 时序逻辑电路的基本单元是 触发器 8 JK 触发器的次态方程为 Qn 1 j Qn K Qn D 触发器的次态方程为 Qn 1 Dn 9 触发器有两个互非的输出端 Q 和 通常规定 Q 1 0 时为触发器的 1 状态 Q 0 1 时为触发器的 0 状态 10 两个与非门组成的基本 RS 触发器 正常工作时 不允许 0 其特 SR 征方程为 约束条件为 nnRS 1 1 S 11 钟控的 RS 触发器 在正常工作时 不允许输入端 R S 1 其特征方程 为 约束条件为 SR 0 1P 1 CQnn 12 把 JK 触发器 两个输入端子连在一起作为一个输入 就构成了 T 触发器 T 触发器具有的逻辑功能是 保持 和 翻转 13 让 T 触发器恒输入 1 就构成了 T 触发器 这种触发器仅具有 翻转 功 能 二 正误识别题 每小题 1 分 共 10 分 1 仅具有保持和翻转功能的触发器是 RS 触发器 错 A B C F 15 2 基本的 RS 触发器具有 空翻 现象 错 3 钟控的 RS 触发器的约束条件是 R S 0 错 4 JK 触发器的特征方程是 错 n1nKQJ 5 D 触发器的输出总是跟随其输入的变化而变化 对 6 CP 0 时 由于 JK 触发器的导引门被封锁而触发器状态不变 对 7 主从型 JK 触发器的从触发器开启时刻在 CP 下降沿到来时 对 8 触发器和逻辑门一样 输出取决于输入现态 错 9 维持阻塞 D 触发器状态变化在 CP 下降沿到来时 错 10 凡采用电位触发方式的触发器 都存在 空翻 现象 错 三 选择题 每小题 2 分 共 20 分 1 仅具有置 0 和置 1 功能的触发器是 C A 基本 RS 触发器 B 钟控 RS 触发器 C D 触发器 D JK 触发器 2 由与非门组成的基本 RS 触发器不允许输入的变量组合 为 A RS A 00 B 01 C 10 D 11 3 钟控 RS 触发器的特征方程是 D A B n1nQR n1nQS C D SR 4 仅具有保持和翻转功能的触发器是 B A JK 触发器 B T 触发器 C D 触发器 D T 触发器 5 触发器由门电路构成 但它不同门电路功能 主要特点是具有 C A 翻转功能 B 保持功能 C 记忆功能 D 置 0 置 1 功能 6 TTL 集成触发器直接置 0 端 和直接置 1 端 在触发器正常工作时应 C DRS A 1 0 B 0 1DRSD C 保持高电平 1 D 保持低电平 0 7 按触发器触发方式的不同 双稳态触发器可分为 C A 高 电 平 触 发 和 低 电 平 触 发 B 上 升 沿 触 发 和 下 降 沿 触 发 C 电 平 触 发 或 边 沿 触 发 D 输 入 触 发 或 时 钟 触 发 16 8 按逻辑功能的不同 双稳态触发器可分为 D A RS JK D T 等 B 主 从 型 和 维 持 阻 塞 型 C TTL 型 和 MOS 型 D 上 述 均 包 括 9 为避免 空翻 现象 应采用 B 方式的触发器 A 主从触发 B 边沿触发 C 电平触发 10 为防止 空翻 应采用 C 结构的触发器 A TTL B MOS C 主从或维持阻塞 四 简述题 每小题 3 分 共 15 分 1 时序逻辑电路的基本单元是什么 组合逻辑电路的基本单元又是什么 答 时序逻辑电路的基本单元是触发器 组合逻辑电路的基本单元是门电路 2 何谓 空翻 现象 抑制 空翻 可采取什么措施 答 在时钟脉冲 CP 1 期间 触发器的输出随输入发生多次翻转的现象称为空翻 抑制空翻的最好措施就是让触发器采取边沿触发方式 3 触发器有哪几种常见的电路结构形式 它们各有什么样的动作特点 答 触发器常见的结构形式有 与非门构成的基本 RS 触发器 其动作特点是 输 入信号在电平触发的全部作用时间里 都能直接改变输出端 Q 的状态 钟控的 RS 触 发器 其动作特点 当 CP 0 时 无论两个输入端 R 和 S 如何 触发器的状态不能发生 改变 只有当作为同步信号的时钟脉冲到达时 触发器才能按输入信号改变状态 主 从型 JK 触发器 其动作特点 主从型 JK 触发器的状态变化分两步动作 第 1 步是在 CP 为 1 期间主触发器接收输入信号且被记忆下来 而从触发器被封锁不能动作 第 2 步是当 CP 下降沿到来时 从触发器被解除封锁 接收主触发器在 CP 为 1 期间记忆下 来的状态作为控制信号 使从触发器的输出状态按照主触发器的状态发生变化 之后 由于主触发器在 CP 0 期间被封锁状态不再发生变化 因此 从触发器也就保持了 CP 下降沿到来时的状态不再发生变化 即主从型 JK 触发器的输出状态变化发生在 CP 脉冲 的下降沿 主触发器本身是一个钟控的 RS 触发器 因此在 CP 1 的全部期间都受输入信号的 控制 即存在 空翻 现象 但是 只有下降沿到来前的主触发器状态 才是改变从触 发器状态的控制信号 而下降沿到达时刻的主触发器状态不一定是从触发器的控制信号 维持阻塞型 D 触发器 其动作特点 维持阻塞 D 触发器的次态仅取决于 CP 信号上升 沿到达前一瞬间 这一时刻与上升沿到达时的间隔趋近于零 输入的逻辑状态 而在这 一瞬间之前和之后 输入的状态变化对输出不能够并生影响 4 试分别写出钟控 RS 触发器 JK 触发器和 D 触发器的特征方程 答 钟控 RS 触发器的特征方程 SR 0 约束条件 1P 1 CQRSnn 17 JK 触发器的特征方程 D 触发器的特征方程 Q n 1 D n nnKJQ 1 5 你能否推出由两个或非门组成的基本 RS 触发器的功能 写出其真值表 答 由两个或非门组成的基本 RS 触发器如图 所示 其功能与钟控 RS 触发器相同 所不同点是或 非门构成的基本 RS 触发器是电平触发方式 没有时 钟脉冲控制 功能真值表也与钟控 RS 触发器完全相同 五 分析题 共 35 分 1 已知 TTL 主从型 JK 触发器的输入控制端 J 和 K 及 CP 脉冲波形如图 4 23 所示 试根据它们的波形画出相应输出端 Q 的波形 6 分 解 2 写出图 4 24 所示各逻辑电路的次态方程 每图 2 分 共 12 分 解 a 图 b 图 c 图 AQn 1 nDQ 1 nQ 1 d 图 e 图 f 图 nn CP J K 图 4 23 检测题 4 5 1 波形图 或非门构成的基本 RS 触发器 Q 1 门 1 R S 1 门 2 CP J K Q 18 3 图 4 25 所示为维持阻塞 D 触发器构成的电路 试画出在 CP 脉冲下 Q0 和 Q1 的 波形 9 分 解 Q 0n 1 Q 1n 1 设触发器初态为 00 各位触发器在 CP 上升沿触发 nn 显然在每一个 CP 脉冲上升沿到来时 触发器 Q0 状态就翻转一次 而触发器 Q1 的 状态翻转发生在 Q0 由 0 到 1 时刻 图略 4 电路如图 4 26 所示 1 图示电路中采用什么触发方式 2 分析下图所示时序逻辑电路 并指出其逻辑功能 3 设触发器初态为 0 画出在 CP 脉冲下 Q0 和 Q1 的波形 8 分 解 JK 触发器采用的都是边沿触发方式 1D C1 QA CP a 1D C1 Q CP b 1D C1 Q CP c 1J C1 1K Q1 CP d 图 4 24 检测题 4 5 2 逻辑图 1J C1 1K Q CP e 1J C1 1K Q CP f 图 4 25 检测题 4 5 3 逻辑图 1D C1 Q CP Q0 1D C1 Q Q1 J CP Q C Q0 Q1 K J Q C K 1 DR 图 4 26 检测题 4 5 4 逻辑图 19 分析电路 电路驱动方程 J 0 K 0 1 J 1 K 1 Q 0 将驱动方程代入触发器的特征方程可得 nQ01 nn10101 功能真值表 Q1n Q0n Q1n 1 Q0n 1 0 0 0 1 0 1 1 0 1 0 1 1 1 1 0 0 由功能真值表可看出 这是一个 2 位四进制加计数器 电路初态为 0 画出其时序波形图如下 CP Q0 Q1
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!