数字电路实验二半加半减器的设计.doc

上传人:xin****828 文档编号:6636039 上传时间:2020-03-01 格式:DOC 页数:2 大小:179KB
返回 下载 相关 举报
数字电路实验二半加半减器的设计.doc_第1页
第1页 / 共2页
数字电路实验二半加半减器的设计.doc_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述
实验二 半加半减器的设计1、 实验目的1、利用普通的门电路或使用译码器或使用数据选择器设计一个半加半减器。二、实验仪器及器件1、数字电路试验箱,示波器2、虚拟器件:74LS197,74LS138,74LS00,74LS20,74LS151三、实验预习在proteus上进行了仿真实验,通过普通的门电路连接成半加半减器的逻辑电路。在之后的课上了解了编码器和译码器以及数据选择器。4、 实验原理 1、用普通门电路实现组合逻辑电路 2、用译码器实现组合逻辑电路 译码器是将每个输入的二进制代码译成对应的输出高、低电平信号。 3、用数据选择器实现组合逻辑电路 数据选择器的功能是从一组输入数据中选出某一个信号输出。或称为多路开关。5、 实验内容首先,根据半加半减器的电路逻辑列出真值表:输入输出SABYC(进/借位)74LS138对应输出位置00000Y000110Y101010Y201101Y310000Y410111Y511010Y611100Y7 根据真值表画出Y和C卡诺图:Y:SAB00011110011111C:SAB000111100111根据卡诺图可得逻辑表达式: Y=AB C=(SA)B然后,开始在数电实验箱上连接电路,我选择的芯片是:74LS197,74LS00,74LS20,74LS138.对于74LS197,先将CP1接连续脉冲,然后分别将Q1,Q2,Q3接到“0-1”显示器上检查电路是否正常,接着将Q3,Q2,Q1分别接到74LS138的S0,S1,S2作为八进制输入,Q3,Q2,Q1分别代表S,A,B。根据真值表,Y在Y1,Y2,Y5,Y6处有高电平的输出,C在Y3,Y5处有高电平输出,分别将它们接入与非门芯片74LS20、74LS00即可得到Y和C的输出。最后,将CP1,S,A,B,Y,C接入示波器得到下图:从上到下分别是CP1,B,A,S,C,Y.
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 中学资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!