数字电子技术基础习题及答案.doc

上传人:s****u 文档编号:12754674 上传时间:2020-05-22 格式:DOC 页数:13 大小:257.52KB
返回 下载 相关 举报
数字电子技术基础习题及答案.doc_第1页
第1页 / 共13页
数字电子技术基础习题及答案.doc_第2页
第2页 / 共13页
数字电子技术基础习题及答案.doc_第3页
第3页 / 共13页
点击查看更多>>
资源描述
数字电子技术习题一. 单项选择题: 1十进制数128的8421BCD码是( )。A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与或表达式3. 已知函数的反演式为,其原函数为( )。A B C D4对于TTL数字集成电路来说,下列说法那个是错误的:(A) 电源电压极性不得接反,其额定值为5V;(B) 不使用的输入端接1;(C) 输入端可串接电阻,但电阻值不应太大;(D) OC门输出端可以并接。5欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器 C.A/D转换器 D.移位寄存器6下列A/D转换器中转换速度最快的是( )。A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。A. 10 B. 11 C. 12 D. 88. 如图1-2,在TTL门组成的电路中,与非门的输入电流为IiL1mAIiH20A。G1输出低电平时输出电流的最大值为IOL(max)=10mA,输出高电平时最大输出电流为IOH(max)=0.4mA 。门G1的扇出系数是( )。A. 1 B. 4 C. 5 D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.01110. TTL或非门多余输入端的处理是:A. 悬空 B. 接高电平 C. 接低电平 D.接”1”二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将_。2. 写出四种逻辑函数的表示方法:_;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为_逻辑;4. 把JK触发器改成T触发器的方法是_。5. 组合逻辑电路是指电路的输出仅由当前的_决定。6. 5个地址输入端译码器,其译码输出信号最多应有_个。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_。8一片ROM有10根地址线,8根数据输出线,ROM共有_个存储单元。9N个触发器组成的计数器最多可以组成_进制的计数器。8. 基本RS触发器的约束条件是_。三电路分析题(36分)VI1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:(1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形?(2) 该电路的逻辑功能?(12分) 2. 图3-2为两个时钟发生器,图中R1=510, R2=10K,C=0.1uF。(12分)(1) 写出JK触发器的状态方程及输出V1、V2的表达式;(2) 画出555定时器的输出VO以及V1、V2的波形;(3) 计算V1的周期和脉冲宽度Tw.555定时器功能表4脚6脚2脚3脚7脚00导通12/3VCC1/3VCC0导通11/3VCC不变不变12/3VCC2/3VCC1/3VCC1截止3双积分A/D转换器如图3-3所示,试回答以下问题: (12分)(1)若被测电压Vi的最大值为2V, 要求分辩率小于0.1mV, 问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz, 则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz, , 已知,输出电压Vo的最大值为5V, 积分时间常数是多少?四电路设计题(24分)1) 试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出() ()0 (0)0 0 ()0 (0)0 1 () 0 (0)1 0 () 0 (0)1 1 () 1 (1)X X0 (0)2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)答案一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号12345678910答案BCBBBACDAC二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4. 把JK触发器改成T触发器的方法是J=K=T。5. 组合逻辑电路是指电路的输出仅由当前的输入决定。6. 5变量输入译码器,其译码输出信号最多应有32个。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争冒险现象。8一片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。9N个触发器组成的计数器最多可以组成2n进制的计数器。8. 基本RS触发器的约束条件是RS=0。三电路分析题(36分)VI1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (12分)(1) 2. 图3-2为两个时钟发生器,图中R1=510, R2=10K,C=0.1uF。(12分)(1) 写出触发器的状态方程及输出V1、V2的方程;(2) 画出555定时器的输出VO以及V1、V2的波形;(3) 计算V1的周期和脉冲宽度Tw.(1) ,(2)(3)3双积分A/D转换器如图3-3所示,试回答以下问题: (12分)(1)若被测电压Vi的最大值为2V, 要求可分辩的电压小于0.1mV, 问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz, 则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz, , 已知,输出电压Vo的最大值为5V, 积分时间常数是多少?(1),所以(2)(3), 所以四电路设计题(24分)1) 试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出() ()0 (0)0 0 ()0 (0)0 1 () 0 (0)1 0 () 0 (0)1 1 () 1 (1)X X0 (0) 令. 则2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)解:根据题意,得状态转换图如下:所以:能自启动。因为: 评分标准2007.1(本科)一.单项选择题: 每小题2分,共20分。二.填空题: 每小题2分,共20分。三电路分析题1共12分,其中写出触发器的激励方程或输出X、Y的逻辑式 3分画对Q2Q1Q0的波形 3分画对两个触发器的输入端D的波形 3分画对输出X、Y的波形 3分四 设计题1共10分,其中写出Y的最小项之和的标准形式 3分把4选一的选择器扩展成8选一的选择器 2分正确确定A3A2A1以及D0D1D2D3D4D5D6D7 3分画出逻辑图 2分2共14分,其中状态转换图 3分卡诺图化简,得状态方程 3分求激励方程 3分画出逻辑图 3分自启动分析 2分
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!