郑大远程教育《数字电路》作业

上传人:gbs****77 文档编号:11043929 上传时间:2020-04-18 格式:DOC 页数:6 大小:694.50KB
返回 下载 相关 举报
郑大远程教育《数字电路》作业_第1页
第1页 / 共6页
郑大远程教育《数字电路》作业_第2页
第2页 / 共6页
郑大远程教育《数字电路》作业_第3页
第3页 / 共6页
点击查看更多>>
资源描述
郑州大学现代远程教育数字电路作业用卡诺图化简下列函数1. F(A,B,C,D)=(2,3,6,7,8,10,12,14)2. 解:AB CD000111100011011111111011 2. 2. A BC0001111001111111解: 解: CDAB 000111100000 0111 110110 10001 解:AB CD000111100010111110115. 试用一片输出低电平有效的3线8线译码器74LS138设计一个判定电路。只有在主裁判同意的前提下,三名副裁判中多数同意,比赛成绩才被承认,否则比赛成绩不予承认。解:(1) 逻辑抽象主裁判用A表示,副裁判用B、C、D表示,同意用1表示,不同意用0表示;比赛成绩用Y表示,赛成绩被承认用1表示,比赛成绩不予承认用0表示, (2) 列真值表列出真值表如表所示。ABCDY00000000100010000110010000101001100011101000010010101001011111000110111110111111 (3) 由真值表写出逻辑表达式(4) 画出逻辑图6. 试用输出低电平有效的3线8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间的关系如下: (1) 2X 5时 , F=X+2 (2) X2时 , F=1 (3) X5时 , F=0 解:根据题意列出真值表,如下表。由真值表写出逻辑表达式:F2=m2+m3+m4+m5 F1=m4+m5 F0=m0+m1+m3+m5 根据逻辑表达式画出逻辑图如下图。7. 74LS161四位同步二进制加法计数器的真值表如下:试设计一个六进制计数器。真值表:解:8. 用74LS90(二五十进制计数器)组成六进制计数器。解:9. 试用D触发器和逻辑门设计一个五进制加法计算器。10. 试用JK触发器和逻辑门设计一个五进制加法计算器。进制计数器,需要3个JK触发器。计数器从Q2Q1Q0=000开始,加法计数。采用异步清零法,当Q2Q1Q0=101时,立刻清零,从新计数。与非门输出一个低电平脉冲,表示一次计数完成。- 6 -
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 解决方案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!