组合逻辑电路的设计

上传人:nu****n 文档编号:98653581 上传时间:2022-05-30 格式:DOC 页数:3 大小:89.51KB
返回 下载 相关 举报
组合逻辑电路的设计_第1页
第1页 / 共3页
组合逻辑电路的设计_第2页
第2页 / 共3页
组合逻辑电路的设计_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述
组合逻辑电路的设计一实验目的1、 加深理解组合逻辑电路的工作原理。2、 掌握组合逻辑电路的设计方法。3、 掌握组合逻辑电路的功能测试方法。二实验器材实验室提供的芯片:74LS00与非门、74LS86异或门,74LS54与或非门,实验室提供的实验箱。三实验任务及要求1、设计要求(1)用与非门和与或非门或者异或门设计一个半加器。(2)用与非门和与或非门或者异或门设计一个四位奇偶位判断电路。2、实验内容(1) 测试所用芯片的逻辑功能。(2) 组装所设计的组合逻辑电路,并验证其功能是否正确。三实验原理及说明1、 简述组合逻辑电路的设计方法。(1) 分析实际情况是否能用逻辑变量来表示。(2)确定输入、输出逻辑变量并用逻辑变量字母表示,作出逻辑规定。(3)根据实际情况列出逻辑真值表。(4)根据逻辑真值表写出逻辑表达式并化简。(5)画出逻辑电路图,并标明使用的集成电路和相应的引脚。(6)根据逻辑电路图焊接电路,调试并进一步验证逻辑关系是否与实际情况相符。2、 写出实验电路的设计过程,并画出设计电路图。(1)半加器的设计如果不考虑有来自低位的进位将两个1位二进制数相加。A、 B是两个加数,S是相加的和,CO是向高位的进位。逻辑表达式S=AB+AB=ABCO=AB(2) 设计一个四位奇偶位判断电路。当四位数中有奇数个1时输出结果为1;否则为0。A,B,C,D分别为校验器的四个输入端,Y时校验器的输出端逻辑表达式Y=ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD=(AB) (CD)四实验结果1、 列出所设计电路的MULTISM仿真分析结果。(1)半加器的设计,1-A被加数,2-B加数,XMMI(和数S)XMM2(进位数CO)ABSCO0000011010101101(2) 设计一个四位奇偶位判断电路。ABCD输出Y000000001100101001100100101010011000111110001100101010010111110001101111101111102、写出检查芯片好坏的办法。试连芯片,检测芯片的输入和输出是否符合芯片的逻辑功能3、记录所设计电路的测试结果。实验电路的测试结果与仿真结果一致。五实验总结1、实验故障及解决方法实验2中74LS86芯片接反了,实验中未留意导致烧坏了,在实验中导致无法显示出Y的状态,得去换芯片,同时实验箱仪器的老化,高低水平状态的显示有所影响,有时只能显示出低水平状态,得换另外的状态灯才行2、 实验体会实验中得提前检查好导线的好坏,不然后续操作一旦出错要检查起来会比较麻烦,同时,尽量少用导线,能在同一个芯片上进行的就用一个芯片。六思考题1、逻辑门电路不用的输入端该如何处置?TTL与COMS有差别,但为了避免干扰及逻辑清晰,将多余的输入端依据逻辑关系或接地或接电源端2.如何用两个半加器和一个或门来实现全加器电路?全加器就是带进位相加,把图里的AB对应A,B,它的和输出作为上一个半加器的下面的输入,上面半加器的和输出就是真正的和,或门输出是结果进位
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 中学资料


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!