数字电子钟的设计 数电数字电子钟课程设计

上传人:dus****log 文档编号:72127476 上传时间:2022-04-08 格式:DOC 页数:5 大小:28KB
返回 下载 相关 举报
数字电子钟的设计 数电数字电子钟课程设计_第1页
第1页 / 共5页
数字电子钟的设计 数电数字电子钟课程设计_第2页
第2页 / 共5页
数字电子钟的设计 数电数字电子钟课程设计_第3页
第3页 / 共5页
点击查看更多>>
资源描述
数字电路课程设计报告课 程 名 称 数字电路技术基础 设计题目 数字电子钟的设计 所学专业名称 电子信息工程 班 级 2008级电信(2)班 学 号 2008210139 学生姓名 司浩 指导教师 吕承启 2010年 6 月 20 日数字电子技术课程设计报告一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计要求(1)设计指标 时间以12小时为一个周期; 显示时、分、秒; 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。(2)设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择;(3)制作要求: 自行装配和调试,并能发现问题和解决问题。(4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、原理框图 1数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。(a) 数字钟组成框图2晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768z的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用门电路构成;另一类是通过非门构成的电路,本次设计采用了后一种。如图(b)所示,由非门与晶体、电容和电阻构成晶体振荡器电路,实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容、与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。(b) CMOS 晶体振荡器(仿真电路)3时间记数电路一般采用10进制计数器如74HC290、74HC390等来实现时间计数单元的计数功能。本次设计中选择74HC390。由其内部逻辑框图可知,其为双2-5-10异步计数器,并每一计数器均有一个异步清零端(高电平有效)。秒个位计数单元为进制计数器,无需进制转换,只需将与(下降沿有效)相连即可。(下降没效)与Z秒输入信号相连,可作为向上的进位信号与十位计数单元的相连。秒十位计数单元为进制计数器,需要进制转换。将进制计数器转换为进制计数器的电路连接方法如图.所示,其中可作为向上的进位信号与分个位的计数单元的相连。十进制-六进制转换电路分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的作为向上的进位信号应与分十位计数单元的相连,分十位计数单元的作为向上的进位信号应与时个位计数单元的相连。时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为进制计数器,不是的整数倍,因此需将个位和十位计数单元合并为一个整体才能进行进制转换。利用片实现进制计数功能的电路如图(d)所示。(d)十二进制电路另外,图(d)所示电路中,尚余进制计数单元,正好可作为分频器Z输出信号转化为Z信号之用。4译码驱动及显示单元电路选择作为显示译码电路;选择数码管作为显示单元电路。由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。这里的LED数码管是采用共阴的方法连接的。计数器实现了对时间的累计并以8421BCD码的形式输送到CD4511芯片,再由4511芯片把BCD码转变为十进制数码送到数码管中显示出来。5校时电路数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。即为用COMS与或非门实现的时或分校时电路,In1端与低位的进位信号相连;In2端与校正信号相连,校正信号可直接取自分频器产生的1HZ或2HZ(不可太高或太低)信号;输出端则与分或时个位计时输入端相连。当开关打向下时,因为校正信号和0相与的输出为0,而开关的另一端接高电平,正常输入信号可以顺利通过与或门,故校时电路处于正常计时状态;当开关打向上时,情况正好与上述相反,这时校时电路处于校时状态。实际使用时,因为电路开关存在抖动问题,所以一般会接一个RS触发器构成开关消抖动电路,所以整个较时电路就如图(f)。(f)带有消抖电路的校正电路6整点报时电路电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的Q和Q 、个位的Q和Q及秒计数器十位的Q和Q相与,从而产生报时控制信号。报时电路可选74HC30来构成。74HC30为8输入与非门。四、元器件1四连面包板1块(编号A45)2镊子1把3剪刀1把4共阴八段数码管6个5网络线2米/人6CD4511集成块6块7CD4060集成块1块874HC390集成块3块974HC51集成块1块1074HC00集成块4块1174HC30集成块1块1210M电阻5个13500电阻14个1430p电容2个1532.768k时钟晶体1个16蜂鸣器10个(每班)1) 芯片连接图1)74HC00D2)CD45113)74HC390D 4)74HC51D2面包板的介绍面包板一块总共由五部分组成,一竖四横,面包板本身就是一种免焊电板。面包板的样式是:面包板的注意事项:1 面包板旁一般附有香蕉插座,用来输入电压、信号及接地。2 上图中连着的黑线表示插孔是相通的。3 拉线时,尽量将线紧贴面包板,把线成直角,避免交叉,也不要跨越元件。4 面包板使用久后,有时插孔间连接铜线会发生脱落现象,此时要将此排插孔做记号。并不再使用。五、各功能块电路图 数字钟从原理上讲是一种典型的数字电路,可以由许多中小规模集成电路组成,所以可以分成许多独立的电路。(一) 六进制电路由74HC390、7400、数码管与4511组成,电路如图一。(二) 十进制电路由74HC390、7400、数码管与4511组成,电路如图二。(三) 六十进制电路由两个数码管、两4511、一个74HC390与一个7400芯片组成,电路如图三。(四) 双六十进制电路由2个六十进制连接而成,把分个位的输入信号与秒十位的Qc相连,使其产生进位,电路图如图四。(五) 时间计数电路由1个十二进制电路、2个六十进制电路组成,因上面已有一个双六十电路,只要把它与十二进制电路相连即可,详细电路见图五。(六) 校正电路由74CH51D、74HC00D与电阻组成,校正电路有分校正和时校正两部分,电路如图六。(七) 晶体振荡电路由晶体与2个30pF电容、1个4060、一个10兆的电阻组成,芯片3脚输出2Hz的方波信号,电路如图七。(八) 整点报时电路由74HC30D和蜂鸣器组成,当时间在59:50到59:59时,蜂鸣报时,电路如图八。六、总接线元件布局简图整个数字钟由时间计数电路、晶体振荡电路、校正电路、整点报时电路组成。其中以校正电路代替时间计数电路中的时、分、秒之间的进位,当校时电路处于正常输入信号时,时间计数电路正常计时,但当分校正时,其不会产生向时进位,而分与时的校位是分开的,而校正电路也是一个独立的电路。电路的信号输入由晶振电路产生,并输入各电路。简图如图九。七、芯片连接总图因仿真与实际元件上的差异,所以在原有的简图的基础上,又按实际布局画了这张按实际芯片布局的接线图,如图十。八、总结1 实验过程中遇到的问题及解决方法2 设计体会3 对设计的建议
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作计划


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!