数字逻辑题库参考word

上传人:痛*** 文档编号:65563766 上传时间:2022-03-24 格式:DOC 页数:23 大小:1.39MB
返回 下载 相关 举报
数字逻辑题库参考word_第1页
第1页 / 共23页
数字逻辑题库参考word_第2页
第2页 / 共23页
数字逻辑题库参考word_第3页
第3页 / 共23页
点击查看更多>>
资源描述
蚆数字逻辑 试题库蚂题型说明芀各章内容蕿符号肆名称蒃分数节答题说明蚇章号薅内容膃章号聿内容肀章号羄内容羃A膁填空题膈2蚈请将其中一个正确选项写在答题卡相应位置上蚄01膂基础芆07肇蒄13罿虿B蒆选择题膄2肁请将其中一个正确答案写在答题卡相应位置上螇02羆逻辑代数袅08肂膀14莅蚅C衿化简题芈10螅请将程序代码写在答题卡相应位置上膂03羁逻辑电路莆09膄袂15肂蝿D袇分析题蚂7衿袇04莇时序电路莃10袁腿16螆肃E羂设计题莈10膅袃05螀其它蚀11薅薄17螁螈肄莄袂羇06螈肅12蚀艿18膇袅蚁莈0001 01A1十进制数(12.5)D转化为二进制数是_,对应的十六进制数是 _。薆000111001 C.1芁0002 01A1十进制数(23.75)D转化为二进制数是_,对应的十六进制数是 _。螃000210111.11 17.C螀0003 01A1 (39)10=( )2 ;(87)10=( )8421BCD羆0003100111 10000111肂0004 01A1十进制数35转换成二进制数是_;十六进制数是_。薀0004100011 23袈0005 01A1用8421码表示的十进制数65,可以写成_。蒅000501100101螂0006 01A1十进制数(33)D转化为二进制数是_,对应的十六进制数是 _。蚁0006100001 21羇0007 01A1(66)10=( )2 ;(68)10=( )8421BCD袄00071000010 01101000薂0008 02A1逻辑代数中最基本的三种逻辑运算是_、_和_。蚃0008 与、或、非荿0009 04A1含用触发器的数字电路属于 (组合逻辑电路、时序逻辑电路)。芄0009 时序逻辑电路推荐精选芃0010 02A1AB +A 在四变量卡诺图中有个小格是“1”。蒀0010 8蒇0011 03A1七段码显示器有共阴极和共阳极两种接法,若a-g各段输入0010010时,显示2的字形,则其采用共_极接法。羇0011阳肃0012 03A1一个16选1数据选择器,应具有_ 个选择输入端(地址输入端)_ 个数据输入端。薁00124 16袀0013 04A1JK触发器的特性方程是_。莇0013J-Qn+-KQn螄0014 02A1当变量ABC分别为100时,AB+BC=_。荿00140羈0015 02A1当ij时,同一逻辑函数的两个最小项ij_。袆00150蒄0016 04A1一个触发器有_个稳定状态,可以表示_位二进制信息。莀00162 1 肇0017 04A1JK触发器J与K相接作为一个输入时相当于_触发器。芅0017T芄0018 04A1常用的触发方式,一般有电平触发和边沿触发。其中, 触发可以有效地避免空翻现象。蒂0018边沿葿0019 03A1下图所示电路输出F为_。蚅羅0019A-B+-AB艿0020 05A1A/D转换是指 。薇0020模拟数字转换肄0021 04A1基本RS触发器的“0”和“1”态是以 (输入,输出)端的状态定义的,其逻辑函数为 。螅0021输出芀0022 04A1一个触发器可以表示_位二进制信息。羀00221螇0023 02A1AB+BC 在四变量卡诺图中有个小格是“1”。芁00237莂0024 02A1当变量ABC分别为101时,ABC+A=_。推荐精选肈00241芇0025 02A1当ij时,同一逻辑函数的两个最大项Mi+Mj_。羂00251腿0026 02A1逻辑函数Z的对偶式为_反函数=_。膆0026(A + B + C)(A + B + C)(A + B + C) (A + B + C)(A + B + C)(A + B + C)蚆0027 02A1ABC +AD 在四变量卡诺图中有个小格是“1”。蚂00275芀0028 04A1下图所示触发器的特征方程为_。蕿肆蒃0028AQn节0029 04A1组成一个模为10的计数器,至少需要_个触发器。蚇00294薅0030 02A1当变量ABC分别为101时, =_。膃00301聿0031 02A1逻辑变量的异或表达式为:。肀0031羄0032 02A1 A0= 。羃0032A膁0033 04A1同步RS触发器的特性方程为:Qn+1=_。膈0033蚈0034 02A1N个逻辑变量构成某个逻辑函数,则其完整的真值表应有 种不同的组合。蚄0034膂0035 02A1AB+BC 在四变量卡诺图中有个小格是“1”。芆00357肇0036 02A1当ij时,同一逻辑函数的两个最大项Mi+Mj_。蒄00361罿0037 03A1下图所示电路输出F为_。推荐精选虿蒆00370膄0038 02A1ABC +AD 在四变量卡诺图中有个小格是“1”。肁00385螇0039 04A1组成一个模为7的计数器,至少需要_个触发器。羆00393袅0040 02A1当变量ABC分别为101时,+C =_。肂00401膀0041 02A1逻辑变量的同或表达式为:AB=_。莅0041蚅0042 02A1N个逻辑变量构成某个逻辑函数,则其完整的真值表应有 种不同的组合。衿0042芈0043 05A1D/A转换是指 。螅0043数字模拟转换膂0044 02A1F(A,B,C)=A在三变量卡诺图中有个小格是“1”。羁00448莆0045 02A1 。膄0045袂0046 02A1当变量ABC分别为100时,=_。肂00461 蝿0047 02A1逻辑函数F(A,B,C)的两个最小项_。袇00470蚂0048 02A1逻辑函数Z的对偶式为_反函数=_。衿0048 袇0049 04A1触发器的“0”和“1”态是以 (输入,输出)端的状态定义的,若T触发器的输入端T=1,则输出次态Qn+1= 。推荐精选莇0049输出 莃0050 03A18-3线优先编码器74LS148的输入输出均为低电平有效,I0优先权最低,I7优先权最高,现输入为10010010(I7为高位),则输出A2A1A0=_。袁0050 001腿0051 04A1触发器的触发方式有电平触发和边沿触发两种,维持阻塞D触发器触发方式为 触发。螆0051边沿肃0052 02A1AB+BC 在3变量卡诺图中有个小格是“1”。羂00523莈0053 03A1 下图所示电路输出F为_。膅袃0053螀0054 03A1一个4选1数据选择器,应具有_ 个选择输入端(地址输入端)。当数据输入端输入数据D3D2D1D0=1110时,选择输入端为时_数据选择器输出为0。蚀0054 2 00薅0055 02A1当变量ABC分别为101时,ABC+=_。薄00551螁0056 02A1逻辑函数Z的对偶式为_反函数=_。螈0056(A + B + C)(A + B + C) (A + B + C)(A + B + C)肄0057 03A28-3线优先编码器74LS148的输入输出均为低电平有效,I0优先权最低,I7优先权最高,现输入为11010010(I7为高位),则输出A2A1A0=_。莄0057010袂0058 01B1 以下四种形式中可能为8421BCD码的是_。羇A1001 B.1101 C.100 D.101010螈0058A肅0059 01B1已知A的ASCII码为(65)D,若将其最高位设为奇校验位,则其对应的二进制码为_。蚀A.01000001 B. 11000001 C.11001001 D. 01001001艿0059B膇0060 02B1一个逻辑电路有两个输入X、Y和一个输出F,只有当X=1、Y=0时,F=1,则F=_。袅A. X B. Y C.X + D. +Y蚁0060 A莈0061 03B1 在何种输入情况下,“与非”运算的结果是逻辑0_。 推荐精选薆A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 芁0061D螃0062 04B1 时序逻辑电路的一般结构由组合电路与()组成。螀A全加器B存储电路C译码器 D选择器薀0062B蚆0063 04B1 已知电路如图所示,设触发器初态为0,则Q端输出波形为图中的( )膄蒂0063C聿0064 05B1 输入至少()位数字量的D/A转换器分辨率可达千分之一。莆A. 9B. 10C. 11D. 12芅0064B薁0065 05B1 ROM在运行时具有:( )葿A、只有读功能 B、只有写功能C、既有读功能,又有写功能 D、没有读、写功能膇0065A芇0066 04B1 组合逻辑电路的特点是( )羃A含有记忆元件B、输出、输入间有反馈通路C、电路输出与以前状态无关D、全部由门电路构成袈0066 C袇0067 01B1 以下代码中为无权码的为 ( )。肄A. 8421BCD 码 B. 2421BCD 码 C. 余三码 D. 格雷码肂0067D薁0068 01B1 用8421码表示的十进制数45,可以写成_蚇A45 B. 101101BCD C. 01000101BCD D. 1011012膆0068C蒄0069 02B1 在下列三个逻辑函数表达式中,_是最小项表达式。羁A B. 莈C. D. 羃0069A推荐精选薂0070 01B1 用代码01001001表示十进制数16,则它是()蒀A.8421BCD码B.2421BCD码C.余3码D.格雷码肈0070C羄0071 02B1 N个变量的逻辑函数应该有最小项_蚁A.2n个 B.n2个 C.2n个 D. (2n-1)个衿0071C袈0072 04B1 要实现,JK触发器的J、K取值应为_。肆A J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1肃0072D艿0073 03B1 属于组合逻辑电路的是_。蕿A 触发器 B. 全加器 C. 移位寄存器 D. 计数器袃0073B膁0074 02B1 逻辑函数F=和G=满足关系( )螈A. F=B.F=C.F=G0D.F=1荿0074A袄0075 04B1 JK触发器在同步工作时,若现态Qn=0,要求到达次态Qn1=1,则应使JK=_。薄A 00 B 01 C 1X D X1莂0075D袆0076 04B1 四个触发器组成的环行计数器最多有_个有效状态。羆A.4 B. 6 C. 8 D. 16蚂0076D袁0077 04B1 同步时序电路与异步时序电路的区别在于异步时序电路( )薆A没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关螃0077B螁0078 04B1 在下列电路中( )不是时序电路芀A.计数器B. 触发器C.寄存器D.编码器芆0078D袅0079 03B1设某函数的表达式F=A+B,若用4选1多路选择器(数据选择器)来设计,则数据端D3 D2 D1D0的状态是( )。(设A为权值高位)膃A.0001 B.1110 C.0101 D.1010蚀0079B推荐精选肇0080 04B1 ()触发器可以用来构成移位寄存器。 袆A. 基本R-SB. 同步R-SC. 同步DD. 同步JK芁0080C腿0081 03B1 设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是( )螇A.两个四位二制数相加 B.两个四位二制数相减 C.两个四位二制数大小比较 D.两个四位二制数相同比较蚃蚄薈0081D薇0082 01B1 已知C的ASCII码为(67)D,若将其最高位设为奇校验位,则其对应的二进制码为_。螅01000011 B. 11000011 C.11000001 D. 01000001螂0082A节0083 04B1 使用同步预置的模10集成计数器74LS192实现模6加法计数,预置值应设为( )芈A、6 B、5C、4 D、3螆0083C袀0084 01B1 以下代码中为有权码的为 ( )。蚁A. 余3码 B. CRC码 C. 奇偶较验码 D. 格雷码肈0084A薃0085 02B1 在何种输入情况下,“或非”运算的结果不是逻辑0_。 芃A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1肁0085D蝿0086 02B1 逻辑函数F(A,B,C)=AB+BC+AC的最小项标准式为( )蚅F(A,B,C)=m(0,2,4)B. F(A,B,C)=m(0,2,3,4) 莁C.F(A,B,C)=m(3,5,6,7) D.F(A,B,C)=m(2,4,6,7)薀0086C蕿0087 02B1逻辑函数F=AB+CD的真值表中,F=1的个数有( )个蚆A2B.4C.16D.7螄0087 D推荐精选罿0088 02B1已知逻辑函数,下列情况中,肯定使F=0的是( )艿AA=0 BC=1B.B=1 C=1C.C=1 D=0D.BC=1 D=1蒃0088 D袂0089 02C11、用公式法化简 荿Y=ABC+D Y=ABC+B+AB螆2、用卡诺图化简薅F=m (2,3,6,7,8,10,12,14)羀0089Y=BC+A+B+C+D=A+B+C+C+D=1 Y=AB(C+C)+AB=B(A+A)=B螈F=AC+AD蒆0090 02C1 1、用公式法化简 蚆 莃2、用卡诺图化简蒁F(A,B,C,D)=m(0,2,4, 5,8,12)芆0090Y=A(1+)=A Y=C+A+AB=C+A+B Y=C D+A B D+A B C蒄0091 02C11、用公式法化简 蒁 羁2、用卡诺图化简羇Y(A,B,C,D)= 蒅0091Y=A+B+D(AC+1)+BC=A+B+C+D Y=A(B+C)+C(A+D)=A+AB+CD=A+CD袃Y=AB+BC+AC 或 AB+AC+BC莀0092 02C11、用公式法化简 F=(A+B)C+AC+AB+ABC+BC 蚇2、用卡诺图化简 F(A,B,C,D)= m(0,1,2,3,4,5,8,10,11,12)薆0092F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=B C+A C+C D羂0093 02C11、用公式法化简 F=(A+B)C+AC+AB+ABC+BC 螀2、用卡诺图化简 F(A,B,C,D)=m(0,1,5,7,8,9,11,14)蒈0093F= AC+BC+AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD莄F=B C+ABD+ABD+ABCD芄0094 02C1 1、用公式法化简 Y=(A+B)(A) Y=ABC+AC+A+CD腿2、用卡诺图化简 F=m (0,1,2,5,8,9,10)膈0094Y=AB Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=ACD+BCD+ABC推荐精选莅0095 02C1 1、用公式法化简 莃2、用卡诺图化简 F(A,B,C,D)=m(0,2,4, 5,8,12,13)蚈0095Y=A Y=A(B+C)+C(A+D)=A+AB+CD=A+CD F=C D+BC+A B D羈0096 03D1写出图示电路的最简与或表达式,列出真值表,并分析电路的逻辑功能。蒇薁莂0096F=AB+A B 虿A芄B袃F螁0葿0芅1羂0膀1袅0莇1莄0薀0蚆1膄1蒂1聿同或逻辑莆0097 04D1时序电路分析:芅要求:1、该电路是同步时序电路还是异步时序电路?写出驱动方程。写出状态方程。薁葿(1)膇(2) D0= D1=芇(3) 羃0097异步时序电路(1)(2) 袈 (3)(4) 袇 cp1=推荐精选肄0098 03D1写出图示电路的逻辑表达式,列出真值表,并分析电路的逻辑功能。肂薁0098 蚇A膆B蒄C羁F莈0羃0薂0蒀0肈0羄0蚁1衿1袈0肆1肃0艿1蕿0袃1膁1螈0荿1袄0薄0莂1袆1羆0蚂1袁0薆1螃1螁0芀0芆1袅1膃1蚀1肇奇数个1时输出为1,否则为0。袆0099 04D1试写出图示电路的激励方程,状态表。(设Q3Q2Q1=000)芁激励方程 腿D1= D2= D3=螇状态表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+1蚃0 0 0蚄0099D1=Q3n D2=Q1n D3=Q2n(Q3n+Q1n)推荐精选薈 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+1薇0 0 0 0 0 1螅0 0 1 0 1 1螂0 1 0 0 0 1节0 1 1 1 1 1芈1 0 0 0 0 0螆1 0 1 0 1 0袀1 1 0 1 0 0蚁1 1 1 1 1 0肈0100 03D1写出图示电路的最简与或表达式,列出真值表。薃芃0100肁A蝿B蚅C莁F蚂0蚁0袈0袅1肁0莁0蚅1羄0蒀0袇1蚇0肂0羀0蚈1螈1蒄1蚃1莈0薅0薃0肂1肈0蚇1羅0蒂1衿1蚈0肃0袁1蕿1蒅1蒆1莁莀0101 03D1写出图示电路的最简与或表达式,列出真值表,并分析电路的逻辑功能。薇薄螀0101推荐精选肀 薈A蚃B蒃F袀0莆0肅1袃0薁1蒇0膃1莂0肇0蒈1薆1螁1螇同或逻辑芆0102 04D1时序电路分析:要求:1、该电路是同步时序电路还是异步时序电路? 2、写出驱动方程。蚄3、写出状态方程。4、列出状态转换表,分析电路功能。膁薈(1)莇(2) J1= K1= J2= K2= cp2=螂(3) 薀0102异步时序电路芈J1=1 K1=1 J2=Q1n K2=1 CP2= Q1n蒈 膅Q1n Q2n cp1 Q1n+1 Q2n+1 cp2肀O 0 1-0 1 0 0-1聿1 0 1-0 0 1 1-0膆0 1 1-0 1 1 0-1芃1 1 1-0 0 0 1-0螃4进制计数器蝿0103 04D1试写出图示电路的激励方程,状态表。(设Q3Q2Q1=000)推荐精选芇薆激励方程 膂D1= D2= D3=状态表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 00103 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 0 1 0 10 0 1 0 0 1 0 1 0 1 1 1 0 1 1 0 1 1 1 0 0 0 0 0 1 0 1 0 0 0 1 1 0 0 1 0 1 1 1 0 1 0 0104 04D1试写出图示电路的激励方程,状态转换表。(设Q3Q2Q1=000)激励方程 J1= J2 = J3=K1= K2= K3= 状态转换表 Q3n Q2n Q1n Q3n+1 Q2n+1 Q1n+10 0 00104 0105 03E1用4输入与非门和138译码器实现下表所示的逻辑函数。列出逻辑函数表达式,画逻辑电路图。(7分)。A B CF推荐精选0 0 00 0 0 0 1 0 0 1 1 1 0 01 0 11 1 01 1 1000011110105F=m4+m5+m6+m7A0=C A1=B A2=A 138译码器最高4个输出端分别接4输入与非门的输入端,F为输出端0106 03E1选择适当逻辑器件,设计3人表决判决电路,判决规则为少数服从多数,既2人以上同意才为同意 。要求:列真值表,写出逻辑表达式,画逻辑电路图。(8分)0106 ABCF00000010010001111000101111011111F=m3+m5+m6+m70107 03E1用与非门设计三变量的多数表决电路。当输入变量A、B、C有2个或2个以上为1时输出F为1,否则输出为0。(7分)。0107ABCF000000100100推荐精选011110001011110111110108 03E1 分别用3-8译码器74LS138和数据选择器74LS151实现 (8分)0108 0109 03E1试用138译码器实现一位全加器。被加数为Ai,加数为Bi,低位来的进位为Ci-1,和数为Si,本位对高位的进位为Ci。 求(1)列出真值表 (2)写出Si、Ci的表达式 (3)正确画出逻辑图 (7分)。0109 AiBiCi-1SiCi0000000110010100110110010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70110 03E1选择适当逻辑器件,设计一个检测电路,当输入的8421BCD码(B3B2B1B0)数值为2,3,6时,输出为1,否则输出为0,输入只有原变量,(要有设计和化简过程,画出逻辑图)。 (8分)0110 B3B2B1B0D00000000100010100111010000101001101011101000010010F=m2+m3+m6+d10+d11+d12+d13+d14+d15=0111 03E1 用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。输入端只有原变量可用。画出逻辑图。(7分)。0111 B3B2B1B0D00000推荐精选000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0112 03E1 分别用3-8译码器74LS138和数据选择器74LS151实现逻辑函数表达式F(A,B,C)=AB+BC+AC (8分)0112F=ABC+ABC+ABC+ABC=m7+m6+m3+m5利用138译码器实现时 A0=C A1=B A2=A Y7,Y6,Y5,Y3接四输入与非门输入端利用151实现 A0=C A1=B A2=A D0,D1,D2,D4接0,其余接1,Y作为输出端。0113 03E1 选择适当逻辑器件,实现函数F(A,B,C)=m(0,1,4,7) (8分)0113利用151实现 A0=C A1=B A2=A D0,D1,D4,D7接1,其余接0,Y作为输出端。或利用138译码器实现。0114 03E1 选择适当逻辑器件,设计3人表决判决电路,判决规则为少数服从多数,既2人以上同意才为同意 。要求:列真值表,写出逻辑表达式,画逻辑电路图。(8分)0114ABCF00000010010001111000101111011111F=m3+m5+m6+m7利用151实现 A0=C A1=B A2=A D0,D1,D2,D4接0,其余接1,Y作为输出端。0115 03E1 用与非门设计三变量的多数表决电路。当输入变量A、B、C有2个或2个以上为1时输出F为1,否则输出为0。(7分)。0115 ABCF00000010010001111000101111011111F=m3+m5+m6+m7=AB+BC+AC利用三个二输入与非门,一个三输入与非门实现0116 03E1 分别用3-8译码器74LS138和数据选择器74LS151实现 (8分)推荐精选0116利用138译码器实现时 A0=C A1=B A2=A Y4,Y6,Y5,Y3,Y2接五输入与非门输入端利用151实现 A0=C A1=B A2=A D2,D3,D4,D5,D6接1,其余接0,Y作为输出端。0117 03E1试用3/8译码器和尽可能少的门电路实现一位全加器。被加数为Ai,加数为Bi,低位来的进位为Ci-1,和数为Si,本位对高位的进位为Ci。 求(1)列出真值表 (2)写出Si、Ci的表达式 (3)正确画出逻辑图 (7分)。0117AiBiCi-1SiCi0000000110010100110110010101011100111111Si=m1+m2+m4+m7Ci=m3+m5+m6+m70118 03E1 选择适当逻辑器件,设计一个检测电路,当输入的8421BCD码(B3B2B1B0)数值为2,3,6时,输出为1,否则输出为0,输入只有原变量,(要有设计和化简过程,画出逻辑图)。 (8分)0118 B3B2B1B0D00000000100010100111010000101001101011101000010010F=m2+m3+m6+d10+d11+d12+d13+d14+d15=0119 03E1用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。输入端只有原变量可用。画出逻辑图。(7分)。0119B3B2B1B0D00000000100010000110010000101101101011111000110011F=m5+m6+m7+m8+m9+d10+d11+d12+d13+d14+d15=A+BD+BC0120 03E1分别用3-8译码器74LS138和数据选择器74LS151实现逻辑函数表达式F(A,B,C)=AB+BC (8分)推荐精选0120利用138译码器实现时 A0=C A1=B A2=A Y7,Y6, Y3接三输入与非门输入端利用151实现 A0=C A1=B A2=A D3,D6,D7接1,其余接0,Y作为输出端。0121 03E1试用集成译码器设计一个逻辑判断电路,其输入变量为A、B、C,输出为Y。若A、B、C相等时Y=1,否则为0(7分)。0121利用138译码器实现时 A0=C A1=B A2=A Y7,Y0接2输入与非门输入端0122 03E1用3-8译码器74LS138实现 (8分)0122利用138译码器实现时 A0=C A1=B A2=A Y7,Y6,Y5,Y4,Y3接5输入与非门输入端0123 03E1用与非门和138译码器实现下表所示的逻辑函数F(A,B,C)。列出逻辑函数表达式,画逻辑电路图。(7分)。ABCFABCF000010010010101001011101011011100123F=m2+m4+m6 利用138译码器实现时 A0=C A1=B A2=A Y6,Y4,Y2接三输入与非门输入端0124 03E1试用138译码器设计一个组合电路,判断一个3位二进制数是否有奇数个1 。要求:列真值表,写出逻辑表达式,画逻辑电路图。(8分)0124 ABCF00000011010101101001101011001111利用138译码器实现时 A0=C A1=B A2=A Y7,Y4,Y2,Y1接四输入与非门输入端0125 03E1分别用3-8译码器74LS138和数据选择器74LS151实现 (8分)推荐精选0125=m5+m4+m6+m3利用138译码器实现时 A0=C A1=B A2=A Y4,Y6,Y5,Y3接四输入与非门输入端利用151实现 A0=C A1=B A2=A D0,D1,D2,D7接0,其余接1,Y作为输出端。0126 04E2用正边沿D触发器设计一可控同步计数器,控制信号X1时实现4进制加法计数,X0时实现4进制减法计数。要求:画出状态图、次态卡诺图,写出激励函数,画出电路图。(15分)0126 Q1n+1X Q1Q0000111100101010101Q0n+1X Q1Q0000111100100111001 0127 04E2用JK触发器设计一可控同步计数器,控制信号X1时实现4进制加法计数,X0时实现4进制减法计数。要求:画出状态图、次态卡诺图,写出激励函数,画出电路图。(15分)0127 Q1n+1X Q1Q0000111100101010101Q0n+1X Q1Q0000111100100111001推荐精选 J0=K0=10128 04E2用正边沿D触发器设计一可控计数器,控制信号X1时实现3进制加法计数,X0时实现3进制减法计数。要求:画出状态图、次态卡诺图,写出激励函数,画出电路图。(15分)0128 Q1n+1X Q1Q000011110010d0101d0Q0n+1X Q1Q000011110000d1110d0 0129 04E2用JK触发器和必要的逻辑门,设计一位可控的模4加减计数器,当模式控制信号M=0时,作加法计数,当M=1时,作减法计数。要求:画出状态图、次态卡诺图,写出激励函数,画出电路图。(15分)0129 Q1n+1M Q1Q0000111100010111010Q0n+1M Q1Q0000111100100111001 J0=K0=10130 04E2用正边沿D触发器设计一计数器,实现5进制加1计数。要求:画出状态图、次态卡诺图,写出激励函数,画出电路图。0130推荐精选Q2n+1Q0 Q2Q100011110000d0101ddQ1n+1Q0 Q2Q100011110000d0110ddQ0n+1Q0 Q2Q100011110011d0100dd 0131 02A1逻辑函数ZA(B+C)的对偶式为_反函数=_。0131A+BC # #(结束标记)推荐精选 以下无正文 仅供个人用于学习、研究;不得用于商业用途。 , , .For personal use only in study and research; not for commercial use.Nur fr den persnlichen fr Studien, Forschung, zu kommerziellen Zwecken verwendet werden.Pour l tude et la recherche uniquement des fins personnelles; pas des fins commerciales. (注:可编辑下载,若有不当之处,请指正,谢谢!) 推荐精选
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 成人自考


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!