第7章 触发器与时序逻辑电路1

上传人:奇*** 文档编号:252196125 上传时间:2024-11-13 格式:PPT 页数:39 大小:630.50KB
返回 下载 相关 举报
第7章 触发器与时序逻辑电路1_第1页
第1页 / 共39页
第7章 触发器与时序逻辑电路1_第2页
第2页 / 共39页
第7章 触发器与时序逻辑电路1_第3页
第3页 / 共39页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,(1-,*,),第7章,触发器与时序逻辑电路,(1),1,触发器输出有两种可能的状态:0、1,输出状态不只与现时的输入有关,还与原来的输出状态有关,触发器是有记忆功能的逻辑部件,按功能分类:R-S触发器、D,型触发器、JK触发器、T型触发器等,按稳定状态分类:双稳态触发器、单稳态,触发器、无稳态触发器,触发器的触发方式:电位触发、主从触发、边沿触发,2,&,a,&,b,反馈,两个输入端,两个输出端,7.1双稳态触发器,7.1.1 RS触发器,1.基本RS触发器,3,&,a,&,b,原状态,1,1,0,0,1,0,1,0,输出仍保持,输入,=0(1 0 1),=1时,4,&,a,&,b,原状态,0,1,1,1,1,0,1,0,输出变为,输入,=0(1 0 1),=1时,5,原状态,1,0,1,0,1,0,1,1,输出变为,&,a,&,b,输入,=1,=0(1 0 1)时,6,原状态,0,0,1,1,0,1,0,1,输出保持,&,a,&,b,输入,=1,=0(1 0 1)时,7,原状态,1,0,1,1,1,0,0,1,输出保持原状态,&,a,&,b,输入 =1,=1时,8,原状态,0,1,1,1,0,1,1,0,输出保持原状态,&,a,&,b,输入 =1,=1时,9,0,0,1,1,输出全是1,&,a,&,b,输入,=0(1 0 1),=0(1 0 1)时,但当 =0同时变为1时,翻转快的门输出变为0,另一个不得翻转。,10,基本RS触发器的状态表,Q,1,1,保持原状态,0,1,0,1,1,0,1,0,0,0,同时变为,1,后不确定,11,2.钟控 RS触发器,&,c,&,d,&,a,&,b,C,时钟信号,直接置0,、置1,R,、,S,为输入,控制端,12,&,c,&,d,&,a,&,b,C,C,=0时,0,1,1,触发器保持原态,13,C,=1时,1,&,c,&,d,&,a,&,b,C,14,钟控RS触发器的状态表,15,简化的状态表,Q,n+1,-,-下一状态,(一个时钟脉冲过后的状态),Q,n,-,-原状态,16,逻辑符号,R,S,C,Q,钟控RS触发器(电位触发方式),17,电位触发,正电位触发,负电位触发,CP,=1,期间翻转,CP,=0,期间翻转,只要,CP,存在就可以翻转,容易造成空翻。,18,电位触发的符号,C,Q,C,Q,正电位触发,负电位触发,19,例:画出钟控RS触发器的输出波形,CP,R,S,Q,Set,Reset,使输出全为1,CP,撤去后,状态不定,20,7.1.2 主从型JK,触发器,JK,触发器有两个输入控制端,J,、,K,,它,的功能最完善,R,2,S,2,C,F,从,R,1,S,1,C,F,主,K,J,CP,1,21,JK触发器的功能,=0,=0,被封锁,保持原态,J,=,K,=0时:,K,J,R,2,S,2,C,F,从,R,1,S,1,C,F,主,CP,1,22,JK触发器的功能,=1,=1,J,=,K,=1时:,K,J,R,2,S,2,C,F,从,R,1,S,1,C,F,主,CP,1,状态翻转,23,JK触发器的功能,=0,=1,Q,n,=0时,0,1,Q,n,+1,=1,1,J,=1,,K,=0时:,分两种情况,(,Q,=0,Q,=1),K,J,R,2,S,2,C,F,从,R,1,S,1,C,F,主,CP,1,24,JK触发器的功能,=0,=1,Q,n,=1时,1,0,0,0,F,主,被封,保持原态,Q,n,+1,=1,K,J,R,2,S,2,C,F,从,R,1,S,1,C,F,主,CP,1,25,JK触发器的功能,=1,=0,Q,n,+1,=0,同样原理:,J,=0,,K,=1时:,K,J,R,2,S,2,C,F,从,R,1,S,1,C,F,主,CP,1,26,状态表,CP,负沿处翻转,逻辑符号,C,Q,K,J,CP,边沿处翻转,27,主从触发方式的翻转过程:,前沿处,输出交叉反馈到F,主,。,后沿处,输出传递到F,从,翻转完成。,CP,CP,=1期间输入端控制信号不容许变化,主从触发器一个,CP,只能翻转一次,28,时序图,CP,K,J,Q,J,Q,保持,T,29,边沿触发方式,为了免除,CP,=1期间输入控制电平不许改变的限制,可采用,边沿触发,方式。其特点是:触发器只在时钟跳转时发生翻转,而在,CP,=1或,CP,=0期间,输入端的任何变化都不影响输出。,如果翻转发生在上升沿就叫“,上升沿触发,”或“,正边沿触发,”。如果翻转发生在下降沿就叫“,下降沿触发,”或“,负边缘触发,”。,30,&,e,&,f,&,c,&,d,&,a,&,b,D,CP,维持阻塞D触发器,31,1.JK触发器转换成D触发器,C,Q,K,J,D,CP,7.1.4 D触发器,32,状态表,逻辑符号,D,C,Q,33,CP,D,Q,例:画出,D,触发器的输出波形。,34,C,Q,K,J,T,CP,2.,JK触发器转换成T触发器,35,功能表,R,D,S,D,C,Q,T,逻辑符号,36,时序图,CP,Q,T,37,3,.D触发器转换成T触发器,C,Q,D,CP,38,第7章,(1),39,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 各类标准


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!