第章习题解答ppt课件

上传人:仙*** 文档编号:175917153 上传时间:2022-12-20 格式:PPT 页数:28 大小:301.50KB
返回 下载 相关 举报
第章习题解答ppt课件_第1页
第1页 / 共28页
第章习题解答ppt课件_第2页
第2页 / 共28页
第章习题解答ppt课件_第3页
第3页 / 共28页
点击查看更多>>
资源描述
第第4章章 习题解答习题解答v第第1讲讲P1504.3、4.6、4.7、4.12v第第2讲讲P1504.11、4.13、4.14、4.15v第第3讲讲P150 4.17、4.18、4.22、4.24、4.41、4.42v第第4讲讲P151 4.25、4.28、4.32v第第5讲讲P152 4.39作业作业1v补充题补充题1:假设某系统采用页式虚拟存储管理,页表:假设某系统采用页式虚拟存储管理,页表放在主存中,假设一次内存访问运用放在主存中,假设一次内存访问运用50ns,访问一,访问一次主存需求多少时间?假设添加次主存需求多少时间?假设添加TLB,忽略查找,忽略查找TLB表项占用的时间,并且表项占用的时间,并且75%的页表访问命中的页表访问命中TLB,内存的有效访问时间是多少?,内存的有效访问时间是多少?v补充题补充题2:主存容量为:主存容量为4MB,虚存容量为,虚存容量为1GB,那,那么虚地址和物理地址各为多少位?假设页面大小为么虚地址和物理地址各为多少位?假设页面大小为4KB,那么页表长度是多少?,那么页表长度是多少?作业作业23.存储器的层次构造主要表达在哪?为什么存储器的层次构造主要表达在哪?为什么要分这些层次?计算机如何管理这些层次?要分这些层次?计算机如何管理这些层次?缓存缓存-主存,主存主存,主存-辅存这两个层次;辅存这两个层次;缓存缓存-主存处理速度问题;主存主存处理速度问题;主存-辅存处理容量辅存处理容量问题;问题;主存与主存与CACHE之间的信息流动由硬件自动完之间的信息流动由硬件自动完成;主存与辅存层次的调度目前广泛采用虚成;主存与辅存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部分拟存储技术实现,即将主存与辅存的一部分经过软硬结合的技术组成虚拟存储器,程序经过软硬结合的技术组成虚拟存储器,程序员可运用比主存实践物理地址空间大得多的员可运用比主存实践物理地址空间大得多的虚拟地址空间编程,当程序运转时,再由软、虚拟地址空间编程,当程序运转时,再由软、硬件自动配合完成虚拟地址空间与主存实践硬件自动配合完成虚拟地址空间与主存实践物理空间的转换。这两个层次上的调度或转物理空间的转换。这两个层次上的调度或转换操作对于程序员来说是透明的。换操作对于程序员来说是透明的。6.某机字长为32位,存储容量是64KB,按字编址它的寻址范围是多少?假设主存以字节编址,试画出主存字地址和字节地址的分配情况。字长32位 32/8=4B 4字节 容量为64KB时按字节编址,其寻址范围就是64K;按字编址,其寻址范围为:64KB/4B=16K0 00 01 12 23 34 44 45 56 67 78 88 89 9101011114 4(16K-1)(16K-1)4 416K-416K-44 416K-316K-34 416K-216K-24 416K-116K-1字节地址字节地址 字地址字地址 7.一个容量为一个容量为16K32位的存储器,其地址线和位的存储器,其地址线和数据线的总和是多少?中选用以下不同规格的数据线的总和是多少?中选用以下不同规格的存储芯片时,各需求多少片?存储芯片时,各需求多少片?1K4位,位,2K8位,位,4K4位,位,16K1位,位,4K8位,位,8K8位。位。地址线地址线 16K=21414根根数据线数据线 32位位32根根 总和总和14+32=46根根 选择不同的芯片时,各需求的片数为:选择不同的芯片时,各需求的片数为:1K4:16K32/1K4=168=128片片2K8:16K32/2K8=84=32片片4K4位:位:32;16K1:32片;片;4K8:16片;片;8K8:=8片片11.一个一个8K8位的动态位的动态RAM芯片,其内部构芯片,其内部构造陈列成造陈列成256256方式,存取周期为方式,存取周期为0.1s。试问采用集中刷新、分散刷新和异步刷新三试问采用集中刷新、分散刷新和异步刷新三种方式的刷新间隔各为多少?种方式的刷新间隔各为多少?采用集中刷新方式刷新间隔为采用集中刷新方式刷新间隔为:2ms,其中刷,其中刷新死时间为:新死时间为:2560.1s=25.6s;采用分散刷新方式刷新间隔为:采用分散刷新方式刷新间隔为:2560.1s+0.1s=51.2s,无死时间;,无死时间;采用异步刷新方式刷新间隔为采用异步刷新方式刷新间隔为:2ms,死时间,死时间0.1s;12.画出用画出用10244位的存储芯片组成一个容量位的存储芯片组成一个容量为为64K8位的存储器逻辑框图。要求将位的存储器逻辑框图。要求将64K分分成成4个页面,每个页面分个页面,每个页面分16组,指出共需多少组,指出共需多少片存储芯片。片存储芯片。总片数总片数=(64K8位位)/(1K4位位)=642=128确定各级的容量:确定各级的容量:页面容量页面容量=总容量总容量/页面数页面数=64K8/4 =16K8位位组容量组容量=页面容量页面容量/组数组数=16K8位位/16=1K8位位组内片数组内片数=组容量组容量/片容量片容量=1K8位位/1K4位位=2v13.设有一个设有一个64K8位的位的RAM芯片,试问该芯片共芯片,试问该芯片共有多少个根本单元电路?欲设计一种具有上述同样有多少个根本单元电路?欲设计一种具有上述同样多存储基元的芯片,要求对芯片字长的选择应满足多存储基元的芯片,要求对芯片字长的选择应满足地址线和数据线的总和为最小,试确定这种芯片的地址线和数据线的总和为最小,试确定这种芯片的地址线和数据线,并阐明有几种解答。地址线和数据线,并阐明有几种解答。v存储基元总数存储基元总数=64K8位位=512K位位=219位;位;v设地址线根数为设地址线根数为a,数据线根数为,数据线根数为b,v片容量为:片容量为:2ab=219;b=19a;v假设假设a=19,b=1,总和,总和 19+1=20;v a=18,b=2,总和,总和 18+2=20;v a=17,b=4,总和,总和 17+4=21;14.某某8位微型机地址码为位微型机地址码为18位,假设运用位,假设运用4K4位的位的RAM芯片组成模块板构造的存储器,试问:芯片组成模块板构造的存储器,试问:1该机所允许的最大主存空间是多少?该机所允许的最大主存空间是多少?2假设每个模块板为假设每个模块板为32K8位,共需几个模块板?位,共需几个模块板?3每个模块板内共有几片每个模块板内共有几片RAM芯片?芯片?4共有多少片共有多少片RAM?5CPU如何选择各模块板?如何选择各模块板?最大主存空间是:最大主存空间是:218 8位位=256K8位位=256KB模块板总数模块板总数=256K8/32K8=8块块板内片数板内片数=32K8位位/4K4位位=82=16片片总片数总片数=16片片8=128片片CPU经过最高经过最高3位地址译码输出选择模板,次高位地址译码输出选择模板,次高3位地位地址译码输出选择芯片址译码输出选择芯片,低低12位为片内地址。位为片内地址。15.设设CPU共有共有16根地址线,根地址线,8根数据线,并用低电根数据线,并用低电平有效作访存控制信号,作读写命令信号高电平有效作访存控制信号,作读写命令信号高电平为读,低电平为写。现有以下存储芯片:平为读,低电平为写。现有以下存储芯片:ROM2K8位,位,4K4位,位,8K8位,位,RAM1K4位,位,2K8位,位,4K8位,及位,及74译码器和其他门电路译码器和其他门电路门电路自定。门电路自定。从上述规格中选用适宜芯片,画出从上述规格中选用适宜芯片,画出CPU和存储芯片和存储芯片的衔接图。要求:的衔接图。要求:1最小最小4K地址为系统程序区,地址为系统程序区,409616383地址地址范围为用户程序区;范围为用户程序区;2指出选用的存储芯片类型及数量;指出选用的存储芯片类型及数量;3详细画出片选逻辑。详细画出片选逻辑。v地址空间分配地址空间分配v系统程序区系统程序区ROM共共4KB:0000H-0FFFHv用户程序区用户程序区RAM共共12KB:1000H-3FFFHv确定芯片的数量及类型确定芯片的数量及类型vROM:选择:选择4K4位芯片位芯片2片,位并联片,位并联vRAM:选择:选择4K8位芯片位芯片3片,字串联片,字串联vRAM1地址范围为地址范围为:1000H-1FFFHvRAM2地址范围为地址范围为:2000H-2FFFHvRAM3地址范围为地址范围为:3000H-3FFFHv分配地址线分配地址线vA0A11 对应片内地址对应片内地址vA12A14 片选信号片选信号vA15 对应对应G2A,G2BROM1RAM1RAM2RAM374ROM20Y1Y2Y3Y7YA2GB2G1GABCPROG/PDOECSCSCSOE.CPUD0D3D4D7R/WA11A0A15A14A13A12MREQ.PROG/PD17.写出写出1100、1101、1110、1111对应的汉明码对应的汉明码,前两前两位按偶校验,后两位奇校验。位按偶校验,后两位奇校验。有效信息均为有效信息均为n=4位,假设有效信息用位,假设有效信息用b4b3b2b1表示表示校验位位数校验位位数k=3位,位,2k=n+k+1,为,为c1、c2、c4汉明码共汉明码共4+3=7位,即:位,即:c1 c2 b4 c4 b3 b2 b1偶校验偶校验c1=3 5 7=b4 b3 b1c2=3 6 7=b4 b2 b1c4=5 6 7=b3 b2 b1当有效信息为当有效信息为1100时,时,c1c2c4=011,汉明码为汉明码为0111100。当有效信息为当有效信息为1101时,时,c1c2c4=100,汉明码为汉明码为1010101。奇校验奇校验c1=3 5 7=b4 b3 b1c2=3 6 7=b4 b2 b1c4=5 6 7=b3 b2 b1当有效信息为当有效信息为1110时,时,c1c2c4=111,汉明码为汉明码为1111110。当有效信息为当有效信息为1111时,时,c1c2c4=000,汉明码为汉明码为0010111。18.知收到的汉明码按配偶原那么配置为知收到的汉明码按配偶原那么配置为1100100、1100111、1100000、1100001,检查,检查上述代码能否出错?第几位出错?上述代码能否出错?第几位出错?汉明码格式为:汉明码格式为:c1 c2 b4 c4 b3 b2 b1P1=1 3 5 7=c1 b4 b3 b1P2=2 3 6 7=c2 b4 b2 b1P4=4 5 6 7=c4 b3 b2 b1假设收到的汉明码为假设收到的汉明码为1100100p1p2p4=011,第,第6位位b2出错,有效信息为:出错,有效信息为:0110假设收到的汉明码为假设收到的汉明码为1100111p1p2p4=111,第,第7位位b1出错,有效信息为:出错,有效信息为:0110假设收到的汉明码为假设收到的汉明码为1100000p1p2p4=110,第,第3位位b4出错,有效信息为:出错,有效信息为:1000假设收到的汉明码为假设收到的汉明码为1100001p1p2p4=001,第,第4位位c4出错,数据没错,出错,数据没错,有效信息为:有效信息为:000122.某机字长某机字长16位,常规的存储空间为位,常规的存储空间为64K字,假想象不改用其他高速的存储芯片,字,假想象不改用其他高速的存储芯片,而使访存速度提高到而使访存速度提高到8倍,可采取什么措倍,可采取什么措施?画图阐明。施?画图阐明。采取八体交叉存取技术。采取八体交叉存取技术。24.一个一个4体低位交叉的存储器,假设存取周期体低位交叉的存储器,假设存取周期为为T,CPU每隔每隔1/4存取周期启动一个存储体,存取周期启动一个存储体,试问依次访问试问依次访问64个字需多少个存取周期?个字需多少个存取周期?64/4+(4-1)/4=16.751+(64-1)/4=16.7525.什么是什么是“程序访问的部分性?存储系统中程序访问的部分性?存储系统中哪一级采用了程序访问的部分性原理?哪一级采用了程序访问的部分性原理?程序的部分性原理,即程序在一定的时间段内程序的部分性原理,即程序在一定的时间段内通常只访问较小的地址空间通常只访问较小的地址空间,包含两种部分性:包含两种部分性:时间:最近被访问过的程序和数据很能够再次时间:最近被访问过的程序和数据很能够再次被访问被访问空间:空间:CPU很能够访问最近被访问过的地址单很能够访问最近被访问过的地址单元附近的地址单元。元附近的地址单元。存储系统中存储系统中Cache主存层次采用了程序访问主存层次采用了程序访问的部分性原理。的部分性原理。28.设主存容量为设主存容量为256K字,字,Cache容量为容量为2K字,块长为字,块长为4.1设计设计Cache地址格式,地址格式,Cache中可装入中可装入多少块数据?多少块数据?2在直接映射方式下,设计主存地址格式。在直接映射方式下,设计主存地址格式。3在四路组相联方式下,设计主存地址格在四路组相联方式下,设计主存地址格式。式。4在全相联映射方式下,设计主存地址格在全相联映射方式下,设计主存地址格式。式。5假设存储字长为假设存储字长为32位,存储器按字节寻位,存储器按字节寻址,写出上述三种映射方式下主存的地址格址,写出上述三种映射方式下主存的地址格式。式。v按字寻址v主存容量256K字=218字地址线18位vCache容量 2K字=211字地址线11位v块长为4 v主存块数 256K/4=64K 地址线16位vCache块数 2K/4=512 地址线9位vCache块数为512块,格式v直接映射下主存地址格式Cache字块地址字块地址9字块内地址字块内地址2主存字块标记主存字块标记7Cache字块地址字块地址9字块内地址字块内地址2在四路组相联方式下在四路组相联方式下组内块数为组内块数为4 地址线地址线2位位组数组数 512/4=128 地址线地址线7位位全相联全相联主存字块标记主存字块标记9 9组地址组地址7 7字块内地址字块内地址2 2主存字块标记主存字块标记16字块内地址字块内地址2 5假设存储字长为假设存储字长为32位,存储器按字节寻址,位,存储器按字节寻址,写出上述三种映射方式下主存的地址格式。写出上述三种映射方式下主存的地址格式。块容量块容量432/8=16B 地址地址4位位直接映射下主存地址格式直接映射下主存地址格式在四路组相联在四路组相联全相联全相联主存字块标记主存字块标记7Cache字块地址字块地址9字块内地址字块内地址4主存主存字块字块标记标记9组地组地址址7字块字块内地内地址址4主存主存字块字块标记标记16字块字块内地内地址址439.某磁盘存储器转速某磁盘存储器转速3000转转/分,共有分,共有4个记录个记录盘面,每毫米盘面,每毫米5道,每道记录信息道,每道记录信息12288字节,字节,最小磁道直径为最小磁道直径为230mm,共有,共有275道,求:道,求:1磁盘存储器的存储容量磁盘存储器的存储容量 nks=427512288=13,516,800B 2最高位密度最小磁道的位密度和最低位最高位密度最小磁道的位密度和最低位密度。密度。)(0.136230812288minmaxbpmdfDib)(92)5/275(2230(812288maxminbpmdfDib3磁盘数据传输率。磁盘数据传输率。4平均等待时间。平均等待时间。)(400,61460300012288BpsVsDrstttwa01.05.03000602minmax41.设有效信息为设有效信息为110,试用生成多项式,试用生成多项式G(x)=11011将其编成循环冗余校验码。将其编成循环冗余校验码。解:有效信息解:有效信息 110 =M(x)=x2+x1 由生成多项式由生成多项式 11011 =G(x)=x4+x3+x+1 得校验码位数得校验码位数 k=5-1=4 将有效信息左移将有效信息左移4位后再被位后再被G(x)模模2除,除,得得 M(x)x4=1100000=x6+x5 M(x)x4/G(x)=1100000/11011=所以所以 M(x)X4+R(x)=1100000+1100=1101100 为为CRC码码100+1100/11011v42.有一个有一个(7,4)码,生成多项式码,生成多项式G(x)=x3+x+1,写出代码写出代码1001的循环冗余校验码。的循环冗余校验码。v解:有效信息解:有效信息 1001 =M(x)=x3+1v 由生成多项式由生成多项式 G(x)=x3+x+1v 得校验码位数得校验码位数 k=4-1=3v 将有效信息左移将有效信息左移3位后再被位后再被G(x)模模2除,除,v 得得 M(x)x3=1001000=x6+x3v M(x)x3/G(x)=1001000/1011=v 所以所以 M(x)X3+R(x)=1001000+110=1001110 为为CRC码码1010+110/1011v补充题补充题1:假设某系统采用页式虚拟存储管理,:假设某系统采用页式虚拟存储管理,页表放在主存中,假设一次内存访问运用页表放在主存中,假设一次内存访问运用50ns,访问一次主存需求多少时间?假设添,访问一次主存需求多少时间?假设添加加TLB,忽略查找,忽略查找TLB表项占用的时间,并表项占用的时间,并且且75%的页表访问命中的页表访问命中TLB,内存的有效访,内存的有效访问时间是多少?问时间是多少?v解:解:1假设页表放在主存内,要实现一次页假设页表放在主存内,要实现一次页面访问需求访问面访问需求访问2次主存,第一次访问页表确次主存,第一次访问页表确定所存取页面的物理地址,第二次才是根据定所存取页面的物理地址,第二次才是根据地址取页面数据,所以访问一次主存需求地址取页面数据,所以访问一次主存需求 50*2=100nsv 20.75*50+0.25*100=62.5nsv补充题补充题2:主存容量为:主存容量为4MB,虚存容量为,虚存容量为1GB,那么虚地址和物理地址各为多少位?假设页那么虚地址和物理地址各为多少位?假设页面大小为面大小为4KB,那么页表长度是多少?,那么页表长度是多少?v解:解:1虚存容量虚存容量1GB对应地址为对应地址为30位;位;v 主存容量主存容量4MB对应地址为对应地址为22位;位;v 21GB/4KB=256K
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!