数字电子技术基础(阎石)第五版课堂测试题及自测题汇总.ppt

上传人:xin****828 文档编号:15898155 上传时间:2020-09-13 格式:PPT 页数:51 大小:913.06KB
返回 下载 相关 举报
数字电子技术基础(阎石)第五版课堂测试题及自测题汇总.ppt_第1页
第1页 / 共51页
数字电子技术基础(阎石)第五版课堂测试题及自测题汇总.ppt_第2页
第2页 / 共51页
数字电子技术基础(阎石)第五版课堂测试题及自测题汇总.ppt_第3页
第3页 / 共51页
点击查看更多>>
资源描述
1,数字电子技术基础(阎石)第五版,第一章 数制和码制 自测题,2,一、填空题,(153)10=( )2。 (123)10 =( )2 。 (103)10 =( )2 。 (100001100001)8421BCD=( )10 。 (01011001)8421BCD =( )10 。 (28)10 =( )8421BCD 。 (69)10 =( )8421BCD 。 (1996)10 =( )8421BCD 。 (101010)2 =( )10 。 (111000)2 =( )10 。 8421BCD码各位的权分别是 。 四位二进制数码可以编成 个代码,用这此代码表示09十进制数的十个数码(字),必须去掉 个代码。,10011001,1111011,1100111,861,59,00101000,01101001,0001100110010110,42,56,8 4 2 1,16,6,3,二、选择题,1.三位二进制数码可以表示的状态有( ) a. 4种;b. 8种; c. 16种。 2. 信号的周期T与频率f的关系是( )。 a. T=2f b. T=1/2fc. T=1/f 3. 信号的角频率与频率f的关系是( )。 a. =1/2f b. =2f c. =1/f 4. 十进制数25转换为二进制数为( )。 a. 110001b. 10111 c. 10011 d. 11001 5. 十进制数77转化为8421BCD码为( )。 a. 1100001b.1110111 c. 01110111 d.1001101 6. BCD代码为(100011000100)表示的数为(594)10,则该BCD代码为( )。 a. 8421BCD码 b.余3BCD码c. 5421BCD码d. 2421BCD码 7. BCD代码100100001表示的数为(121)8,则该BCD代码为( )。 a.8421BCD码 b.余3BCD码 c. 5421BCD码 d. 2421BCD码,b,c,b,a,c,c,a,4,三、判断题,1. BCD码即8421码。( ) 2. 八位二进制数可以表示256种不同状态。 ( ) 3. 二进制编码只能有于表示数字。 ( ) 4. 逻辑电路的输出变量与其输入变量之间为一定的逻辑关系。( ) 5. 逻辑变量的取值可以是任意种。 ( ),5,6. 十进制数只能用8421BCD码表示。 ( ) 7. 任何一个十进制整数都可以用一个任意进制的数来表示。( ) 8. 四位二进制数码有16种组合,其中任意10种组合均可以对应表示十进制数中的十个数码(字)。( ) 9. 在数字电路中,数码是通过电路或元件的状态来表示的。( ) 10. 二进制数1001和二进制代码1001都表示十进制数9。 ( ),6,第一章 数制和码制课堂测试题,1. 选择题 1 )三位二进制数码可以表示的状态是( )。 A. 2 B. 4 C. 6 D. 8 2 )十进制数 2 5转换为二进制数为()。 A. 110001B. 10111 C. 10011D. 11001 3)BCD代码为(100011000100)表示的数为(594)10,则该BCD代码为()。 A. 8421BCD码 B.余3 BCD码 C. 5421BCD码 D. 2421BC码,D,D,C,7,2. 判断题 1) 格雷码是有权码。() 2) 二进制数 1001 和二进制代码 1001 都表示十进制数 9 。() 3) 十进制数只能用 8421BCD 码来表示。() 4) 四位二进制数码有 1 6 种组合,其中任意 1 0 种组合均可对应表示十进制数中的十个数码。(),8,3. 填空题: (000101010001) 8421BCD ( ) 10 ( ) 2 ( ) 8 () 16,151,10010111,227,97,9,第二章 逻辑代数基础 课堂测试题答案,10,1.用代数法求下式的最简与或式。,11,2. 求下式最简与或式,解: 在分析时,一般首先对长非号下面的表达式化简,然后再对整个表达式化简。如,12,3. 如果的 最简与或表达式 是否存在约束条件?如果存在,试指出约束条件。,A,BD,BC,约束条件为 :AB+AC=0,13,4. 写出如下图所示电路对应的真值表。,14,15,16,5. 设计一个含三台设备工作的 故障显示器。 要求如下:三台设备都正常工作时,绿灯亮;仅一台设备发生故障时,黄灯亮;两台或两台以上设备同时发生故障时,红灯亮。,17,18,19,20,21,22,第三章 门电路自 测 题(答案),23,一、填空题,1. 组成数字逻辑电路的基本单元电路是 ,它能够实现 间的某种逻辑运算。 2. 集电极开路门电路,简称为 。 3. 典型TTL与非门的阈值电压Vth通常 。 4. TTL与非门的电压传输特性是指 。 5. 异或门是实现 的门电路。,逻辑门电路,逻辑变量,OC门,1.4V,输出电压随输入电压变化的关系,异或逻辑功能,24,6. TTL与非门的平均传输延迟时间tpd 是指 的平均值。 7. TTL与非门的扇出系数No是指 ,TTL与非门的扇出系数通常为 。 8. TTL与非门的扇入系数NI是指 ,通常NI5。 9. 三态门的三态输出是指输出 、 三种状态。 10. 所谓“线与”就是将几个OC门的输出端直接相连,实现 的逻辑功能。,导通延迟时间与关断延迟时间,TTL与非门正常运行时驱动同类门的个数,48,TTL与非门输入的个数,TTL与非门输入的个数,高电平,低电平,高阻抗,与,25,1.典型的五管TTL与非门,当输入端有低电平时,多发射极三极管处于( )。,(a)与门 (b)OC门 (C)异或门,(a)悬空 (b)接高电位 (C)接地,(a)00 (b)01 (C)10 (d)11,(a)截止状态(b)深度饱和状态(C)放大状态,2.两输入与非门,使输出F=0的输入变量取值为( )。,3.MOS与非门多余输入端的处理方法是( )。,4.为实现“线与”逻辑功能,应选用( )。,5.如果采用负逻辑分析,正与门即( )。,(a)负与门 (b)负或门 (C)或门,d,b,b,b,b,二、选 择 题,26,三、判断题: 1.TTL与非门与CMOS与非门的逻辑功能不一样。( ) 2.TTL门电路的额定电源电压为+5V,使用时极性不能接反。 ( ) 3.可将TTL与非门多余输入端经电阻接+5V电源。( ) 4.可将TTL或非门多余输入端接地。( ) 5.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。( ) 6.TTL与非门采用复合管作输出级的负载,可提高TTL与非门的带负载能力。( ) 7.三输入与非门,当其中一个输入端的值确定后,输出端的值就能确定。( ) 8.可将与非门的输入端并联后作非门使用。( ) 9.门电路具有多个输入端和多个输出端。( ) 10.典型TTL与非门输出高电平为5V、低电平为2V。( ),27,四、写出图示电路的逻辑函数表达式:,A,A,A,B,B,B,CS,F,F,F,&,1,1,&,&,“1”,TTL:F=1 CMOS:F=1,500,28,F=AB+C,29,五、按要求画波形,已知逻辑图及输入波形如图所示,试分别画出各自的输出波形。,30,与非门,异非门,31,第四章 组合逻辑电路 自测题,一、填空题 1. 加法器的功能是完成二进制数的 运算。 2. 半加器只考虑加数和被加数相加,以及 , 不考虑 。 3. 全加器不仅考虑加数和被加数相加,以及向高位进位,还考虑 。 4. 二十进制码简称为 码。 5. 8421码是一种常用BCD码,该编码从高位到低位对应的权值分别为 所以称为8421码。,加法,低位来的进位,2322212,BCD,低位来的进位,向高位进位,32,6. 所谓编码是指 过程。 7. 所谓编码器是指 的数字电路。 8. 编码器的输入是 ,编码器的输出是 。 9. 二进制编码器就是 的数字电路。 10.优先编码器允许几个信号 ,而电路对 。 11. 用四位二进制数码可以编成 代码,若编制BCD码,必须去掉 代码。,16个,用文字、符号或数字等表示特定对象的,完成编码操作,被编码的信号,相应的代码,将一般的信号编为二进制代码,同时输入,其中优先级别最高的优先编码,6个,33,12. 译码是编码的 过程。 13. 译码器的输入是 ,输出是 。 14. 与非门译码器的优点是 ;当输入逻辑变量6时应采用的 方式。 15. 数据选择器能从 进行传输,四选一数据 选 择 器 可 以 从 中选 择出 进行传输。,逆过程,二进制代码,表示代码特定含意的信号,分级译码,电路简单,带负载能力强,一路数据,多路数据中选择一路,四路,34,二、选择题,1. 下列器件中属于组合逻辑电路的是( ) a. 编码器;b. 触发器;c. 计数器。 2. 既考虑低位进位,又考虑向高位进位,应选应( ) a. 全加器;b. 半加器。 3. 对8421BCD码进行译码应选用( ) a. 3线8线译码器;b. 4线10线译码器。 4. 下列数码均代表十进制数4,其中按余3码编码的是( ) a. 1011;b. 0110;c. 0111。 5. 欲使一路数据分配到多路装置应选用( ) a. 编码器;b. 选择器;c. 分配器。,a,a,b,c,c,35,三、判断题,1. BCD码即为8421码。( ) 2. 8421码属于BCD码。( ) 3. 余3码属于BCD码。 () 4. 格雷码是有权码。 ( ) 5. 组合逻辑电路具有记忆功能。( ) 6. 二进制数1001和二进制代码1001都表示十进制数9。 () 7. 译码器可以是一种多路输入、多路输出的逻辑部件。(),36,8. 编码是将汉字、字母、数字等按一定的规则组成代码,并赋予每个代码一定含意的过程。() 9. 电话交换机具有译码的功能。() 10. 数字电路中最基本的运算电路是加法器。() 11. 构成组合逻辑电路必须有触发器。() 12. 数据分配器和数据选择器的功能相反。() 13. 带使能端的译码器可作数据分配器使用。(),37,四、电路分析,1.下图为双4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,输出逻辑函数为F1,F2,试写出其逻辑表达式。,38,数字逻辑 代码和组合逻辑 练习题,一 填空 (每空2分,共30分) 1. 求十进制,二进制,八进制和十六进制之间的相互表达。 (4525)10 =( )16 = ( )2 (10011011)2 = ( )10 = ( )8 = ( )16 2. 已知带符号的二进制数 x1 = +1110 ,x2 = -1011,求以下的表达,并要求字长为8位。 x1原 = ( ) x1补 = ( ) x2原 = ( ) x2补 = ( ) x1+x2补 =( ),2D.4,101101.01,9.6875,11.54,9.B,0000 1110,0000 1110,1000 1011,1111 0101,0000 0011,39,3. 六位十进制无符号整数用二进制表示需要( )位,12位的二进制无符号整数用十进制数表示需要( )位。 4. 已知十进制整数A=14,该数的4位Gray码表达为( ),BCD8421码表达为 ( ),余3码表达为( )。 二. 已知8位二进制数符号数A和B为 A补 = 01101010,B补 = 10001110,请完成下列运算并判定是否存在溢出。 (10分) A+B补 = A-B补 = B-A补 =,20,4,1001,0001 0100,0100 0111,1111 1000,1101 1100 溢出,0010 0100 溢出,40,41,2. 最小积之和表达式(与或式),解:见上图 F=WX+YZ,42,四. 组合电路分析 (10分) 写出与图示电路输出对应的最小和表达式; 当电路输入中单独一个改变状态时,哪些输入变量的改变会导致电路冒险;每一种冒险发生在其他变量取何种值的情况下?,Y=ABC+ABCD+ABCD+BCD,43,Y=ABC+ABCD+ABCD+BCD,Y=ABC+ACD+ABD+BCD,44,五 (10分)在下列电路中,设每个门电路的平均延迟时间为5ns,请完成该电路的定时图。 解:定时图如下:,45,六. 组合电路综合(10分) 组合逻辑电路的输入波形A,B,C和输出波形F如下图所示。 列出真值表; 写出F的最简积之和表达式; 画出对应的逻辑电路图;,46,(3)电路图,47,七. 组合电路设计(20分) 设计一个编码转换电路,该电路能够将4位二进制编码输入转换为4位Gray码输出。 1. 利用卡诺图化简得到输出函数的最小积之和表达式; 2. 利用反相器和与非门实现该电路,画出对应的逻辑电路图; 3. 利用集成二进制译码器74x138和必要的门电路实现该电路,画出对应的逻辑电路图。,48,解:设输入为ABCD,输出为Y3Y2Y1Y0 1.利用卡诺图化简:,Y3=A,Y2=AB+AB,49,50,2.电路图:,51,3用74X138实现:先将2片74x138扩展连接为4-16译码器,产生16个最小项,再用与非门将相应的最小项组合起来得到各输出。,
展开阅读全文
相关资源
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!