计组课后习题及作业.ppt

上传人:xt****7 文档编号:6035843 上传时间:2020-02-14 格式:PPT 页数:40 大小:1.52MB
返回 下载 相关 举报
计组课后习题及作业.ppt_第1页
第1页 / 共40页
计组课后习题及作业.ppt_第2页
第2页 / 共40页
计组课后习题及作业.ppt_第3页
第3页 / 共40页
点击查看更多>>
资源描述
1 第2章练习 1 下列数中最小的数为 A 101001 2B 52 8C 101001 BCDD 233 16 C 2 在机器数中 的零的表示形式是唯一的 A 原码B 补码C 反码D 原码和反码 B 3 一个8位二进制整数 采用补码表示 且由3个 1 和5个 0 组成 则最小值为 A 127B 32C 125D 3 C 4 若某数x的真值为 0 1010 在计算机中该数表示为1 0110 则该数所用的编码方法是 码 A 原B 补C 反D 移 B 5 已知定点小数x的反码为1 x1x2x3 且x 0 75 则必有 A x1 0 x2 0 x3 1B x1 1C x1 0 且x2 x3不全为0D x1 0 x2 0 x3 0 D 6 运算器虽有许多部件组成 但核心部分是 A 数据总线B 算术逻辑运算单元C 多路开关D 通用寄存器 B 2 7 在定点二进制运算器中 减法运算一般通过 来实现 A 原码运算的二进制减法器B 补码运算的二进制减法器C 补码运算的十进制加法器D 补码运算的二进制加法器 D 8 四片74181ALU和一片74182CLA器件相配合 具有如下进位传递功能 A 行波进位B 组内先行进位 组间先行进位C 组内先行进位 组间行波进位D 组内行波进位 组间先行进位 B 9 在定点运算器中 无论采用双符号位还是单符号位 必须有 它一般用 来实现 A 译码电路 与非门B 编码电路 或非门C 溢出判断电路 异或门D 移位电路 与或非门 C 10 若浮点数用补码表示 则判断运算结果是否为规格化数的方法是 A 阶符与数符相同B 阶符与数符相异C 数符与尾数小数点后第1位数字相异D 数符与尾数小数点后第1位数字相同 C 3 11 正数补码算术移位时 符号位 空位补 负数补码算术左移时 符号位 低位补 负数补码算术右移时 符号位 高位补 低位 12 提高加法器运算速度的关键是 先行进位的含义是 降低进位信号的传播时间 不变 0 不变 0 不变 1 舍去 低有效位的进位信号可以直接向最高位传递 13 74181是采用 进位方式的4位并行加法器 74182是实现 进位的进位逻辑 若某计算机系统字长为64位 每4位构成一个小组 每4个小组构成一个大组 为实现小组内并行 大组内并行 大组间串行进位方式 共需要 片74181和 片74182 先行 组间先行 16 4 14 现代计算机的运算器一般通过总线结构来组织 按其总线数不同 大体有 和 三种形式 单总线结构 双总线结构 三总线结构 4 第3章练习题 1 存储单元是指 A 存放一个二进制信息位的存储位元B 存放一个机器字的所有存储元集合C 存放一个字节的所有存储元集合D 存放两个字节的所有存储元集合2 计算机的存储器采用分级存储体系的主要目的是 A 便于读写数据B 减少机箱的体积C 便于系统升级D 解决存储容量 价格和存取速度之间的矛盾3 和外存储器相比 内存储器的特点是 A 容量大 速度快 成本低B 容量大 速度慢 成本高C 容量小 速度快 成本高D 容量小 速度快 成本低4 某计算机字长16位 它的存储容量64KB 若按字编址 它的寻址范围 A 64KB 32KC 64KD 32KB5 某SRAM芯片存储容量为64K 16位 该芯片的地址线和数据线数目为 A 64 16B 16 64C 64 8D 16 166 某SRAM芯片容量为512 8位 包括电源端和接地端 该芯片引出线的最小数目为 A 23B 25C 50D 19 B D C B D D 5 7 交叉存储器实质上是一种 存储器 它能 执行 独立的读写操作 A 模块式 并行 多个B 模块式 串行 多个C 整体式 并行 一个D 整体式 串行 多个8 主存储器和CPU之间增加cache的目的是 A 解决CPU和主存之间的速度匹配问题B 扩大主存储器的容量C 扩大CPU中通用寄存器的数量D 既扩大主存容量又扩大CPU通用寄存器数量9 以下4种类型的半导体存储器中 以传输同样多的字为比较条件 则读出数据传输率最高的是 A DRAMB SRAMC FLASHD EPROM10 双端口存储器所以能高速进行读 写 是因为采用 A 高速芯片B 两套相互独立的读写电路C 流水技术D 新型器件 A A C B 6 第5章练习 1 中央处理器是指 A 运算器B 控制器C 运算器和控制器D 运算器 控制器和主存储器2 在CPU中跟踪指令后继地址的寄存器是 A 主存地址寄存器B 程序计数器C 指令寄存器D 状态条件寄存器3 操作控制器的功能是 A 产生时序信号B 从主存取出一条指令C 完成指令操作码译码D 产生有关的操作控制信号4 由于CPU内部的操作速度较快 而CPU访问一次主存所花的时间较长 因此机器周期通常用 来规定 A 主存中读取一个指令字的最短时间B 主存中读取一个数据字的最长时间C 主存中写入一个数据字的平均时间D 主存中读取一个数据字的平均时间5 微程序控制器中 机器指令与微指令的关系是 A 每一条机器指令由一条微指令来执行B 每一条机器指令由一段用微指令编成的微程序来解释执行C 一段机器指令组成的程序可由一条微指令来执行D 一条微指令由若干条机器指令组成6 为了确定下一条微指令的地址 通常采用断定方式 其基本思想 A 程序计数器PCB 微程序计数器uPCC 通过微指令控制字段由设计者指定或者由设计者指定的判别字段控制D 通过指令中指定一个专门字段 C B D A B C 7 7 下列部件中不属于执行部件的是 A 控制器B 存储器C 运算器D 外围设备8 下列部件中不属于控制器的部件是 A 指令寄存器B 操作控制器C 程序计数器D 状态条件寄存器9 计算机操作的最小时间单位是 A 时钟周期B 指令周期C CPU周期D 微指令周期10 下面描述RISC机器正确的是 A RISC机器不一定是流水CPUB RISC机器一定是流水CPUC RISC机器有复杂的指令系统D CPU配备很少的通用寄存器11 下列说法中正确的是 A 微程序控制方式比硬联线控制方式指令的执行速度更快B 同一个CPU周期中可以并行执行的微操作叫相斥性微操作C 控制存储器可以用掩膜ROM EPROM或FLASH实现D 指令周期也称为CPU周期12 下列各条中 不属于微指令结构设计所追求的目标的是 A 提高微程序的执行速度B 提高微程序设计的灵活性C 缩短微指令的长度D 增大控制存储器的容量 A B A C D D 8 1 CPU从主存取出一条指令并执行该指令的时间叫做 它常常用若干个 来表示 而后者又包含若干个 2 控制部件通过控制线向执行部件发出各种控制命令 这种控制命令叫做 而执行部件接受此控制命令后所进行的操作叫做 3 微程序控制器主要由 三大部分组成 其中A是只读型存储器 它用来存放 4 在微指令格式中 微命令的编码采用以下三种方法 5 在CPU中 保存当前正在执行的指令的寄存器为 保存下条指令地址的寄存器为 保存CPU访存地址的寄存器为 6 某32位CPU主存物理存储空间为64GB 虚拟存储空间为64TB 存储器按字节编址 有半字长和单字长两种指令格式 则指令寄存器的宽度为 b 数据寄存器的宽度为 b 地址寄存器的宽度为 b 程序计数器的宽度为 b 该寄存器能够实现自动加 操作 7 任何一条机器指令的执行过程都是一个 序列的执行过程 对于采用混合控制方式的现代计算机 任何指令的第一个机器周期必须是 指令周期 机器周期 时钟周期 微命令 微操作 控制存储器 微指令寄存器 地址转移逻辑 微程序 直接表示法 字段直接译码法 混合表示法 指令寄存器 程序计数器 地址寄存器 32 32 36 36 4 微操作 取指令 9 第六章总线系统习题 1 在单机系统中 三总线结构的计算机的总线系统由 组成 A 系统总线 内存总线和I O总线B 数据总线 地址总线和控制总线C 内部总线 系统总线和I O总线D ISA总线 VESA总线和PCI总线2 下列陈述中不正确的是 A 在双总线系统中 访存操作和输入 输出操作各有不同的指令B 系统吞吐量主要取决于主存的存取周期C 总线的功能特性定义每一根线上的信号的传递方向及有效电平范围D 早期的总线结构以CPU为核心 而在当代的总线系统中 由总线控制器完成多个总线请求者之间的协调与仲裁3 在 的计算机系统中 外设可以和主存储器单元统一编址 因此可以不使用I O指令 A 单总线B 双总线C 三总线D 多种总线4 以RS 232为接口 进行7位ASCII码字符传送 带有一位奇校验位和两位停止位 当波特率为9600波特时 字符传送率为 A 960B 873C 1371D 4805 计算机系统的输入输出接口是 之间的交接界面A CPU与存储器B 主机与外围设备C 存储器与外围设备D CPU与系统总线 A C A A B 10 第七章练习 1 计算机的外围设备是指 A 输入 输出设备B 外存设备C 远程通信设备D 除了CPU和内存以外的其它设备2 CRT的分辨率为1024 1024像素 像素的颜色数为256 则刷新存储器的容量是 A 512KBB 1MBC 256KBD 2MB3 CRT的颜色数为256色 则刷新存储器每个单元的字长是 A 256位B 16位C 8位D 7位4 一张3 5英寸软盘的存储容量为 每个扇区存储的固定数据是 A 1 44MB 512BB 1MB 1024BC 2MB 256BD 1 44MB 128B5 CD ROM光盘是 型光盘 可用作计算机的 存储器和数字化多媒体设备 A 重写 内B 只读 外C 一次 外D 只读 内 D B C A B 11 6 以下描述中基本概念正确的是 A 硬盘转速高 存取速度快B 软盘转速快 存取速度快C 硬盘是接触式读写D 软盘是浮动磁头读写7 显示器的主要参数之一是分辨率 其含义是 A 显示屏幕的水平和垂直扫描频率B 显示屏幕上所表示的像素个数C 可显示不同颜色的总数D 同一幅画面允许显示不同颜色的最大数目8 下列说法中正确的是 A 硬盘系统和软盘系统均可分为固定磁头和可移动磁头两种B 高数据传输率的CD ROM驱动器运行速度快 但要求很高的容错性和纠错能力C 随着半导体集成电路的发展 外部设备在硬件系统中的价格所占的比重越来越低D 在字符显示器中 点阵存储在VRAM中 A B B 12 1 光盘是今年来发展起来的一种 设备 按读写性质分 型 型 型三种 2 CRT显示器上构成图像的最小单元或图像中的一个点称为 磁盘记录面上的一系列同心圆称为 3 分辨率为1280 1024的显示器 若灰度为256级 则刷新存储器的容量最小为 字节 若采用32位真彩色方式 则刷新存储器的容量最小为 字节 外存 只读 一次 重写 像素 磁道 1280K 5M 13 第2章运算方法和运算器 127 a7 a6a5a4a3a2a1a0 a7 a7 a7 a6 a0 a5 a0 a6 a6 15 16 17 18 x y 1101000101 19 x y 1101000101 20 7 x y 1101000101 21 x y 1101000101 x y 补 01101000101 22 8 x 11000 y 11111 x y 符号位 0 1 1去掉符号位后 y 补 0011111 y 补 1100001 x 补 0011000 x 补0011000 y 补1100001 1111001 q0 0 q1 1 q2 1 q3 0 0 y 2 补0001111 1 0001000 1 0 y 4 补1111000 01 0000000 11 0 y 8 补1111100 001 1111100 111 0 y 16 补0000001 1111 1111110 1101 0 q4 0 y 32 补0000000 11111 1111111 11001 0 q5 0 x y 0 11000余数为 0 00111 23 8 用原码阵列除法器计算X Y 2 X 01011Y 11001 X 0 01011Y 0 11001 符号位 1 0 1去掉符号位后 y 补 00 11001 y 补 11 00111 x 补 00 01011 x 补00 01011 y 补11 00111 11 10010 q0 0 q1 0 q2 1 q3 1 0 y 2 补00 011001 11 111101 0 y 4 补00 0011001 00 0010011 0 y 8 补11 11100111 00 00001101 0 y 16 补11 111100111 00 000000001 0 q4 1 y 32 补11 1111100111 11 1111101001 0 q5 0 x y 0 01110 24 2 4 0 101110 25 9 2 X 2 101 0 010110 Y 2 100 0 010110 2 x 浮 1011 11 101010 y 浮 1100 00 010110 y 浮 1100 11 101010 对阶 E 补 Ex 补 Ey 补 1011 0100 1111 E 1 x 浮 1100 11 110101 0 尾数相加相加11 110101 0 00 01011000 001011 0 x y 浮 1100 00 001011 0 左规 x y 浮 1010 00 1011000 x y 2 110 0 1011B x y 浮 1100 11 011111 0 x y 2 100 0 100001B 相减11 110101 0 11 101010 0 11 011111 0 26 10 23 13 16 24 9 16 00011 00100 00111 X 浮 00011 0 110100 Y 浮 00100 1 011100 规格化处理 0 111010 1 阶码00110舍入处理 0 111011 结果 26 0 111011 27 10 2 2 2 13 32 23 15 16 MX MY 0 011011 规格化MX MY 0 110110 阶码1010 X Y 0 110110 2 6 符号位 0 0 0 28 18 29 1 2 3 1位地址作芯片选择 第三章作业 2 1 2 每个模块要32个DRAM芯片 3 4 32 128片由高位地址24 25选模块 30 4 1 2 3 如果选择一个行地址进行刷新 刷新地址为A0 A8 因此这一行上的2048个存储元同时进行刷新 即在8ms内进行512个周期 刷新方式可采用 在8ms中进行512次刷新操作的集中刷新方式 或按8ms 512 15 5us刷新一次的异步刷新方式 31 8 顺序存储器和交叉存储器连续读出m 8个字的信息总量都是 q 64位 8 512位顺序存储器和交叉存储器连续读出8个字所需的时间分别是 t1 mT 8 100ns 8 10 7s顺序存储器和交叉存储器的带宽分别是 32 9 cache的命中率cache 主存系统效率e为平均访问时间Ta为 33 第五章作业2 IRi 34 5 节拍脉冲T1 T3 200ns T2 400ns 画时序产生器逻辑图 35 6 假设某机器有80条指令 平均每条指令由4条微指令组成 其中有一条取指微指令是所有指令公用的 已知微指令长度为32位 请估算控制存储器容量 80 3 1 32 8 964B 36 11 1 假设判别测试字段中每一位作为一个判别标志 那么由于有4个转移条件 故该字段为4位 下地址字段为9位 因为控存容量为512单元 控制字段则是 48 4 9 35位 2 35 4 9 37 13 1 2 3 12345 12345 12345 12345 12345 0t 1 t 2 t 3 t 4 t 5 t 6 t 7 t 8 t 9 123451920 时间T 空间S WB MEM EX ID IF 38 3 A 的ASCII码为41H 1000001b 1的个数为偶数 故校验位为0 8 的ASCII码为38H 0111000b 1的个数为奇数 故校验位为1 8 同步通信之所以比异步通信具有较高的传输频率 是因为同步通信 A 不需要应答信号B 总线长度较短C 用一个公共时钟信号进行同步D 各部件存取时间比较接近9 在集中式总线仲裁中 方式响应时间最快 方式对 敏感A 菊花链方式B 独立请求方式C 电路故障D 计数器定时查询方式10 采用串行接口进行7位ASCII码传送 带有一位奇校验位 1位起始位和1位停止位 当波特率为9600波特时 字符传送速率为 A 960B 873C 1371D 48011 系统总线中地址线的功能是 A 选择主存单元地址B 选择进行信息传输的设备C 选择外存地址D 指定主存和I O设备接口电路的地址 B A C C A D 第6章作业 39 12 系统总线中控制线的功能是 A 提供主存 I O接口设备的控制信号和响应信号B 提供数据信息C 提供时序信号D 提供主存 I O接口设备的响应信号 A 20 某总线在一个总线周期中并行传送8个字节的信息 假设一个总线周期等于一个总线时钟周期 总线时钟频率为70MHZ 总线带宽是多少 70 8 560MB S 40 1 存储容量 2 最高位密度最低位密度 3 数据传输率 4 平均等待时间 7 某磁盘存储器转速为3000转 分 共有4个记录面 每毫米5道 每道记录信息为12288B 最小磁道直径为230mm 共有275道 275 12288 4 12 89MB R2 R1 275 5 115 55 170mmD2 12288字节 2 R2 11 5字节 mm 第7章作业
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!