2018年电大考试《计算机组成原理》期末资料小抄

上传人:钟*** 文档编号:343793 上传时间:2018-06-14 格式:DOC 页数:95 大小:7.32MB
返回 下载 相关 举报
2018年电大考试《计算机组成原理》期末资料小抄_第1页
第1页 / 共95页
2018年电大考试《计算机组成原理》期末资料小抄_第2页
第2页 / 共95页
2018年电大考试《计算机组成原理》期末资料小抄_第3页
第3页 / 共95页
点击查看更多>>
资源描述
电大小抄计算机组成原理本科生期末试卷 二一 选择题(每小题 1 分,共 10 分)1 六七十年代,在美国的_州,出现了一个地名叫硅谷。该地主要工业是_它也是_的发源地。A 马萨诸塞 ,硅矿产地,通用计算机B 加利福尼亚,微电子工业,通用计算机C 加利福尼亚,硅生产基地,小型计算机和微处理机D 加利福尼亚,微电子工业,微处理机2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数C 数符与尾数小数点后第一位数字相异为规格化数D 数符与尾数小数点后第一位数字相同为规格化数3 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围是_。A -215 +(2 15 -1) B -(2 15 1) +(2 15 1) C -(2 15 + 1) +215 D -215 +215 4 某 SRAM 芯片,存储容量为 64K16 位,该芯片的地址线和数据线数目为 _。A 64,16 B 16,64 C 64,8 D 16,16 。5 交叉存贮器实质上是一种_存贮器,它能_执行_独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个C 整体式,并行,一个 D 整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为_寻址。A 直接 B 间接 C 寄存器直接 D 寄存器间接7 流水 CPU 是由一系列叫做“段”的处理线路所组成,和具有 m 个并行部件的 CPU 相比,一个 m 段流水CPU_。A 具备同等水平的吞吐能力 B 不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力8 描述 PCI 总线中基本概念不正确的句子是_。A HOST 总线不仅连接主存,还可以连接多个 CPUB PCI 总线体系中有三种桥,它们都是 PCI 设备C 以桥连接实现的 PCI 总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按 CPU 的需要出现在总线上9 计算机的外围设备是指_。A 输入/输出设备 B 外存储器C 远程通信设备 D 除了 CPU 和内存以外的其它设备10 中断向量地址是:_。A 子程序入口地址 B 中断服务例行程序入口地址C 中断服务例行程序入口地址的指示器 D 中断返回地址二. 填空题 (每题 3 分,共 15 分)1 为了运算器的 A. _,采用了 B. _进位,C. _乘除法和流水线等并行措施。2 相联存储器不按地址而是按 A. _访问的存储器,在 cache 中用来存放 B. _,在虚拟存储器中用来存放C. _。3 硬布线控制器的设计方法是:先画出 A. _流程图,再利用 B. _写出综合逻辑表达式,然后用 C. _等器件实现。4 磁表面存储器主要技术指标有 A._,B. _,C. _,和数据传输率。5 DMA 控制器按其 A. _结构,分为 B. _型和 C. _型两种。电大小抄三 (9 分)求证:X 补 + Y 补 = X + Y 补 (mod 2)四 (9 分)某计算机字长 32 位,有 16 个通用寄存器,主存容量为 1M 字,采用单字长二地址指令,共有 64 条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。五 (9 分)如图 B2.1 表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为 8 个存贮单元。问:(1) 当 CPU 按虚拟地址 1 去访问主存时,主存的实地址码是多少?(2) 当 CPU 按虚拟地址 2 去访问主存时,主存的实地址码是多少?(3) 当 CPU 按虚拟地址 3 去访问主存时,主存的实地址码是多少?页号 该页在主存中的起始地址 虚拟地址 页号 页内地址15 03247012848 0516332576415530420003800096000 60000400008000050000700001 2 3图 B2.1六 (10 分)假设某计算机的运算器框图如图 B2.2 所示,其中 ALU 为 16 位的加法器,S A 、S B 为 16 位暂存器,4个通用寄存器由 D 触发器组成,Q 端输出,其读写控制如下表所示:读控制 写控制 R0 RA0 RA1 选择 W WA0 WA1 选择111100011x0101xR0R1R2R3不读出111100011x0101xR0R1R2R3不写入要求:(1)设计微指令格式。(2)画出 ADD,SUB 两条指令微程序流程图。七 (9 分)画出单机系统中采用的三种总线结构。八 (9 分)试推导磁盘存贮器读写一块信息所需总时间的公式。电大小抄图 B2.2九 (10 分)机动题十 (10 分)机动题电大小抄本科生期末试卷二答案 一选择题1. D 2. C 3. A 4. D 5. A 6. C 7. A 8. C 9. D 10. C二 填空题1. A.高速性 B.先行 C.阵列。2. A.内容 B.行地址表 C.页表和段表。3. A.指令周期 B.布尔代数 C.门电路、触发器或可编程逻辑。4. A.存储密度 B.存储容量 C.平均存取时间。5. A.组成结构 B.选择 C.多路。三 解:(1)x 0 , y 0 , 则 x + y 0X补 + Y 补 = x + y = X + Y 补 (mod 2)(2) x 0 , y 0 或 x + y 0 时,2+(x+y)2,进位 2 必丢失,又因(x+y)0,所以X补 + Y 补 =x+y= X + Y 补 (mod 2)当 x+y 0 , 则 x + y 0 或 x + y ALU CLR P字段下址字段各字段意义如下:R 通用寄存器读命令W通用寄存器写命令.RA0RA1读 R0R3 的选择控制。WA0WA1写 R0R3 的选择控制。LDSA打入 SA 的控制信号。LDSB打入 SB 的控制信号。SB-ALU打开非反向三态门的控制信号。SB-ALU打开反向三态门的控制信号,并使加法器最低位加 1。CLR暂存器 SB 清零信号。 一段微程序结束,转入取机器指令的控制信号。(2)ADD、SUB 两条指令的微程序流程图见图 B2.3 所示。七三种系统总线结构如图 B2.4 所示,从上到下为单总线,双总线,三总线: SB-ALU电大小抄图 B2.4八解:设读写一块信息所需总时间为 T,平均找到时间为 Ts,平均等待时间为 TL,读写一块信息的传输时间为 Tm,则:T=T sT L Tm。假设磁盘以每秒 r 转速率旋转,每条磁道容量为 N 个字,则数据传输率=rN 个字/ 秒。又假设每块的字数为 n,因而一旦读写头定位在该块始端,就能在 Tm(n / rN)秒的时间中传输完毕。TL 是磁盘旋转半周的时间,T L=(1/2r)秒,由此可得: T=Ts1/2rn/rN 秒本科生期末试卷 二 二 选择题(每小题 1 分,共 10 分)1 六七十年代,在美国的_州,出现了一个地名叫硅谷。该地主要工业是_它也是_的发源地。A 马萨诸塞 ,硅矿产地,通用计算机B 加利福尼亚,微电子工业,通用计算机C 加利福尼亚,硅生产基地,小型计算机和微处理机D 加利福尼亚,微电子工业,微处理机2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数电大小抄C 数符与尾数小数点后第一位数字相异为规格化数D 数符与尾数小数点后第一位数字相同为规格化数3 定点 16 位字长的字,采用 2 的补码形式表示时,一个字所能表示的整数范围是_。A -215 +(2 15 -1) B -(2 15 1) +(2 15 1) C -(2 15 + 1) +215 D -215 +215 4 某 SRAM 芯片,存储容量为 64K16 位,该芯片的地址线和数据线数目为 _。A 64,16 B 16,64 C 64,8 D 16,16 。5 交叉存贮器实质上是一种_存贮器,它能_执行_独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个C 整体式,并行,一个 D 整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为_寻址。A 直接 B 间接 C 寄存器直接 D 寄存器间接7 流水 CPU 是由一系列叫做“段”的处理线路所组成,和具有 m 个并行部件的 CPU 相比,一个 m 段流水CPU_。A 具备同等水平的吞吐能力 B 不具备同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力8 描述 PCI 总线中基本概念不正确的句子是_。A HOST 总线不仅连接主存,还可以连接多个 CPUB PCI 总线体系中有三种桥,它们都是 PCI 设备C 以桥连接实现的 PCI 总线结构不允许许多条总线并行工作D 桥的作用可使所有的存取都按 CPU 的需要出现在总线上9 计算机的外围设备是指_。A 输入/输出设备 B 外存储器C 远程通信设备 D 除了 CPU 和内存以外的其它设备10 中断向量地址是:_。A 子程序入口地址 B 中断服务例行程序入口地址C 中断服务例行程序入口地址的指示器 D 中断返回地址二. 填空题 (每题 3 分,共 15 分)1 为了运算器的 A. _,采用了 B. _进位,C. _乘除法和流水线等并行措施。2 相联存储器不按地址而是按 A. _访问的存储器,在 cache 中用来存放 B. _,在虚拟存储器中用来存放C. _。3 硬布线控制器的设计方法是:先画出 A. _流程图,再利用 B. _写出综合逻辑表达式,然后用 C. _等器件实现。4 磁表面存储器主要技术指标有 A._,B. _,C. _,和数据传输率。5 DMA 控制器按其 A. _结构,分为 B. _型和 C. _型两种。十一 (9 分)求证:X 补 + Y 补 = X + Y 补 (mod 2)十二 (9 分)某计算机字长 32 位,有 16 个通用寄存器,主存容量为 1M 字,采用单字长二地址指令,共有 64 条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。十三 (9 分)如图 B2.1 表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为 8 个存贮单元。问:(4) 当 CPU 按虚拟地址 1 去访问主存时,主存的实地址码是多少?(5) 当 CPU 按虚拟地址 2 去访问主存时,主存的实地址码是多少?(6) 当 CPU 按虚拟地址 3 去访问主存时,主存的实地址码是多少?页号 该页在主存中的起始地址 虚拟地址 页号 页内地址电大小抄15 03247012848 0516332576415530420003800096000 60000400008000050000700001 2 3图 B2.1十四 (10 分)假设某计算机的运算器框图如图 B2.2 所示,其中 ALU 为 16 位的加法器,S A 、S B 为 16 位暂存器,4个通用寄存器由 D 触发器组成,Q 端输出,其读写控制如下表所示:读控制 写控制 R0 RA0 RA1 选择 W WA0 WA1 选择111100011x0101xR0R1R2R3不读出111100011x0101xR0R1R2R3不写入要求:(1)设计微指令格式。(2)画出 ADD,SUB 两条指令微程序流程图。十五 (9 分)画出单机系统中采用的三种总线结构。十六 (9 分)试推导磁盘存贮器读写一块信息所需总时间的公式。电大小抄图 B2.2十七 (10 分)机动题十八 (10 分)机动题电大小抄本科生期末试卷二答案 一选择题1. D 2. C 3. A 4. D 5. A 6. C 7. A 8. C 9. D 10. C二 填空题6. A.高速性 B.先行 C.阵列。7. A.内容 B.行地址表 C.页表和段表。8. A.指令周期 B.布尔代数 C.门电路、触发器或可编程逻辑。9. A.存储密度 B.存储容量 C.平均存取时间。10. A.组成结构 B.选择 C.多路。三 解:(1)x 0 , y 0 , 则 x + y 0X补 + Y 补 = x + y = X + Y 补 (mod 2)(2) x 0 , y 0 或 x + y 0 时,2+(x+y)2,进位 2 必丢失,又因(x+y)0,所以X补 + Y 补 =x+y= X + Y 补 (mod 2)当 x+y 0 , 则 x + y 0 或 x + y ALU CLR P字段下址字段各字段意义如下:R 通用寄存器读命令W通用寄存器写命令.RA0RA1读 R0R3 的选择控制。WA0WA1写 R0R3 的选择控制。LDSA打入 SA 的控制信号。LDSB打入 SB 的控制信号。SB-ALU打开非反向三态门的控制信号。SB-ALU打开反向三态门的控制信号,并使加法器最低位加 1。CLR暂存器 SB 清零信号。 一段微程序结束,转入取机器指令的控制信号。(2)ADD、SUB 两条指令的微程序流程图见图 B2.3 所示。七三种系统总线结构如图 B2.4 所示,从上到下为单总线,双总线,三总线: SB-ALU电大小抄图 B2.4八解:设读写一块信息所需总时间为 T,平均找到时间为 Ts,平均等待时间为 TL,读写一块信息的传输时间为 Tm,则:T=T sT L Tm。假设磁盘以每秒 r 转速率旋转,每条磁道容量为 N 个字,则数据传输率=rN 个字/ 秒。又假设每块的字数为 n,因而一旦读写头定位在该块始端,就能在 Tm(n / rN)秒的时间中传输完毕。TL 是磁盘旋转半周的时间,T L=(1/2r)秒,由此可得: T=Ts1/2rn/rN 秒期末试卷二一. 选择题(每空 1 分,共 20 分)1 将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_。A. 数值计算 B. 辅助设计 C. 数据处理 D. 实时控制2 目前的计算机,从原理上讲_。A. 指令以二进制形式存放,数据以十进制形式存放B. 指令以十进制形式存放,数据以二进制形式存放C. 指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放3. 根据国标规定,每个汉字在计算机内占用_存储。电大小抄A.一个字节 B.二个字节 C.三个字节 D.四个字节4. 下列数中最小的数为_。A.(101001) 2 B.(52) 8 C.(2B) 16 D.( 44) 105. 存储器是计算机系统的记忆设备,主要用于_。A.存放程序 B.存放软件 C.存放微程序 D.存放程序和数据6. 设 X= 0.1011,则X 补 为_。A.1.1011 B.1.0100 C.1.0101 D.1.10017. 下列数中最大的数是_。A.(10010101) 2 B.(227) 8 C.(96) 16 D.(143) 108. 计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是_。A.巴贝奇 B.冯 . 诺依曼 C.帕斯卡 D.贝尔9. 在 CPU 中,跟踪后继指令地指的寄存器是_。A.指令寄存器 B.程序计数器 C.地址寄存器 D.状态条件寄存器10. Pentium-3 是一种_。A.64 位处理器 B.16 位处理器 C.准 16 位处理器 D.32 位处理器11. 三种集中式总线控制中,_方式对电路故障最敏感。A.链式查询 B.计数器定时查询 C.独立请求 12. 外存储器与内存储器相比,外存储器_。A.速度快,容量大,成本高 B.速度慢,容量大,成本低C.速度快,容量小,成本高 D.速度慢,容量大,成本高13. 一个 256K8 的存储器,其地址线和数据线总和为_。A.16 B.18 C.26 D.2014. 堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,M SP 为 SP 指示的栈顶单元。如果进栈操作的动作顺序是(A)M SP,(SP)-1SP。那么出栈操作的动作顺序应为_ 。A.(MSP) A,(SP)+1SP B.(SP)+1SP, (MSP)AC.(SP-1)SP,(M SP)A D.(M SP)A, (SP)-1SP15. 当采用_对设备进行编址情况下,不需要专门的 I/O 指令组。A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是16. 下面有关“中断”的叙述,_是不正确的。A. 一旦有中断请求出现,CPU 立即停止当前指令的执行,转而去受理中断请求B. CPU 响应中断时暂停运行当前程序,自动转移到中断服务程序C. 中断方式一般适用于随机出现的服务D. 为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作17.下面叙述中,_是正确的。A.总线一定要和接口相连 B.接口一定要和总线相连C.通道可以替代接口 D.总线始终由 CPU 控制和管理18.在下述指令中,I 为间接寻址,_指令包含的 CPU 周期数最多。A.CLA B.ADD 30 C.STA I 31 D.JMP 2119.设寄存器位数为 8 位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄存器内为_。A.27H B.9BH C.E5H D.5AH20.某存储器芯片的存储容量为 8K12 位,则它的地址线为_。A.11 B.12 C.13 D.14二. 填空题(每空 1 分,共 20 分)电大小抄1. 计算机软件一般分为两大类:一类叫 A._,另一类叫 B._。操作系统属于 C._ 类。2. 一位十进制数,用 BCD 码表示需 A._位二进制码 ,用 ASCII 码表示需 B._位二进制码。3. 主存储器容量通常以 KB 表示,其中 K=A._;硬盘容量通常以 GB 表示,其中 G=B._。4. RISC 的中文含义是 A._,CISC 的中文含义是 B._。5. 主存储器的性能指标主要是存储容量、A._、B._和 C._。6. 由于存储器芯片的容量有限,所以往往需要在 A._和 B._两方面进行扩充才能满足实际需求。7. 指令寻址的基本方式有两种,A._方式和 B._方式。8. 存储器和 CPU 连接时,要完成 A._的连接;B._的连接和 C._的连接,方能正常工作。9. 操作控制器的功能是根据指令操作码和 A._,产生各种操作控制信号,从而完成 B._和执行指令的控制。三. 简答题(每题 5 分,共 20 分)1. 指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。2. 什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?3. 简要描述外设进行 DMA 操作的过程及 DMA 方式的主要优点。4. 在寄存器寄存器型,寄存器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?四. 应用题(每题 5 分,共 40 分)1. 求十进制数-113 的原码表示,反码表示,补码表示和移码表示(用 8 位二进制表示,并设最高位为符号位,真值为 7 位)。2. 某机指令格式如图所示:OP X D15 10 9 8 7 0图中 X 为寻址特征位,且 X=0 时,不变址;X=1 时,用变址寄存器 X1进行变址;X=2 时,用变址寄存器 X2进行变址;X=3 时,相对寻址。设(PC)=1234H,(X 1)=0037H,(X2)=1122H,请确定下列指令的有效地址(均用十六进制表示,H 表示十六进制)(1)4420H (2)2244H (3)1322H (4)3521H (5)6723H3. 将十进制数 354 转换成二进制数、八进制数、十六进制数和 BCD 数。4. 浮点数格式如下:1 位阶符,6 位阶码,1 位数符,8 位尾数,请写出浮点数所能表示的范围(只考虑正数值)。5. 现有一 64K2 位的存储器芯片,欲设计具有同样存储容量的存储器,应如何安排地址线和数据线引脚的数目,使两者之和最小。并说明有几种解答。6. 异步通信方式传送 ASCII 码,数据位 8 位,奇校验 1 位,停止位 1 位。计算当波特率为 4800 时,字符传送的速率是多少?每个数据位的时间长度是多少?数据位的传送速率是多少?7. 已知某 8 位机的主存采用半导体存储器,地址码为 18 位,采用 4K4 位的 SRAM 芯片组成该机所允许的最大主存空间,并选用模块条形式,问:(1) 若每个模块条为 32K8 位,共需几个模块条?(2) 每个模块条内有多少片 RAM 芯片?(3) 主存共需多少 RAM 芯片?CPU 需使用几根地址线来选择各模块?使用何种译码器?8. 画出中断处理过程流程图。期末试卷二答案电大小抄一. 选择题:1.C 2.C 3.B 4.A 5.D 6.C 7.B 8.B 9.B 10.A 11.A 12.B 13.C 14.B 15.A 16.A 17.B 18.C 19.C 20C二. 填空题:1. A.系统软件 B.应用软件 C.系统软件2. A.4 B.73. A.210 B.2304.A.精简指令系统计算机 B.复杂指令系统计算机5.A.存取时间 B.存储周期 C.存储器带宽6.A.字向 B.位向7.A.顺序寻址方式 B.跳跃寻址方式8.A.地址线 B.数据线 C.控制线9.A.时序信号 B.取指令三. 简答题:1. 时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器)。从内存读出的数据流流向运算器(通用寄存器)。2. 指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为CPU 周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)。时钟周期是时钟频率的倒数,也可称为节拍脉冲或 T 周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。3. (1)外设发出 DMA 请求;(2)CPU 响应请求,DMA 控制器从 CPU 接管总线的控制;(3)由 DMA 控制器执行数据传送操作;(4)向 CPU 报告 DMA 操作结束。主要优点是数据数据速度快4. 寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。四. 应用题1. 原码 11110001反码 10001110补码 10001111移码 000011112.(1)0020H (2)1166H (3)1256H (4)0058H (5)1257H3.(1)(354 ) 10=(162.A) 16(2)(354 ) 10=(101100010.1010) 2(3)(354 ) 10=(542.5) 8(4)(354 ) 10=(001101010100.011000100101) BCD电大小抄4. 最小值 2-1111110.00000001最大值 21111110.111111115. 设地址线 x 根,数据线 y 根,则2xy=64K2若 y=1 x=17y=2 x=16 y=4 x=15y=8 x=14因此,当数据线为 1 或 2 时,引脚之和为 18共有 2 种解答6. 每个字符格式包含十个位,因此字符传送速率4800 波特/10=480 字符/秒每个数据位时间长度 T=1/4800=0.208ms数据位传送速率 8480=3840 位/秒7. (2188)/(32k8)=8,故需 8 个模块(32k8)/(4k4)=16,故需 16 片芯片共需 816=128 片芯片为了选择各模块,需使用 3:8 译码器即 3 根地址线选择模条。电大小抄8中断处理过程流程图如图 C2.1 所示。否是中 断周期中断服务子程序图 C2.1试卷一:一. 选择题 (每小题 1 分,共 20 分)1. 目前我们所说的个人台式商用机属于_D_。A.巨型机 B.中型机 C.小型机 D.微型机2. (2000)10 化成十六进制数是_B_。A(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)163. 下列数中最大的数是_A_。A(10011001)2 B.(227)8 C.(98)16 D.(152 )10 4. _D_表示法主要用于表示浮点数中的阶码。A. 原码 B. 补码 C. 反码 D. 移码取指令中断响应中断关中断,即“中断屏蔽”置位转移到中断服务子程序保存 CPU 现场设备服务恢复 CPU 现场开中断,即“中断屏蔽”复位执行指令电大小抄5. 在小型或微型计算机里,普遍采用的字符编码是_D_ 。A. BCD 码 B. 16 进制 C. 格雷码 D. ASC码6. 下列有关运算器的描述中,_D_是正确的。A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算7. EPROM 是指 _D_。A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器8. Intel80486 是 32 位微处理器,Pentium 是_D_位微处理器。. 设X 补=1.x1x2x3x4,当满足_A_时,X -1/2 成立。x1 必须为 1,x2x3x4 至少有一个为 1 x1 必须为 1,x2x3x4 任意x1 必须为 0,x2x3x4 至少有一个为 1 x1 必须为 0,x2x3x4 任意10. CPU 主要包括_B_。A.控制器 B.控制器、 运算器、cache C.运算器和主存 D.控制器、ALU 和主存11. 信息只用一条传输线 ,且采用脉冲传输的方式称为_A_。A.串行传输 B.并行传输 C.并串行传输 D.分时传输12. 以下四种类型指令中,执行时间最长的是_C_。A. RR 型 B. RS 型 C. SS 型 D.程序控制指令13. 下列_D_ 属于应用软件。A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理14. 在主存和 CPU 之间增加 cache 存储器的目的是_C_。A. 增加内存容量 B. 提高内存可靠性C. 解决 CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 _B_作为存储芯片。A. SRAM B. 闪速存储器 C. cache D.辅助存储器16. 设变址寄存器为 X,形式地址为 D,(X)表示寄存器 X 的内容,这种寻址方式的有效地址为_A_。A. EA=(X)+D B. EA=(X)+(D) C.EA=(X)+D) D. EA=(X)+(D)17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 _C_。A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址18. 下述 I/O 控制方式中,主要由程序实现的是_D_ 。A. PPU(外围处理机)方式 B. 中断方式 C. DMA 方式 D. 通道方式19. 系统总线中地址线的功能是_C_。A. 用于选择主存单元地址 B. 用于选择进行信息传输的设备C. 用于选择外存地址 D. 用于指定主存和 I/O 设备接口电路的地址20. 采用 DMA 方式传送数据时,每传送一个数据要占用_B_的时间。A. 一个指令周期 B. 一个机器周期 C. 一个时钟周期 D. 一个存储周期二. 填空题 (每空 1 分 ,共 20 分)1. 数控机床是计算机在 A._方面的应用,邮局把信件自动分拣是在计算机 B._方面的应用。2. 汉字的 A._、B._、C._是计算机用于汉字输入、内部处理、输出三种不同用途的编码。3. 闪速存储器特别适合于 A._微型计算机系统,被誉为 B._而成为代替磁盘的一种理想工具。4. 主存储器的性能指标主要是 A._、B._、存储周期和存储器带宽。5. 条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于 A._类指令,这类指令在指令格式中所表示的地址不是 B._的地址,而是 C._的地址。6. 从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型,A._,B._ 。电大小抄7. 运算器的两个主要功能是:A._,B._。8. PCI 总线采用 A._仲裁方式,每一个 PCI 设备都有独立的总线请求和总线授权两条信号线与 B._相连。9. 直接内存访问(DMA)方式中,DMA 控制器从 CPU 完全接管对 A._的控制,数据交换不经过 CPU,而直接在内存和 B._之间进行。答案:1. A.自动控制 B.人工智能2. A.输入编码(或输入码) B.内码(或机内码) C.字模码3. A.便携式 B.固态盘4. A.存储容量 B.存取时间 5. A.程序控制类 B.操作数 C.下一条指令6. A.寄存器寄存器型 B.寄存器存储器型 7. A.算术运算 B.逻辑运算 8. A.集中式 B.中央仲裁器9. A.总线 B.I/O 设备(或输入输出设备)试卷二:一 选择题(每空 1 分,共 20 分)1 将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_C_。A. 数值计算 B. 辅助设计 C. 数据处理 D. 实时控制2 目前的计算机,从原理上讲_C_。A. 指令以二进制形式存放,数据以十进制形式存放B. 指令以十进制形式存放,数据以二进制形式存放C. 指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放3. 根据国标规定,每个汉字在计算机内占用_B_存储。A.一个字节 B.二个字节 C.三个字节 D.四个字节4. 下列数中最小的数为_A_。A.(101001)2 B.(52 )8 C.(2B )16 D.(44)105. 存储器是计算机系统的记忆设备,主要用于_D_。A.存放程序 B.存放软件 C.存放微程序 D.存放程序和数据6. 设 X= 0.1011,则X 补为_C_。A.1.1011 B.1.0100 C.1.0101 D.1.10017. 下列数中最大的数是 _B_。A.(10010101 )2 B.(227 )8 C.(96)16 D.(143 )108. 计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是_B_。A.巴贝奇 B.冯. 诺依曼 C.帕斯卡 D.贝尔9. 在 CPU 中,跟踪后继指令地指的寄存器是_B_。A.指令寄存器 B.程序计数器 C.地址寄存器 D.状态条件寄存器10. Pentium-3 是一种_A_。A.64 位处理器 B.16 位处理器 C.准 16 位处理器 D.32 位处理器11. 三种集中式总线控制中,_A_方式对电路故障最敏感。A.链式查询 B.计数器定时查询 C.独立请求 12. 外存储器与内存储器相比,外存储器_B_。A.速度快,容量大,成本高 B.速度慢,容量大,成本低C.速度快,容量小,成本高 D.速度慢,容量大,成本高13. 一个 256K8 的存储器,其地址线和数据线总和为_C_。电大小抄A.16 B.18 C.26 D.2014. 堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,MSP 为 SP 指示的栈顶单元。如果进栈操作的动作顺序是(A)MSP ,(SP)-1 SP 。那么出栈操作的动作顺序应为_B_。A.(MSP)A,(SP)+1SP B.(SP)+1SP,(MSP)AC.(SP-1)SP,(MSP) A D.(MSP)A, (SP )-1SP15. 当采用_A_对设备进行编址情况下,不需要专门的 I/O 指令组。A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是16. 下面有关“中断”的叙述,_A_是不正确的。A. 一旦有中断请求出现,CPU 立即停止当前指令的执行,转而去受理中断请求B. CPU 响应中断时暂停运行当前程序,自动转移到中断服务程序C. 中断方式一般适用于随机出现的服务D. 为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作17.下面叙述中,_B_是正确的。A.总线一定要和接口相连 B.接口一定要和总线相连C.通道可以替代接口 D.总线始终由 CPU 控制和管理18.在下述指令中,I 为间接寻址,_C_指令包含的 CPU 周期数最多。A.CLA B.ADD 30 C.STA I 31 D.JMP 2119.设寄存器位数为 8 位,机器数采用补码形式(含一位符号位)。对应于十进制数-27 ,寄存器内为_C_。A.27H B.9BH C.E5H D.5AH20.某存储器芯片的存储容量为 8K12 位,则它的地址线为_C_。A.11 B.12 C.13 D.14二. 填空题(每空 1 分,共 20 分)1. 计算机软件一般分为两大类:一类叫 A._,另一类叫 B._。操作系统属于 C._ 类。2. 一位十进制数,用 BCD 码表示需 A._位二进制码 ,用 ASCII 码表示需 B._位二进制码。3. 主存储器容量通常以 KB 表示,其中 K=A._;硬盘容量通常以 GB 表示,其中 G=B._。4. RISC 的中文含义是 A._,CISC 的中文含义是 B._。5. 主存储器的性能指标主要是存储容量、A._、B._和 C._。6. 由于存储器芯片的容量有限,所以往往需要在 A._和 B._两方面进行扩充才能满足实际需求。7. 指令寻址的基本方式有两种,A._方式和 B._方式。8. 存储器和 CPU 连接时,要完成 A._的连接;B._的连接和 C._的连接,方能正常工作。9. 操作控制器的功能是根据指令操作码和 A._,产生各种操作控制信号,从而完成 B._和执行指令的控制。答案:1. A.系统软件 B.应用软件 C.系统软件2. A.4 B.73. A.210 B.2304.A.精简指令系统计算机 B.复杂指令系统计算机5.A.存取时间 B.存储周期 C.存储器带宽6.A.字向 B.位向7.A.顺序寻址方式 B.跳跃寻址方式8.A.地址线 B.数据线 C.控制线9.A.时序信号 B.取指令专科生期末试卷三一. 选择题(每小题 1 分,共 20 分)1. 完整的计算机系统应包括_D_。A. 运算器、存储器、控制器电大小抄B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统2. 下列数中最小的数为_C_。A. (101001)2 B. (52)8C. (101001)BCD D. (233 )163. 设 X=0.1011,则补为 _C_。A. 1.1011 B. 1.0100C. 1.0101 D. 1.10014. 机器数_BC_中,零的表示形式是唯一的。A. 原码 B. 补码C. 移码 D. 反码5. 在计算机中,普遍采用的字符编码是_D_。A. BCD 码 B. 16 进制C. 格雷码 D. ASC码6. 运算器的主要功能是进行_C_。A. 逻辑运算 B. 算术运算C. 逻辑运算和算术运算 D. 只作加法7. 存储器是计算机系统中的记忆设备,它主要用来_C_。A. 存放数据 B. 存放程序C. 存放数据和程序 D. 存放微程序8. 某计算机的字长 16 位,它的存储容量是 64KB,若按字编址, 那么它的寻址范围是_B_。A. 64K B.32KC. 64KB D. 32KB9. 用 32 位字长(其中 1 位符号位)表示定点小数时,所能表示的数值范围是_B_。A. 0 N|1-2-32 B. 0N|1-2-31C. 0N|1-2-30 D. 0N|1-2-2910. 用于对某个寄存器中操作数的寻址方式称为_C_寻址。A. 直接 B. 间接C. 寄存器直接 D. 寄存器间接11. 程序控制类指令的功能是_D_。A. 进行算术运算和逻辑运算B. 进行主存和 CPU 之间的数据传送C. 进行 CPU 和 I/O 设备之间的数据传送D. 改变程序执行的顺序12. 中央处理器(CPU)是指_C_。A. 运算器 B. 控制器C. 运算器、控制器和 cache D. 运算器、控制器和主存储器13. 计算机使用总线结构的主要优点是便于实现积木化,同时 _C_。A. 减少了信息传输量B. 提高了信息传输的速度C. 减少了信息传输线的条数14. 在集中式总线仲裁中,_A_方式对电路故障最敏感。电大小抄A. 链式查询 B. 计数器定时查询C. 独立请求 15. 在微型机系统中,外围设备通过_A_与主板的系统总线相连接。A. 适配器 B. 设备控制器C. 计数器 D. 寄存器16. 3 5 英寸软盘记录方式采用 _C_。A. 单面双密度 B. 双面双密度C. 双面高密度 D. 双面单密度17. 为了便于实现多级中断,保存现场信息最有效的方式是采用 _B_。A. 通用寄存器 B. 堆栈C. 存储器 D. 外存18. 周期挪用方式多用于_A_方式的输入输出中。A. DMA B. 中断C. 程序传送 D. 通道19. MO 型光盘和 PC 型光盘都是_C_型光盘。A. 只读 B. 一次 C. 重写20. 并行 I/O 标准接口 SCSI 中,一个主适配器可以连接_B_台具有 SCSI 接口的设备。A. 6 B. 715 C. 8 D. 10二. 填空题(每小题 1 分,共 20 分)1. 存储 A._并按 B._顺序执行,这是冯诺依曼型计算机的工作原理。2. 计算机的 A._是计算机 B._结构的重要组成部分, 也是计算机不同于一般电子设备的本质所在。3. 一个定点数由 A._和 B._两部分组成。4. CPU 能直接访问 A._和 B._,但不能直接访问磁盘和光盘。5. 指令格式是指令用 A._表示的结构形式,通常格式中由操作码字段和 B._字段组成。6. 主存储器的性能指标主要是存储容量、存取时间、A._和 B._。7. RISC 机器一定是 A._CPU,但后者不一定是 RISC 机器, 奔腾机属于 B._机器。8. 计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用:A._传送、B._传送和 C._传送。9. 软磁盘和硬磁盘的 A._记录方式基本相同,但在 B._和 C._上存在较大差别。答案:1. A.程序 B.地址 2. A.软件 B.系统3. A.符号位 B.数值域4. A.cache B.主存5. A.二进制代码 B.地址码6. A.存储周期 B.存储器带宽7. A.流水 B.CISC8. A.并行 B.串行 C.复用9. A.存储原理 B.结构 C.性能专科生期末试卷四一. 选择题(每小题 1 分,共 20 分)1. 1946 年研制成功的第一台电子数字计算机称为_B_,1949 年研制成功的第一台程序内存的计算机称为_。AEDVAC ,MARKI B.ENIAC , EDSAC C.EN
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 图纸专区 > 成人自考


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!