清华计算机组成原理习题课课件名词、选择填空题.ppt

上传人:zhu****ei 文档编号:3419297 上传时间:2019-12-14 格式:PPT 页数:99 大小:269KB
返回 下载 相关 举报
清华计算机组成原理习题课课件名词、选择填空题.ppt_第1页
第1页 / 共99页
清华计算机组成原理习题课课件名词、选择填空题.ppt_第2页
第2页 / 共99页
清华计算机组成原理习题课课件名词、选择填空题.ppt_第3页
第3页 / 共99页
点击查看更多>>
资源描述
2019/12/14,计算机组成原理,选择题,将正确的答案序号填在横线上11完整的计算机系统应包括_D_。A运算器、存储器、控制器;B外部设备和主机;C主机和实用程序;D配套的硬件设备和软件系统;12至今为止,计算机中的所有信息仍以二进制方式表示的理由是_C_。A节约元件;B运算速度快;C物理器件的性能决定;D信息处理方便;13从器件角度看,计算机经历了四代变化。但从系统结构看,至今绝大多数计算机仍属于_B_型计算机。A.并行B.冯.诺依曼C.智能D.实时处理14冯诺依曼机工作的基本方式的特点是_B_。A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作D存贮器按内容选择地址,2019/12/14,计算机组成原理,5.冯诺依曼型计算机的基本工作方式是_。A.单指令流多数据流方式B.控制流启动方式C.多指令流多数据流方式D.数据流启动方式6微型计算机的发展一般是以_技术为标志。A操作系统B微处理器C磁盘D软件7我们目前所说的个人台式商用机属于_。A巨型机B中型机C小型机D微型机8下列选项中,_不属于硬件。A.CPUBASCIIC内存D电源9虚拟机不包括_层次。A硬件B高级语言程序C.操作系统语言C中间语言程序10Pentium42.0G的CPU中,2.0G是指_。A每秒执行2G条指令B系统时钟频率2.0GHzC每条指令耗时2sDCPU主频为2.0GHz,2019/12/14,计算机组成原理,11对计算机的软、硬件进行管理是_的功能。A操作系统B数据库管理系统C语言处理程序D用户程序12_是计算机和通讯技术相结合的产物。A计算机网络B计算机软件C神经网络DPentium13为了防止已存有信息的软盘被病毒感染,应采取的措施是_。A不要把它与有病毒的软盘放在一起B把它加上写保护后再放入计算机内使用C保护它的清洁D定期对它做格式化处理14许多企事业单位现在都使用计算机计算、管理职工工资,这属于计算机的_应用领域。A科学计算B数据处理C过程控制D辅助工程,2019/12/14,计算机组成原理,15邮局对信件进行自动分拣,使用的计算机技术是_。A机器翻译B自然语言理解C机器证明D模式识别16将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_。A数值计算B辅助设计C数据处理D实时控制17电子邮件是指_。A.用计算机管理邮政信件B通过计算机网络收发消息C用计算机管理电话系统D用计算机处理收发报业务18下列说法中不正确的是_。A可以由软件实现的操作也可以由硬件来实现B固件就功能而言类似于软件,从形态上说又类似于硬件C在计算机系统的层次结构中,微程序属于硬件级别,其他四级都是软件级D面向高级语言的机器是完全可以实现的,2019/12/14,计算机组成原理,19下面的四个叙述中,只有一个是正确的,它是_。A系统软件就是买的软件,应用软件就是自己编写的软件B外存上的信息可以直接进入CPU被处理C用机器语言编写的程序可以由计算机直接执行,用高级语言编写的程序必须经过编译(解释)才能执行D如果说一台计算机配置了FORTRAN语言,就是说它一开机就可以用FORTRAN语言编写和执行程序,2019/12/14,计算机组成原理,21四片74181ALU和1片74182CLA器件相配合,具有如下进位传递功能_B_。A行波进位;B组内先行进位,组间先行进位;C组内先行进位,组间行波进位;D组内行波进位,组间先行进位;2.2在定点运算器中,无论采用双符号位还是单符号位,必须有_C1_,它一般用_C2_来实现。A译码电路,与非门;B编码电路,或非门;C溢出判断电路,异或门;D移位电路,与或非门;,2019/12/14,计算机组成原理,2.3加法器采用先行进位的目的是A。A提高加法器速度。B快速传递进位信号。C优化加法器结构。D增强加法器功能。24硬件和软件实现功能逻辑上一样,但硬件的优势在于_。A.速度快B.成本低C.存储容量大D.灵活性好,2019/12/14,计算机组成原理,强化3.1若十进制数据为1375,则其八进制数为_。A89.8B211.4C211.5D1011111.1012下列数中最小的数是_。A(1010011.10101)2B(123.55)8C(53.B0)16D(83.75)103下列4个数中最大的是_。A(57)10B(111000)2C(72)8D(4B)164ASCII码是对_进行编码的一种方案,它是_的缩写。(1)A字符B汉字C图形符号D声音(2)A余3码B十进制数的二进制编码C格雷码D美国标准信息交换代码5一个1G的硬盘,最多可存放_个ASCII字符。A.220B224C.210D.230632个汉字的机内码需要_。A16字节B32字节C64字节D128字节,2019/12/14,计算机组成原理,7某数在计算机中用8421BCD码表示为001110011000,其真值为_。A398B398HC1630QD1110011000B8计算机系统中采用补码运算的目的是为了_。A.与手工运算方式保持一致B提高运算速度C简化计算机的设计D提高运算的精度9机器数10000001B,它所代表的数_。A一定是-1B一定是-127C一定是-126D.以上三个数都有可能10.针对8位二进制数,下列说法中正确的是_。A127的补码为10000000B127的反码等于0的移C1的移码等于-127的反码D0的补码等于-1的反码11如果X是负数,由X补求X原是将_。A符号位变反,其他各位不变B所有位求反,末位加1C除符号位外,其他位求反后末位加1D除符号位外,其他位求反,2019/12/14,计算机组成原理,12.已知定点小数X的反码为1X1X2X3,且X-0.75,则必有_。AX10,X20,X31BX1lCX10,且X2,X3不全为0DX10,X20,X3013若X补=0.1101010,X原_。A1.0010101B1.0010110C0.0010110D0.110101014移码最适合进行_运算。A加减B乘除C逻辑运算D大小比较15下列数中,最大的是_。AX补=1001101BX原1001101CX反=1001101DX移=100110116计算机内的溢出是指其运算的结果_。A为无穷大B超出了计算机内存单元所能存储的数值范围C超出了该指令所指定的结果单元所能存储的数值范围17若使用双符号位,则发生正溢的特征是:双符号位为_。A00B.01C10D11,2019/12/14,计算机组成原理,18二进制数1011.101对应的十进制数是_。十进制数1989的余3码是_。用N=S1S2B1B2Bk表示浮点数中的双符号位补码尾数(也称变形补码,其中S1S2为双符号位),当_时,此尾数为规格化数。当运算结果尾数出现_时,需要进行左规;而当结果尾数出现_时,表明尾数溢出,则需要进行右规。(1)A9.3B11.5C11.625D11.10(2)A0001100110001100B0100110010111100C0001100110000110D0000011111001000(3)(4)(5):AS1、S2、B1三者相同BS1、S2相同而与B1不同CS1、S2不同,而且必须S2=B1不同DS1、S2不同,而且不论B1为何值ES1、B1相同,但与S2不同FS1、B1相同,而不论S2何值19计算机的字长越长,一个字所能表示的数据精度就越高;在完成同样精度的运算时,则处理速度_。A越高B越低C不一定20若单精度浮点数IEEE754代码表示为00111111010000000000000000000000,则其代表的十进制数为_。A-0.75B+0.75C-0.25D+0.25,2019/12/14,计算机组成原理,21定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是_。A(-215)(215-1)B-(215-1)(215-1)C(-215+1)215D(-215)215228位定点补码整数的范围是_。A-128+128B-127+127C-127+128D-128+12238位定点补码小数的范围是_。A-2-71-2-7B-11-2-7C-(1-2-7)1-2-7D-(1-2-7)2-724在机器数_中,零的表示形式是惟一的。A原码B补码C移码D反码25IEEE754标准规定的32位浮点数中,符号位为1位,阶码为8位,则它所能表示的最大规格化正数为_。A+(2-2-23)2+127B+(1-2-23)2+127C+(2-2-23)2+255D2+127+2+2726若阶码为3位,用补码表示;尾数7位,用原码表示,其中一位为符号位;以2为底。数据格式为:尾符阶符阶码值尾数值,则十进制数27/64的浮点规格化数是_。A0101011011B0100110110C0111110110D0001011011,2019/12/14,计算机组成原理,27数的真值为-0.1010,其补码为_。A11010B0.1010C1.0110D0.011028某机器字长32位,采用定点原码整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为_,最小负整数为_。A(2311)B.-(12-32)C(230-1)D.-(2311)29用n1位字长(其中1位符号位)表示定点原码整数时,所能表示的数值范围是_。A0|N|2n+1-1B.0|N|2n-1C.0|N|2n-1-130.用n1位字长(其中1位符号位)表示定点原码小数时,所能表示的数值范围是_。A0|N|1-2-(n+1)B0|N|1-2-nC0|N|1-2-n-131某机字长32位,其中最高位为符号位。若用定点整数补码表示,则最小正整数为_;绝对值最大的负数值为_。A+1B231C231D-1,2019/12/14,计算机组成原理,32在浮点数编码表示中,_在机器数中不出现,是隐含的。A阶码B符号C尾数D基数33浮点数的表示范围和精度取决于_。A阶码的位数和尾数的位数B阶码采用的编码和尾数的位数C阶码采用的编码和尾数采用的编码D阶码的位数和尾数采用的编码34假定浮点数形式为阶符阶码尾符尾数,其中阶码(包括符号位)取4位补码;尾数(包括符号位)取8位原码,基数为2,那么二进制数101.1101B的浮点规格化表示为_A001101011101B101111011101C110110100011D01010010001135若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大的负数为_。A.-264B(2641)C263D(263l),2019/12/14,计算机组成原理,36.浮点加、减中的对阶的方法是_。A将较小的一个阶码调整到与较大的一个阶码相同B将较大的一个阶码调整到与较小的一个阶码相同C将被加数的阶码调整到与加数的阶码相同D将加数的阶码调整到与被加数的阶码相同37定点原码一位乘法是_。A先取操作数绝对值相乘,符号位单独处理B用原码表示操作数,然后直接相乘C被乘数用原码表示,乘数取绝对值,然后相乘D乘数用原码表示,被乘数取绝对值,然后相乘38原码加减交替除法又称为不恢复余数法,因此_。A不存在恢复余数的操作B当某一步运算不够减时,做恢复余数的操作C仅当最后一步余数为负时,做恢复余数的操作D当某一步余数为负时,做恢复余数的操作39加法器采用先行进位的目的是_。A提高加法器的速度B优化加法器结构C增强加法器功能4032位微型机的乘法部件位于_中。ACPUB接口C控制器D专用芯片,2019/12/14,计算机组成原理,41在定点运算器中,无论采用双符号位还是单符号位,必须有_,它一般用_来实现。A译码电路,与非门B编码电路,或非门C溢出判断电路,异或门D移位电路,与或非门42组成一个运算器需要多个部件,但下面所列_不是组成运算器的部件。A状态寄存器B数据总线CALUD地址寄存器43现代计算机的运算器一般通过总线结构来组织,下述总线结构的运算器中,_的操作速度最快,_的操作速度最慢。A单总线结构B双总线结构C三总线结构D.多总线结构44运算器虽由许多部件组成,但核心部分是_。A数据总线B算术逻辑运算单元C多路开关D累加寄存器45按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是_。A全串行运算的乘法器B全并行运算的乘法器C串并行运算的乘法器D并串行运算的乘法器46用1位奇偶校验能检测出1位存储器错误的百分比为_。A0%B25%C50%D100%,2019/12/14,计算机组成原理,47已知字符“0”的ASCII码为30H,在字符“9”的ASCII码前加上一个奇校验位后的数据信息为_。AB9HB39HC89HD09H48假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是_。A11001011B11010110C11000001D1100100149CRC的产生和校验需要生成多项式,若生成多项式的最高次幂为n次,则校验值有_位。An-1BnCn+1D以上都不对,2019/12/14,计算机组成原理,同步1下列数中最小的数是_。A(101001)2B(52)8C(2B)16D(44)102下列数中最大的数是_。A(10011001)2B(227)8C(98)16D(152)103按统计规律,若一个文件用英文的ASCII码存放需要1000字节,则用汉字内码存放时,大约用_字节。A541B1000C1850D无法估计4计算机中表示地址时使用_。A无符号数B原码C反码D补码5一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则最小值为_。A.127B.-32C125D36若某数X的真值为-01010,在计算机中该数表示为10110,则该数所用的编码方法是_码。A原B补C反D移7下溢指的是_。A运算结果的绝对值小于机器所能表示的最小绝对值B运算的结果小于机器所能表示的最小负数C运算的结果小于机器所能表示的最小正数D运算结果的最低有效位产生的错误,2019/12/14,计算机组成原理,8.字长相同但格式不同的两种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为_。A两者可表示的数的范围和精度相同B前者可表示的数的范围大但精度低C后者可表示的数的范围大且精度高D前者可表示的数的范围大且精度高9若浮点数的阶码和尾码都用补码表示,则判断运算结果为规格化数的方法是_。A阶符与数符相同B阶符与数符相异C数符和尾数小数点后第一位数字相异D数符和尾数小数点后第一位数字相同10IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它所能表示的最小规格化负数为_。A.-(2252)2-1023B.-(22-52)21023C12-1024D-(1252)2204711用64位字长(其中1位符号位)表示补码定点小数时,所能表示的数值范围是_。A.-1,1-2-64B.-1,1-2-63C.-1,1-2-62D.0,2-63,2019/12/14,计算机组成原理,12在进行定点一位乘除运算的时候,用_数字编码最简单。A原码B补码C.反码D移码13以下有关运算器运算功能的描述,_是全面的。A只做加法B只做算术运算C既做算术运算又做逻辑运算D只做逻辑运算14在CRC码中,接收端检查出某一位数据出错后,一般采用的纠正方法是_。A请求重新发送B删除数据C通过余数值由接收端自行纠正D以上均可以15在定点数运算中产生溢出的原因是_。A运算过程中最高位产生了进位或借位B参加运算的操作数超出了机器的表示范围C运算的结果的操作数超出了机器的表示范围D寄存器的位数太少,不得不舍弃最低有效位,2019/12/14,计算机组成原理,16在浮点数原码运算时,判定结果为规格化数的条件是_。A.阶的符号位与尾数的符号位不同B尾数的符号位与最高数值位相同C尾数的符号位与最高数值位不同D尾数的最高数值位为117十进制数5的单精度浮点数IEEE754代码为_。A01000000101000000000000000000000B11000000101000000000000000000000C01100000101000000000000000000000D11000000101100000000000000000000,2019/12/14,计算机组成原理,强化4.1存储器是计算机系统的记忆设备,它主要用来_。A存放数据B存放程序C存放数据和程序D存放微程序2存储单元是指_。A.存放一个二进制信息位的存贮元B存放一个机器字的所有存贮元集合C存放一个字节的所有存贮元集合D存放两个字节的所有存贮元集合3若存储周期250ns,每次读出16位,则该存储器的数据传送率为_。A.4106字节/秒B4M字节/秒C8106字节/秒D8M比特/秒4双端口存储器之所以能高速进行读写,是因为采用了_。A高速芯片B两套相互独立的读写电路C流水技术D新型器件5双端口存储器在_情况下会发生读写冲突。A左端口与右端口的地址码不同B左端口与右端口的地址码相同C左端口与右端口的数据码不同D左端口与右端口的数据码相同6Intel8086CPU中计算地址时,给定的段寄存器中数是2898H,有效地址是8000H,则它的物理地址是_。A10980HB30980HC36980HD82980H,2019/12/14,计算机组成原理,7若一台计算机的字长为4个字节,则表明该机器_。A能处理的数值最大为4位十进制数B能处理的数值最多由4位二进制数组成C在CPU中能够作为一个整体加以处理的二进制代码为32位D在CPU中运算的结果最大为2的32次方8按字节编址的存储器中,每个编址单元中存放_信息。A1位B8位C16位D64位9.和外存储器相比,内存储器的特点是_。A.容量大、速度快、成本低B容量大、速度慢、成本高C容量小、速度快、成本高D容量小、速度快、成本低10下列存储器中,属于非易失性存储器的是_。ARAMB静态存储器C动态存储器D只读存储器11在ROM中必须有_电路。A数据写入B再生C地址译码D刷新12下列元件中存取速度最快的是_。ACacheB寄存器C内存D外存,2019/12/14,计算机组成原理,13ROM与RAM的主要区别是_。A断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失B断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失CROM是外存储器,RAM是内存储器DROM是内存储器,RAM是外存储器14EPROM是指_。A.读写存储器B只读存储器C闪速存储器D紫外线擦除可编程只读存储器15若某单片机的系统程序不允许用户在执行时改变,则可以选用_作为存储芯片。ASRAMBEEPROMCCacheD辅助存储器16某一SRAM芯片,其容量为5128位,除电源端和接地端外,该芯片引出线的最小数目应为_。A23B25C50D1917设某静态RAM芯片容量为8K8位,若由它组成32K8的存储器,所用的芯片数,以及这种芯片的片内地址线的数目是_。A4片,13根B4片,12根C6片,11根D4片,16根18.若存储器中有1K个存储单元,采用双译码方式时要求译码输出线为_。A.1024B10C32D64,2019/12/14,计算机组成原理,19.若RAM中每个存储单元为16位,则下面所述正确的是_。A地址线根数与存储单元位数相同B地址线与存储单元位数无关C地址线根数与存储单元位数有关D地址线不得少于存储单元位数20某计算机字长16位,其存储容量为2MB,若按半字编址,它的寻址范围是_。A08MB04MC02MD01M21下面的说法中,正确的是_。A.EPROM是不能改写的BEPROM是可改写的,故是一种随机读写存储器CEPROM只能改写一次DEPROM是可改写的,但它不能作为随机读写存储22下面所述不正确的是_。A随机存储器可随时存取信息,掉电后信息丢失B在访问随机存储器时,访问时间与单元的物理位置无关C内存储器中存储的信息均是不可改变的D随机存储器和只读存储器可以统一编址,2019/12/14,计算机组成原理,同步测试4.1存储周期是_。A存储器的读出时间B存储器的写入时间C存储器进行连续读或写操作所允许的最短时间间隔D存储器进行连续写操作所允许的最短时间间隔2与动态MOS存储器相比,双极型半导体存储器的特点是_。A速度快和功耗大B集成度高C容量大3半导体静态存储器SRAM的存储原理是_。A依靠双稳态电路B依靠定时刷新C依靠读后再生D信息不再变化4若RAM芯片的容量是2M8bit,则该芯片引脚中地址线和数据线的数目之和最小应是_。A21B29C18D不可估计5某DRAM芯片,其存储容量为256K8位,该芯片的地址线和数据线数目为_。A.8,512B512,8C18,8D19,8,2019/12/14,计算机组成原理,6某计算机字长32位,存储容量是8MB,若按双字编址,它的寻址范围是_。A0256KB0512KC01MD02M7交叉存储器实质上是一种_存储器,它能_执行_独立的读写操作。A模块式,并行,多个B模块式,串行,多个C整体式,并行,一个D整体式,串行,多个8某RAM芯片,其存储容量为1024K16位,该芯片的地址线和数据线数目分别为_。A20,16B20,4C1024,4D1024,169机器字长32位,其存储容量为4MB,若按字编址,它的寻址范围是_。A01MB01MBC04MD04MB10下列说法正确的是_。A半导体RAM信息可读可写,且断电后仍能保持记忆B半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的C静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失DROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失,2019/12/14,计算机组成原理,强化5.1人们根据特定需要预先为计算机编制的指令序列称为_。A队列B文件C集合D程序2指出下面描述汇编语言特性的句子中概念上有错误的句子是_。A对程序员的训练要求来说,需要硬件知识B.汇编语言对机器的依赖性高C汇编语言的源程序通常比高级语言源程序短小D汇编语言编写的程序执行速度比高级语言快3下列说法中不正确的是_。A.机器语言和汇编语言都是面向机器的,它们和具体机器的指令系统密切相关。B指令的地址字段指出的不是地址,而是操作数本身,这种寻址方式称为直接寻址C间接寻址方式是要通过二次寻址才能获得操作数D存储器堆栈是主存的一部分,因而也可以按照地址随机进行读写操作4程序控制类指令的功能是_。A进行算术运算和逻辑运算B进行主存和CPU之间的数据传送C进行CPU和I/O设备之间的数据传送D改变程序的执行顺序5下列指令中,_是用户不能使用的。A堆栈操作指令B移位操作指令C特权指令D字符串处理指令,2019/12/14,计算机组成原理,6能够改变程序执行顺序的是_。A数据传送类指令B移位操作类指令C输入输出类指令D转移类指令7算术右移指令执行的操作是_。A符号位填0,并顺次右移1位,最低位移至进位标志位B符号位不变,并顺次右移1位,最低位移至进位标志位C进位标志位移至符号位,顺次右移1位,最低位移至进位标志位D符号位填1,并顺次右移1位,最低位移至进位标志位8堆栈常用于_。A数据移位B保护程序现场C程序转移D输入输出9程序执行中使用到堆栈的指令是_。A移位指令B乘法指令C子程序调用指令D串处理指令,2019/12/14,计算机组成原理,10在向下生长的堆栈中,如果入栈指令PUSHX的操作定义为:SP(SP)-1M(SP)M(X)则出栈指令POPX应定义为_。A.SP(SP)-1B.SP(SP)+1M(X)M(SP)M(X)M(SP)C.M(X)M(SP)D.M(X)M(SP)SP(SP)-1SP(SP)+1118086系列机的数据传送不能实现_。A立即数到寄存器B立即数到内存单元C内存单元到内存单元D寄存器到内存单元12在取址周期中,_是按照内容访问内存以读取指令。A指令寄存器IRB程序状态寄存器PSC程序计数器PCD存储器数据寄存器MDR13指令的顺序执行有_的优点。A.控制简单B.速度快C.指令吞吐率高D.安全可靠14在一地址指令格式中,下面论述正确的是_。A仅能有一个操作数,它由地址码提供B一定有两个操作数,另一个是隐含的C可能有一个操作数,也可能有两个操作数D如果有两个操作数,另一个操作数是本身,2019/12/14,计算机组成原理,15二地址指令中,操作数的物理位置不可以安排在_。A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用寄存器D两个通用寄存器16单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_。A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式17汇编中的INC语句属于_。A零地址指令B单地址指令C双地址指令D多地址指令18.在指令格式中采用扩展码的设计方案是为了_。A.减少指令字长度B.增加指令字长度C保持指令字长度不变而增加指令操作的数量D保持指令字长度不变而增加寻址空间19.指令的寻址方式有顺序和跳跃两种方式。采用跳跃寻址方式,可以实现_。A堆栈寻址B程序的条件转移C程序的无条件转移D程序的条件转移或无条件转移20为了缩短指令中某个地址段的位数,有效的方法是采取_。A立即寻址B变址寻址C间接寻址D寄存器寻址,2019/12/14,计算机组成原理,21立即寻址指的是_。A寻址的地址置于操作之后B常量数值置于操作之后C数值置于寄存器中D地址置于寄存器中22相对寻址的基址是_。A寄存器AX的值B寄存器DX的值C程序计数器PC的值D相对0地址23_方式对实现程序浮动提供了支持。A变址寻址B相对寻址C间接寻址D寄存器间接寻址24在多道程序设计中,最重要的寻址方式是_。A相对寻址B间接寻址C立即寻址D按内容寻址25寄存器直接寻址是指_。A操作数在寄存器中B操作数地址在寄存器中C以寄存器值为偏移量寻址D指令给出相对寄存器的偏移量26对存储器中的操作数的寻址称为_寻址。A直接B间接C寄存器D寄存器间接27寄存器间接寻址方式中,操作数处在_。A.通用寄存器B主存单元C程序计数器D堆栈,2019/12/14,计算机组成原理,28变址寻址方式中,操作数的有效地址等于_。A基值寄存器内容加上形式地址(位移量)B堆栈指示器内容加上形式地址(位移量)C变址寄存器内容加上形式地址(位移量)D程序记数器内容加上形式地址(位移量)29以下4种类型指令中,执行时间最长的是_。ARR型BRS型CSS型D程序控制指令30在变址寄存器寻址方式中,若变址寄存器的内容是4E3CH,给出的偏移量是63H,则它对应的有效地址是_。A63HB4D9FHC4E3CHD4E9FH31设相对寻址的转移指令占两个字节,第一个字节为操作码,第二个字节是相对位移量(用补码表示)。每当从存储器中取出第一个字节时,即自动完成(PC)+1PC。设当前PC的内容为2003H,要求转移到200AH地址,则该转移指令的第二个字节的内容应为_。若PC的内容是2008H,要求转移到2001H,则该转移指令的第二个字节的内容应为_。A05HB06HC07HDF7HEF8HFF9H,2019/12/14,计算机组成原理,32设寄存器R=1000,地址1000处的值为2000,2000处为3000,PC的值为4000,用相对寻址方式,-2000时,机器访问的操作数是_。A1000B2000C3000D400033下列几项中,不符合RISC指令系统的特点是_。A指令长度固定,指令种类少B寻址方式种类尽量减少,指令功能尽可能强C增加寄存器的数目,以尽量减少访存次数D选取使用频率最高的一些简单指令,以及很有用但不复杂的指令34下面关于RISC技术的描述中,正确的是_。A采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况B为了实现兼容,新设计的RISC是从原来的CISC系统的指令系统中挑选一部分实现的CRISC的主要目标是减少指令数DRISC设有乘、除法指令和浮点运算指令,2019/12/14,计算机组成原理,同步5.1位操作类指令的功能是_。A对CPU内部通用寄存器或主存某一单元任一位进行状态检测(0或1)B对CPU内部通用寄存器或主存某一单元任一位进行状态强置(0或1)C对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置D进行移位操作2下列指令中,_不能支持数值处理。A算术运算类指令B移位操作类指令C字符串处理类指令D输入输出类指令3运算型指令的寻址与转移性指令的寻址不同点在于_。A前者取操作数,后者决定程序转移地址B后者取操作数,前者决定程序转移地址C前者是短指令,后者是长指令D前者是长指令,后者是短指令4在微机的堆栈中,保持不变的是_。A栈项B栈指针C栈底D栈中的数据,2019/12/14,计算机组成原理,5关于二地址指令以下论述正确的是_A二地址指令中,运算结果通常存放在其中一个地址码所提供的地址中B二地址指令中,指令的地址码字段存放的一定是操作数C二地址指令中,指令的地址码字段存放的一定是寄存器号D指令的地址码字段存放的一定是操作数地址6指令系统中采用不同寻址方式的目的主要是_。A可直接访问外存B提供扩展操作码并降低指令译码难度C实现存储程序和程序控制D缩短指令长度,扩大寻址空间,提高编程灵活性7操作数地址存放在寄存器的寻址方式叫_。A相对寻址方式B变址寄存器寻址方式C寄存器寻址方式D寄存器间接寻址方式8先计算后再访问内存的寻址方式是_。A立即寻址B直接寻址C间接寻址D变址寻址9就取得操作数的速度而言,下列寻址方式中速度最快的是_,速度最慢的是_,不需要访存的寻址方式是_。A直接寻址B.立即寻址C.间接寻址,2019/12/14,计算机组成原理,10下列说法中不正确的是_。A变址寻址时,有效数据存放在主存中B堆栈是先进后出的随机存储器C堆栈指针SP的内容表示当前堆栈内所存储的数据的个数D内存中指令的寻址和数据的寻址是交替进行的,2019/12/14,计算机组成原理,强化6.1CPU主要包括_。A控制器B控制器、运算器、CacheC运算器和主存D控制器、ALU、主存2主机中能对指令进行译码的器件是_。AALUB运算器C控制器D存储器3CPU内通用寄存器的位数取决于_。A存储器容量B机器字长C指令的长度DCPU的管脚数4程序计数器PC属于_。A运算器B控制器C存储器DI/O接口5计算机主频的周期是指_。A指令周期B时钟周期CCPU周期D存取周期,2019/12/14,计算机组成原理,6由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_来规定。A主存中读取一个指令字的最短时间B主存中读取一个数据字的最长时间C主存中写入一个数据字的平均时间D主存中读取一个数据字的平均时间7描述RISC机器基本概念中,正确的表述是_。ARISC机器不一定是流水CPUBRISC机器一定是流水CPUCRISC机器有复杂的指令系统DCPU配有很少的通用寄存器8多媒体CPU是指_。A以时间并行性为原理构造的处理器B带有MMX技术的处理器,适合于图像处理C精简指令系统的处理器D拥有以上所有特点的处理器9直接转移指令的功能是将指令中的地址代码送入_。A累加器B地址寄存器C程序计数器PCD存储器10_是构成控制信号序列的最小单位。A微程序B微命令C微指令D机器指令,2019/12/14,计算机组成原理,11状态寄存器用来存放_。A算术运算结果B逻辑运算结果C运算类型D算术、逻辑运算及测试指令的结果状态12某寄存器中的值有时是地址,这只有计算机的_才能识别它。A译码器B判断程序C指令D时序信号13微机A和B采用不同主频的CPU芯片,片内逻辑电路完全相同。若A机的CPU为8MHz,B机为12MHz,则A机的主振周期为_s,如A机的平均指令执行速度为0.4MIPS,那么A机的平均指令周期为_s,B机的平均指令执行速度为_MIPS。A0125B0.25C0.5D0.6E1.25F1.6G2.514假设微处理器的主振频率为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期为(1)ns,平均运算速度近似为(2)MIPS。(1)A10B20C40D100(2)A2B3C8D1515微程序存放在_中。A控制存储器BRAMC指令寄存器D内存储器,2019/12/14,计算机组成原理,16在并行微程序控制器中,下列叙述正确的是_。A执行现行微指令的操作与取下一条微指令的操作在时间上是并行的B执行现行微指令的操作与取下一条微指令的操作在时间上是串行的C执行现行微指令的操作与执行下一条微指令的操作在时间上是并行的D取现行微指令的操作与执行现行微指令的操作在时间上是并行的17关于微指令的编码方式,下面叙述正确的是_。A直接表示法和编码表示法不影响微指令的长度B一般情况下,直接表示法的微指令位数多C一般情况下,编码表示法的微指令位数多D以上都不对18在计算机中,存放微指令的控制存储器隶属于_。A外存B高速缓存C内存储器DCPU19微指令格式分为水平型和垂直型,水平型微指令的位数_,用它编写的微程序_。A较少B较多C较长D较短20异步控制常作为_的主要控制方式。A单总线结构计算机中访问主存与外围设备时B微型机的CPU控制中C组合逻辑控制的CPU中D微程序控制器中,2019/12/14,计算机组成原理,21同步控制是_。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令控制时间都相同的方式22在微程序控制的计算机中,若要修改指令系统,只要_。A改变时序控制方式B改变微指令格式C增加微命令个数D改变控制存储器的内容23.同步传输之所以比异步传输具有较高的传输频率是因为同步传输_。A.不需要应答信号B.总线长度较短C.用一个公共时钟信号进行同步D.各部件存取时间较为接近24下列说法中正确的是_。A微程序控制方式和硬连线控制方式相比较,前者可以使指令的执行速度更快B若采用微程序控制方式,则可用PC取代PCC控制存储器可以用掩膜ROM、EPROM或闪速存储器实现D指令周期也称为CPU周期,2019/12/14,计算机组成原理,25下列各项中,不属于微指令结构设计所追求的目标的是_。A提高微程序的执行速度B.提高微程序设计的灵活性C缩短微指令的长度D.增大控制存储器的容量26指令周期是指_。ACPU从主存中取出一条指令的时间BCPU执行一条指令的时间CCPU从主存中取出一条指令加上执行这条指令的时间D时钟周期时间,2019/12/14,计算机组成原理,同步6.1有关运算器的描述,_是正确的。A.只做加法B.只做算术运算C.既可以做算术运算又可以做逻辑运算D.只做逻辑运算2.在计算机系统中表征系统运行时序状态的部件是_。A.程序计数器B.累加计数器C.中断计数器D.程序状态字3计算机操作的最小时间单位是_。A时钟周期B.指令周期CCPU周期D.微指令周期4描述多媒体CPU基本概念中不正确的是_。A.多媒体CPU是带有MMX技术的处理器BMMX是一种多媒体扩展结构CMMX指令集是一种MIMD(多指令流多数据流)的并行处理指令5为了确定下一条微指令的地址,通常采用断定地址,其基本思想是_。A用程序计数器PC来产生后续微指令地址B通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后续微指令地址C用程序计数器uPC来产生后续微指令地址,2019/12/14,计算机组成原理,6在微程序控制器中,机器指令和微指令的关系是_。A每一条机器指令由一条微指令来执行B一条微指令由若干条机器指令组成C每一条机器指令由一段用微指令组成的微程序来解释执行D一段微程序由一条机器指令来执行7.微程序控制器中,机器指令与微指令的关系是_。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段微指令编写的微程序来解释执行C.每一条机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成8以硬连线方式构成的控制器也称为_。A组合逻辑型控制器B微程序控制器C存储逻辑型控制器D运算器9以下叙述中,正确的是_。A同一个CPU周期中,可以并行执行的微操作叫相容性微操作B同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作10指令周期是指_。ACPU从主存取出一条指令的时间BCPU执行一条指令的时间CCPU从主存取出一条指令加上执行这条指令的时间D时钟周期时间,2019/12/14,计算机组成原理,61异步控制常用于_A_作为其主要控制方式。A.在单总线结构计算机中访问主存与外围设备时B.微型机的CPU控制中C.组合逻辑控制的CPU中D.微程序控制器中62同步控制是_C_。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令执行时间都相同的方式63有关运算器的描述,_C_是正确的。A.只做加法B.只做算术运算C.既做算术运算又做逻辑运算D.只做逻辑运算,2019/12/14,计算机组成原理,6.4同步传输之所以比异步传输具有较高的传输频率是因为同步传输_A_。A不需要应答信号;B总线长度较短;C用一个公共时钟信号进行同步;D各部件存取时间较为接近;6.5微程序控制器中,机器指令与微指令的关系是_B_。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段微指令编写的微程序来解释执行C.每一条机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成,2019/12/14,计算机组成原理,66由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_A_来规定。A主存中读取一个指令字的最短时间B主存中读取一个数据字的最长时间C主存中写入一个数据字的平均时间D主存中读取一个数据字的平均时间67以下叙述中正确描述的句子是:_A,D_。A同一个CPU周期中,可以并行执行的微操作叫相容性微操作B同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作,2019/12/14,计算机组成原理,6.8在计算机系统中表征系统运行时序状态的部件是D。A.程序计数器B.累加计数器C.中断计数器D.程序状态字,2019/12/14,计算机组成原理,强化7.1计算机的存储系统是指_。ARAMBROMC主存储器DCache、主存储器和辅助存储器2在主存和CPU之间增加Cache的目的是_。A增加内存容量B提高内存的可靠性C解决CPU与内存之间的速度匹配问题D增加内存容量,同时加快存取速度3下列说法中正确的是_。A虚拟存储器技术提高了计算机的速度。B若主存由两部分组成,容量分别为2n和2m,则主存地址需要n+m位C闪速存储器是一种高密度、非易失性的读/写半导体存储器D存取时间是指连续两次读操作所需间隔的最小时间4下列说法中正确的是_。A多体交叉存储器主要解决扩充容量问题BCache与主存统一编址,Cache的地址空间是主存地址空间的一部分C主存都是由易失性的随机读写存储器构成的DCache的功能是由硬件实现,2019/12/14,计算机组成原理,5下述有关存储器的描述中,正确的是_。A双端口存储器具有分离的读端口和写端口,因而CPU可以同时对其进行读、写操作B存储保护的目的是:在多用户环境中,既要防止一个用户程序出错而破坏系统软件或其他用户程序,又要防止一个用户访问不是分配给他的主存区,以达到数据安全与保密的要求C在虚拟存储器中,外存和主存以相同的方式工作,因此允许程序员用比主存空间大得多的外存空间编程。DCPU中通常设备有若干个寄存器,这些寄存器与Cache统一编址,但访问速度更高6下列有关存储器的描述中,不正确的是_。A多体交叉存储器主要解决扩充容量问题B访问存储器的请求是由CPU发出的CCache与主存统一编址,即主存空间的某一部分属于CacheDCache的功能全由硬件实现7有关高速缓冲存储器Cache的说法正确的是_。A只能在CPU以外BCPU内外都可设置CacheC只能在CPU以内D若存在Cache,CPU就不能再访问内存8.下列因素下,与Cache的命中率无关的是_。A.主存的存取时间B.块的大小C.Cache的组织方式D.Cache的容量,2019/12/14,计算机组成原理,9在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一块的位置上,则这种方法称为_。A全相联映射B.直接映射C组相联映射D混合映射10Cache存储器的内容是_调入的。A由操作系统B执行程序时逐步C指令系统设置的专用指令11直接映象的优点不包括_A地址变换速度快B操作简单C不需替换策略D命中率高12Cache构成一般选用哪种芯片?_A动态存储器B快闪存储器C高速静态存储器D.静态存储器13现行奔腾机的主板上都带有Cache存储器,这个Cache存
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!