电子技术课程设计.ppt

上传人:za****8 文档编号:3228258 上传时间:2019-12-09 格式:PPT 页数:54 大小:538.56KB
返回 下载 相关 举报
电子技术课程设计.ppt_第1页
第1页 / 共54页
电子技术课程设计.ppt_第2页
第2页 / 共54页
电子技术课程设计.ppt_第3页
第3页 / 共54页
点击查看更多>>
资源描述
电子技术课程设计,辽宁石油化工大学职业技术学院,设计题目,数字钟电路设计,目录,数字钟的功能要求数字钟电路系统的组成方框图主体电路设计功能扩展电路的设计整机电路MCU控制的数字钟,一、数字钟的功能要求,1、基本功能准确计时,以数字形式显示时、分、秒的时间;小时的计时要求为“12翻1”,分和秒的计时要求为60进位;校正时间。,一、数字钟的功能要求(续),2、扩展功能定时控制;仿广播电台正点报时;报整点时数;触摸报整点时数;其他。,二、数字钟电路系统的组成框图,该系统的工作原理是:振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲信号。秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计时出现误差时可以用校时电路进行校时、校分、校秒。,二、数字钟电路系统的组成框图(续),如图2.1多功能数字钟系统组成框图,三、主体电路的设计,主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。,1振荡器的设计,振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。,振荡器的设计方案一,图2.2为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。,晶体振荡器电路,图2.2晶体振荡器电路,振荡器的设计方案二,如果精度要求不高可以采用由集成电路定时器555与RC组成的多谐振荡器。设振荡频率f0103Hz,电路参数如图2.3所示。,图2.3555多谐振荡器,555,555多谐振荡器原理电路,555多谐振荡器原理电路及工作波形,2分频器的设计,分频器的功能主要有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号。选用3片中规模集成电路计数器74LS90可以完成上述功能。,74LS90管脚图,74LS90有两个清零端MR1、MR2和两个置9端MS1、MS2,其功能如表5.3.1所示。,NEXT,BACK,74LS90结构,A、两片74LS90构成的100分频器:,BACK,3时分秒计数器的设计,分和秒计数器都是模M=60的计数器,其计数规律为:00-01-58-59-00选74LS92作十位计数器,74LS90作个位计数器。再将它们级联组成模数M=60的计数器。时计数器是一个“24进制”的特殊进制计数器。,74LS92是二六十二进制计算器。,六十进制计算器,BACK,74LS92结构,BACK,BACK,BACK,4译码显示电路设计,74LS47、74LS48为BCD7段译码/驱动器。其中,74LS47可用来驱动共阳极的发光二极管显示器示器,而74LS48则用来驱动共阴极的发光二极管显示器。74LS48的功能表如表2.4所示,其中,A3A2AlA0为8421BCD码输入端,ag为7段译码输出端。,各使能端功能简介如下:/LT灯测试输入使能端。当LT0时,译码器各段输出均为高电平,显示器各段亮,因此,LT0可用来检查74LS48和显示器的好坏。/RBI动态灭零输入使能端。在LT1的前提下,当/RBI0且输入A3A2AlA0000时,译码器各段输出全为低电平,显示器各段全灭,而当输人数据为非零数码时,译码器和显示器正常译码和显示。利用此功能可以实现对无意义位的零进行消隐。,74LS48功能表,各使能端功能简介如下(续):/BI静态灭零输入使能端。只要BI0,不论输入A3A2AlA0为何种电平,译码器4段输出全为低电平,显示器灭灯(此时/BIRBO为输入使能)。/RBO动态灭零输出端。在不使用/BI功能时,BIRBO为输出使能。该端主要用于多个译码器级联时,实现对无意义的零进行消隐。实现整数位的零消隐是将高位的RBO接到相邻低位的RBI,实现小数位的零消隐是将低位的RBO接到相邻高位的RBI。,74LS48功能表,74LS48功能表,BACK,74LS48构成的1000进制计数、译码显示电路,5校时电路的设计,对校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。校时方式有“快校时”和“慢校时”两种,“快校时”是,通过开关控制,使计数器对1Hz的校时脉冲计数。“慢校时”是用手动产生单脉冲作校时脉冲。图2.4为校“时”、校“分”电路。其中S1为校“分”用的控制开关,S2为校“时”用的控制开关。校时脉冲采用分频器输出的1Hz脉冲,当S1或S2分别为“0”时可进行“快校时”。,图2.4校“时”、校“分”电路,接电容C1、C2可以缓解抖动。必要时还应将其改为去抖动开关电路。,四、功能扩展电路的设计,1、定时控制电路的设计数字钟在指定的时刻发出信号,或驱动音响电路“闹时”;或对某装置的电源进行接通或断开“控制”。不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求。,四、功能扩展电路的设计(续),例要求上午7时59分发出闹时信号,持续时间为1分钟。7时59分对应数字钟的时个位计数器的状态为(Q3Q2Q1Q0)H10111,分十位计数状态为(Q3Q2Q1Qo)M20101,分个位计数器的状态为(Q3Q2QlQ0)M11001。所以闹时控制信号Z的表达式为:Z=(Q2Q1Q0)H1(Q2Q0)M2(Q3Q0)M1,四、功能扩展电路的设计(续),式中,M为上午的信号输出,要求M1。如果用与非门实现逻辑功能,则可以将Z进行变换,实现上式的逻辑电路如图2.6所示,其中74LS20为4输入二与非门,74LS03为集电极开路(OC门)的2输入四与非门,因OC门的输出端可以进行“线与”,使用时在它们的输出端与电源十5V端之间应接一电阻RL,取RL3.3k。,由图可见上午7点59分时,音响电路的晶体管导通,则扬声器发出1kHz的声音。持续1分钟到8点整晶体管因输入端为“0”而截止,电路停闹。,图2.6闹时电路,2仿广播电台正点报时电路的设计仿广播电台正点报时电路的功能要求是:每当数字钟计时快要到正点时发出声响,通常按照4低音1高音的顺序发出间断声响,以最后一声高音结束的时刻为正点时刻。,表2.2秒个位计算器状态,2仿广播电台正点报时电路的设计(续)设4声低音(约500Hz)分别发生在59分51秒、53秒、55秒及57秒,最后一声高音(约1kHz)发生在59分59秒,它们的持续时间均为1秒。如表2.2所示。由表2.2可得:Q3S1=“0”时500Hz输入音响;Q3S1=“1”1kHz输入音响。,2仿广播电台正点报时电路的设计(续)只有当分十位的Q2M2Q0M211,分个位的Q3M1、Q0M111。秒十位的Q2s2Qos211及秒个位的Q0S11时,音响电路才能工作。仿电台正点报时的电路如图2.7所示。,图2.7仿广播电台正点报时电路,3报整点时数电路的设计报整点时数电路的功能是:每当数字钟计时到整点时发出音响,且几点响几声。实现这一功能的电路主要由以下几部分组成:(1)减法计数器完成几点响几声的功能。即从小时计数器的整点开始进行减法计数,直到零为止。(2)编码器将小时计数器的5个输出端Q4、Q3、Q2、Q1、Q0按照“12翻1”的编码要求转换为减法计数器的4个输入端D3、D2、D1、D0所需的BCD码。,3报整点时数电路的设计(续)(3)逻辑控制电路控制减法计数器的清“0”与置数。控制音响电路的输入信号。根据以上要求,采用了如图2.8所示的报整点时数的电路。其中编码器是由与非门实现的组合逻辑电路,其输出端的逻辑表达式由5变量的卡诺图可得。D1的逻辑表达式:,减法计数器选用74LSl91,各控制端的作用如下:/LD为置数端。/RC为溢出负脉冲输出端。U/D为加减控制器。CPA为减法计数脉冲,兼作音响电路的控制脉冲。逻辑控制电路由D触发器741S74与多级与非门组成,如图2.8所示。,图2.8仿电台报时电路及时序,电路的工作原理是:接通电源后按触发开关S,使D触发器清“0”。当分十位计数器的进位脉冲Q2M2的下降沿来到时,经G1反相,小时计数器加1。新的小时数置入74LSl91。Q2M2的下降沿同时又使74LS74的状态翻转,1Q经G3、G4延时后使/LD1、此时74LSl91进行减法计数,计数脉冲由CP0提供。CP01时音响电路发出1kHz声音,CP00时停响。,电路的工作原理是(续):当减法计数到0时,使D触发器的1CP0,但触发器状态不变。当/RC1时,因Q2M2仍为0,CPH1,使D触发器翻转复“0”,74LSl91又回到置数状态,直到下一个Q2M2的下降沿来到。实现自动报整点时数的功能。如果出现某些整点数不准确,其主要原因是逻辑控制电路中的与非门延时时间不够,产生了竞争冒险现象,可以适当增加与非门的级数或接人小电容进行滤波。,五、整机电路,整点报时电路,校时显示电路,时基电路,信号源,时基电路,校时显示电路,信号源,整点报时电路,5主体电路的级联及装调,由图2.1所示的数字钟系统组成框图按照信号的流向分级安装,逐级级联。级联时如果出现时序配合不同步,或尖峰脉冲干扰,引起逻辑混乱,可以增加多级逻辑门来延时。画数字钟的主体逻辑电路图。经过联调并纠正设计方案中的错误和不足之处后,再测试电路的逻辑功能是否满足设计要求。最后画出满足设计要求的总体逻辑电路图,如图2.5所示。,六、MCU控制的数字钟,2、原理框图,1、数字系统的MCU设计方法,数字系统的MCU设计方法,BACK,MCU设计法,以MCU为核心的数字系统代表了当今的流行趋势,其设计方法在后续内容中介绍。,3、MCU控制的数字钟电路,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!