计数器、译码器、数码管驱动显示电路.ppt

上传人:max****ui 文档编号:2888261 上传时间:2019-12-03 格式:PPT 页数:9 大小:102KB
返回 下载 相关 举报
计数器、译码器、数码管驱动显示电路.ppt_第1页
第1页 / 共9页
计数器、译码器、数码管驱动显示电路.ppt_第2页
第2页 / 共9页
计数器、译码器、数码管驱动显示电路.ppt_第3页
第3页 / 共9页
点击查看更多>>
资源描述
12.7 计数器、译码器、 数码管驱动显示电路,该电路由计数器、译码器及数码管驱动显示电路组成,原理电路如图12.7.1所示。计数器选用74LS191四位二进制同步可逆计数器,有四个J、K触发器和若干门电路组成,有一个时钟输入(CLK)正边沿触发,四个触发器同时翻转的高速同步计数器。,由输出端QB和QD经逻辑组合电路接至计数器(LOAD)端,构建计数进位阻塞电路。在设计时可根据需要,由相应的输出端构建组合逻辑电路,从而实现不同进制的计数器。,图12.7.1 计数器、译码器、数码管驱动显示电路,从虚拟仪器中取逻辑分析仪XLA1,其上有1F共16个输入端,14端分别于计数器的四个数据输出端QAQD相连,第511端 分别与数码管的七段AG相连,第12端接CLK脉冲输入端。用鼠标双击逻辑分析仪,将出现逻辑分析仪面板窗口如图12.7.2所示。,图12.7.2 时钟脉冲、输入、输出波形时序关系图,改变逻辑分析仪Clock区(Clock/Div)的个数,从“1”调到“32”。在图12.7.2的左侧显示的号码为原理图的节点号码,其并不能表示出计数器输出端和数码管的段位字母,显示不用鼠标左键双击与逻辑分析仪“1”号输入端连接的图线,出现如图12.7.3所示对话框。直观,所以要对原理图进行编辑。,将对话框中Node name改成与数码管相对应的符号A。其他与逻辑分析仪的输入端的连线都以此法行之,点击仿真开关或按F5键进行仿真,计数器的输出和数码管的波形时序关系则立即直观的被显示在“Logic AnalyzerXLA1”的面板窗口中。见图12.7.2。,图12.7.3 Node对话框,
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!